[go: up one dir, main page]

TW201006127A - Discrete time multi-rate analog filter - Google Patents

Discrete time multi-rate analog filter Download PDF

Info

Publication number
TW201006127A
TW201006127A TW098121440A TW98121440A TW201006127A TW 201006127 A TW201006127 A TW 201006127A TW 098121440 A TW098121440 A TW 098121440A TW 98121440 A TW98121440 A TW 98121440A TW 201006127 A TW201006127 A TW 201006127A
Authority
TW
Taiwan
Prior art keywords
analog
filter
capacitors
sample
discrete time
Prior art date
Application number
TW098121440A
Other languages
English (en)
Inventor
Joseph Patrick Burke
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201006127A publication Critical patent/TW201006127A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H15/00Transversal filters
    • H03H15/02Transversal filters using analogue shift registers
    • H03H15/023Transversal filters using analogue shift registers with parallel-input configuration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H17/02Frequency selective networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Analogue/Digital Conversion (AREA)
  • Filters That Use Time-Delay Elements (AREA)

Description

201006127 六、發明說明: 【發明所屬之技術領域】 本揭示案大體而言係關於電子電路,且更具體言之係關 於用於處理類比信號之技術。 【先前技術】 • 在無線通信系統中’傳輸器可數位處理(例如,編碼及 ‘ 調變)數位資料以產生輸出碼片。傳輪器可進一步調節(例 如,轉換為類比、放大、濾波及增頻轉換)輸出碼片以產 _ 生經射頻(RF)調變信號。傳輸器可接著經由無線通道而將 經RF調變信號傳輸至接收器。 接收器可接收經傳輸RF信號且對經接收RF信號執行互 補處理。接收器可調節(例如,放大、濾波、降頻轉換及 數位化)經接收RF信號以獲得數位樣本。接收器可進一步 處理(例如,解調變及解碼)數位樣本以恢復經傳輸資料。 接收器可在接收路徑中使用各種類比電路(諸如,放大 器、混頻器及濾波器)以處理經接收111?信號。接收器可支 # ❹種無線電技術及/或多個頻帶且可針對不同無線電技 術及/或不同頻冑而具有不同接收路徑。冑比電路增加接 ' 1欠器之成本且進一步消耗電池功率。因此,在此項技術中 f要用以有效地處理經接收耵信號之技術。 【發明内容】 下文口附加圖式所陳述之詳細描述係意欲作為本揭示 案之例示性設計的描述,且不意欲表示可實踐本揭示案之 僅有設計。貫穿此描述所使用之術語「例示性」意謂「充 141282.doc 201006127 當實例、例子或說明」,且未必應被解釋為比其他例示性 設計較佳或有利。出於提供對本揭示案之例示性設計之透 徹理解的目的,詳細描述包括特定細節。對於熟習此項技 術者而言將顯而易見的係,可在無此等特定細節的情況下 實踐本揭示案之例示性設計。在一些例子中,以方塊圖形 式來展示熟知結構及設備,以便避免混淆本文中所呈現之 例示性設計的新穎性。 本文中描述用於有效地處理類比信號(例如,用於經接 收RF k號)之技術。在一例示性設計中,裝置可包括跨導 放大器或輸入電容器、取樣器及離散時間類比濾波器。跨 •導放大器可放大電壓輸入信號(例如,經接收RF信號)且提 供類比信號。或者,輸入電容器可提供類比信號。取樣器 可對類比信號取樣且以一取樣速率來提供類比樣本。類比 樣本為離散時間瞬時之類比值。類比樣本可具有任何值, 而數位樣本可限於某些量化值。離散時間類比濾波器可對 類比樣本濾波且針對非抽取濾波器(non_decimating fihe〇 而以該取樣速率或針對抽取濾波器(decimating fmer)而以 低於該取樣速率之輸出速率來提供經濾波類比樣本。離散 時間類比濾波器亦可針對矩形濾波器而使用相等權或針對 加權濾波器而使用不同權來對類比樣本濾波。 在一例示性設計中,可以多種模式中之一者來操作離散 時間類比濾波器,該等模式可包括抽取矩形模式、抽取加 權模式、非抽取矩形模式及/或非抽取加權模式。離散時 間類比濾波器可包括許多電容器,電容器可基於第一控制 141282.doc 201006127 信號而被充電且基於第二控制信號而耦接至求和節點。控 制信號產生器可基於選定模式而產生第一控制信號及第二 控制信號。離散時間類比濾波器可接著基於選定模式而對 類比樣本濾波以獲得經濾波類比樣本。 在一例示性設計中’離散時間類比濾波器可包括用於多 個濾波器分接頭(filter tap)之多個區段(secti〇n),且每一區 段可包括多個電容器。對於非抽取濾波器而言,N+1個區 段可用於N分接頭濾波器且可在N+1個樣本週期中被充 電,其中在每一樣本週期中一個區段被充電。可在一個樣 本週期中將一個區段中之所有電容器充電至相同值。對於 未被充電之每一區段而言,彼區段中之多個電容器可在多 個樣本週期中耦接至求和節點,其中在每一樣本週期中一 個電容器耦接至求和節點。 對於抽取加權濾波器而言’ N個區段可用於n分接頭慮 波器,每一區段中之電容器可具有相等大小,且可基於該 區段中之選定電容器的數目而判定每一濾波器分接頭之 權。N個區段可在N個樣本週期中被充電,其中在每一樣 本週期中一個區段被充電。對於每一區段而言,所有電容 器均可在一個樣本週期中被充電,且未選電容器此後可被 放電。在已對所有N個區段充電之後,可將n個區段中之 所有已充電電容器及已放電電容器均耦接至求和節點。 本文中所描述之離散時間類比濾波器可用於各種應用, 諸如,無線通信、計算、網路連接、消費型電子,等等。 離散時間類比濾波器亦可用於各種設備,諸如,無線通信 141282.doc 201006127 s5:備、蜂巢式電話、廣播接收器、個人數位助理(pDA)、 掌上型設備、無線數據機、膝上型電腦、無線電話、藍芽 設備、消費型電子設備,等等。出於清晰性起見,下文描 述離散時間類比濾波器在無線通信設備(其可為蜂巢式電 話或某其他設備)中之使用。 【實施方式】 圖1展示無線通信設備1〇〇之例示性設計的方塊圖。在此 例示性設計中,無線設備100包括支援雙向通信之接收器 120及傳輸器140。 在接收路徑上,天線112接收由基地台所傳輸之經111?調 變信號且提供經接收RF信號,經接收RF信號係經由RF單 元114而進行投送且提供至接收器12〇。RF單元114可包括 RF開關及/或雙工器,雙工器可針對傳輸路徑及接收路徑 而多路傳輸RF信號。在接收器120内,經接收RF信號係由 低雜訊放大器(LNA)122放大、由帶通濾波器124濾波且由 混頻器126自RF降頻轉換為基頻。本端振盪器(L〇)產生器 128產生用於降頻轉換之l〇信號且將l〇信號提供至混頻器 126。來自混頻器126之經降頻轉換信號係由可變增益放大 器(VGA)130放大、由低通濾波器132濾波、由放大器 (Amp)134放大且由類比至數位轉換器(ADC)136數位化以 獲得數位樣本,數位樣本提供至數位處理器丨5〇。數位樣 本可由數位濾波器152及/或數位處理器150内之其他處理 单處理。 在傳輸路徑上’數位處理器150處理待傳輸之資料且將 141282.doc 201006127 輸出碼片提供至傳輸器140。傳輸器14〇處理(例如,轉換
為類比、濾波、放大及增頻轉換)輸出碼片以產生輸出RF 信號’輸出RF信號係經由RF單元114而進行投送且經由天 線112而傳輸。出於簡單性起見,圖j中未展示傳輸器14〇 之細節。 圖1展示使用直接轉換架構之例示性接收器設計,直接 轉換架構在一個級中將信號自RF直接降頻轉換為基頻。圖 1亦展示各種類比電路區塊(諸如,接收器12〇中之lNA 122 及混頻器126)之使用。一般而言,需要簡化接收器之設 計,以便減少成本、大小、功率消耗,等等。 通常將類比電路區塊製造於互補金氧半導體(CM〇s) 中’以便獲得各種益處,諸如,更低成本、更小大小,等 等。CMOS製造技術持續地改良且電晶體大小持續地縮 小。此允許針對更小且更快速之電晶體而使用更高時脈速 度。針對更小CMOS電晶體大小之更高時脈速度的趨勢意 4可使用性質上更具數位性之電路區塊及功能來更有效地 實施一些傳統類比電路區塊及功能。據預料,可用數位邏 輯及電路將在不久的將來針對自800 MHz至2.4 GHz之常用 頻帶而支援等於尼奎斯(Nyquist)速率(或為rf中心頻率之 兩倍)之時脈速度。離散時間無線電架構可利用由亞微型 CMOS過程之更高時脈速度所提供的精細時間解析度,以 便減少接收器複雜性、成本、大小及功率消耗。 圖2展示具有離散時間無線電架構之無線通信設備2〇〇之 例示性設計的方塊圖。在此例示性設計中,無線設備2〇〇 141282.doc 201006127 包括支援雙向通信之接收器220及傳輸器240。一般而言, 無線設備200可包括用於任何數目之通信系統及頻帶的任 何數目之接收器及任何數目之傳輸器。 在接收路徑上,天線212接收由基地台所傳輸之經rF調 變6號且提供經接收RF信號,經接收RF信號係經由RF單 元2 14而進行投送且提供至接收器22〇。在接收器220内, 低雜訊跨導放大器(LNTA)222放大經接收RF信號(其為電 壓信號)且提供經放大RF信號(其為電流信號)。離散時間 取樣器224對經放大RF信號取樣且提供類比樣本。離散時 間類比濾波器230對類比樣本濾波且提供經濾波類比樣 本。經濾波類比樣本係由VGA 234放大且由ADC 236數位 化以獲得數位樣本,數位樣本提供至數位處理器25〇 ^數 位樣本可由數位濾波器252及/或數位處理器250内之其他 處理單元處理。控制信號產生器232產生用於取樣器224之 取樣時脈及用於離散時間類比濾波器23〇之控制信號。 在傳輸路徑上,傳輸器240處理來自數位處理器250之輸 出碼片且提供輸出RF信號,輸出RF信號係經由RF單元214 而進行投送且經由天線212而傳輸。出於簡單性起見,圖2 中未展示傳輸器240之細節。 數位處理器250可包括用於資料傳輸及接收以及其他功 能之各種處理單元。舉例而言,數位處理器25〇可包括數 位仏號處理器(DSP)、精簡指令集電腦(RISC)處理器、中 央處理單兀(cpu),等等。控制器/處理器26〇可控制無線 設備200處之操作。記憶體262可儲存用於無線設備2〇〇之 141282.doc -10· 201006127 程式碼及資料。可將資料處理器250、控制器/處理器260 及/或記憶體262實施於一或多個特殊應用積體電路(ASIC) 及/或其他1C上。 圖2展示接收器22〇之例示性設計。一般而言,可藉由放 大器、渡波器等等之一或多個級來執行接收器220内之信 號•的調節。可將此等電路區塊配置成不同於圖2所示之組 態。此外’亦可使用圖2中未展示之其他電路區塊來調節 接收器中之'信號。舉例而言,可在VGA 234之前或之後添 加低通渡波器。作為另一實例,VGA及低通濾波器之多個 級可位於離散時間類比濾波器230與ADC 236之間。亦可 省略圖2中之一些電路區塊。舉例而言,可省略vgA 234 或使用緩衝器來替換VGA 234。可將接收器220之全部或 一部分實施於一或多個尺1?積體電路(RFIC)、混頻信號1(:等 等上。 圖3A展示離散時間電荷取樣器3〇〇,其為圖2中之接收器 220之一部分的模型。在離散時間電荷取樣器3〇〇中,信號 源320提供輸入信號,跨導放大器322模型化LNta 222,開關324模型化離散時間取樣器224,且電容器33〇模 型化離散時間類比濾波器230。跨導放大器322放大輪入信 號厂1«且k供電流彳§號人·^^開關324係由具有速率入之取樣 時脈(SCLK)控制。取樣速率力可為任何合適速率且可基於 所支援之應用或頻帶而選擇。電容器33〇係用以說明接收 器220之取樣特性且提供輸出信號厂。^。 圖3Β展示圖3Α中之離散時間電荷取樣器3〇〇的操作。在 141282.doc 201006127 圖3B所不之實例中’輸人信號K«為以速率而在電壓 與-厂α之間轉變的方波信號,例如,】GHz且匕=】〇 mV。電流^號u為以速率九而在電流^與之間轉變的 方波信號’其中/α係視L以及放大器322之跨導心而定,例 如,心-0.1且/a=l mA。在此實例中,取樣時脈SCLK係以 與輸入信號相同之速率,或且其進一步與電流信號 之正脈衝對準。當開關324係藉由取樣時脈之前邊緣而 關閉時’電流信號/^對電容器330充電,且輸出信號厂。^以 基於電Λ /a及電容器大小c。^所判定之速率而增加。舉例 而吕,右/a=l mA、c〇1/i=20 pF且τ=0.5 ns,則輸出信號 在每一取樣時脈週期中增加25 mV,其中τ為取樣時脈之 「接通」持續時間❶術語「時脈週期」、「樣本週期」及 時脈循環」在本文中可被互換地使用。當開關3 24關閉 時’輸出信號被維持。無論何時開關324打開時,均可 將類比樣本界定為輸出信號之值。 如圖3B所示,週期性地關閉及打開開關324會導致輸入 信號厂,·《與取樣時脈SCLK之混頻。可將此混頻用於降頻轉 換。在每一取樣時脈週期中自時間ί=〇至r之積分函數在類 比樣本之頻域中產生sin(jc)/x低通濾、波器回應。 圖3C展示圖3A中之離散時間電荷取樣器3〇〇的 sine(x)=sin(x)/j^率回應35〇,其中χ=7Γ τ,。對於方波取樣 時脈而言’ sinc(x)頻率回應具有位於/zerc=1/r之整數倍數處 的零。該等零係使用離散時間電荷取樣而獲得且對於後續 信號處理有益。詳言之,可隨後對來自離散時間電荷取樣 141282.doc 12 201006127 器300之類比樣本減少取樣(downsample)或次取樣 (subsample) ’此將接著將高頻譜混疊至低頻譜。該等零將 接著在基頻處折回/後降,從而導致在該等零之頻率處無 雜訊混疊或雜訊混疊減少。對於離散時間電壓取樣器而 言’不存在零,且來自減少取樣之混疊雜訊可比離散時間 電流取樣器之情況更壞。圖3C亦展示在開關324關閉之情 •況下所獲得的一階RC低通濾波器回應352。 出於簡單性起見,圖3A展示單一電容器330針對離散時 _ 間類比渡波器230之使用。一般而言,離散時間類比渡波 器2 3 0可實施任何類型之濾、波器,諸如,有限脈衝回應 (FIR)濾波器、無限脈衝回應(HR)濾波器、由FIR遽波器區 段與IIR濾波器區段兩者組成之自動回歸移動平均(arma) 濾波器,等等。可設計離散時間類比濾波器23〇以提供各 種功能’諸如,(i)用以恢復可具有可變頻寬之所要信號的 頻率選擇性、(ii)在自/s向下至更低速率之時脈速率抽取期 • 間減少之雜訊混疊、(iii)對不當譜分量(諸如,影像、雜訊 及人為干擾)之濾除,及/或(iv)其他功能。亦可將離散時間 類比濾波器230設計為可提供可變頻寬選擇性及渡波之適 - 應性濾波器。下文描述離散時間類比濾波器230之一些例 示性設計。 圖4展示可由離散時間類比濾波器230實施之N分接頭 FIR濾波器430的例示性設計。FIR濾波器430包括串聯地耦 接之N-1個延遲元件45Ob至450η ’其中延遲元件45〇b接收 輸入樣本x(A:)。每一延遲元件450提供一個取樣時脈週期之 141282.doc -13- 201006127 延遲。增益元件452a耦接至延遲元件450b之輸入,且N-l 個增益元件452b至452η分別耦接至N-1個延遲元件450b至 45 On之輸出。增益元件452a至452η分別具有權至wN。求 和器454耦接至所有N個增益元件452a至452η之輸出且提供 輸出樣本_^〇)。 可將來自FIR濾波器430之輸出樣本:ΚΑ:)表達為: y(k)=iw„_x(k-n-l), 方程式(1) n=l 其中為第《濾波器分接頭之權。在方程式(1)中,使用 1)而非,因為指數《始於1而非0。 可將FIR濾波器430作為抽取濾波器或非抽取濾波器進行 操作。另外,可將FIR濾波器430作為矩形濾波器或加權濾 波器進行操作。表1提供針對每一模式之簡短描述。 表1 棋式 描述 抽取 每Μ個時脈週期獲得一個輸出樣本><幻,其中Μ為抽取速率。 非抽取 每一時脈週期獲得一個輸出樣本><幻。 矩形 權W!至Wn相等,或你1=^2=...=>^。 加權 權Wi至WN可具有不同值。 對於抽取矩形FIR濾波器而言,N個權相等,且每Μ個時 脈週期獲得一個輸出樣本_y(A)。輸入樣本係以取樣速 率/s,且輸出樣本少(灸)係以/0„i=/s/M之輸出速率。一般而 言,抽取速率Μ可能或可能不等於分接頭之數目N。FIR濾 141282.doc -14- 201006127 波器回應係藉由N個相等權而判定且具有sinc(x)頻率回 應。抽琅IV[個會導致輸入樣本之頻譜被摺疊,使得在乂…之 整數倍數處的分量被摺叠至基頻。 對於非抽取矩形FIR濾波器而言,N個權相等,且每一 時脈週期獲得一個輸出樣本〆幻。輸入樣本攻幻係以取樣 速率Λ,且輸出樣本〆幻亦係以該取樣速率,或乂^=力。因 此,輸入樣本之頻譜未被摺疊。FIR濾波器歸因於相等權 而具有sinc(x)頻率回應。 對於抽取加權FIR濾波器而言,N個權可不同,且每 時脈週期獲得一個輸出樣本〆幻。FIR濾波器回應係藉由N 個權之值而判定,該等值可經選擇以獲得FIR濾波器之所 要頻率回應。舉例而言,可選擇FIR濾波器回應以衰減頻 帶外分量’此可在抽取之後減少頻帶内雜訊。對於加權 FIR濾波器而言,可選擇權以實施任何類型之濾波器,諸 如’漢寧(Hanning)濾波器、漢明(Hamming)濾波器、高斯 (Gaussian)濾波器、契比雪夫(chebyshev)濾波器、貝色耳 (Bessel)遽波器’等等。此等各種類型之濾波器在此項技 術中為已知的。 對於非抽取加權FIR遽波器而言,N個權可不同,且每 一時脈週期獲得一個輸出樣本扒幻。可選擇N個權以獲得 FIR遽波器之所要頻率回應。 圖5A展示抽取N分接頭類比FIR濾波器530之示意圖,抽 取N分接頭類比FIR濾波器530為使用切換型電容器之FIR 攄波器430的一例示性設計。取樣開關524使一端接收電流 141282.doc -15- 201006127 仏號/ίΜ且使另一端耦接至輸入節點Αβ電流信號人”可由跨 導放大器(例如,圖2中之LNTA 222)、輸入電容器或某其 他電流源提供。當多個FIR濾波器級串聯地耦接時,可使 用輸入電容器來提供輸入電流或電荷。節點A處之信號可 對應於圖4中之χ(Ατ)。 類比FIR渡波器530包括Ν個單位(ceu)55如至55〇η及由傳 遞開關560與電容器562組成之輸出電路。每一單位55〇包 括電容器552、充電開關554、選擇開關556及重設開關 558。開關554使一端耦接至節點a(其為單位輸入)且使另 一端耦接至電容器552之第一端。電容器552之第二端耦接 至電路接地。開關556使一端耦接至電容器552之第一端且 使另一端耦接至求和節點B(其為單位輸出)。開關558使一 端耦接至電容器552之第一端且使另一端耦接至電路接 地。開關558係用以在每一充電操作之前將電容器552重設 至預疋值且係由重設信號控制,其中1,…,N}。預定 值可為電路接地(如圖5 A所示)或可經選擇以提供用於 CMOS開關之恰當DC偏壓的共同模式Dc電壓。開關554係 用以對電谷器552充電且係由負載信號控制。電容器552 儲存來自電流k號之電荷且實施圖4中之一個延遲元件 450。開關554係用以將電容器552耦接至節點B且係由選擇 信號S„控制。 開關560使一端耦接至節點B且使另一端耦接至電容器 562之第一端。電容器562之第二端耦接至電路接地。電容 器562之第一端處的信號可對應於圖4令之少(幻。開關56〇係 141282.doc -16- 201006127 用以將電流自求和節點B傳遞至電容器562且係由和控制信 號SUM控制。 類比FIR滤波器53〇如下操作。開關”以至”^可分別藉 由賦能重設信號Ri至Rn而關閉,以分別將電容器552a至 552η重設至預定值(例如,〇 v)。開關524係由取樣時脈 SCLK控制且無論何時開關524關閉時均將輸入電流提供 至節點Α °在每一時脈週期中,Ν個開關554a至554η中之 一者關閉’且節點Α上之電流對耦接至被關閉之開關的電 容器552充電。可藉由在每一時脈週期中賦能一個負載信 號L”而在N個連續時脈週期中對電容器552&至55211充電, 其t每一時脈週期對一個電容器充電。在已對所有N個電 容器552a至552η充電之後,藉由賦能所有n個選擇信號Si 至SN來關閉開關556a至556η,且藉由賦能SUM信號來關閉 開關560。接著將電容器5523至552n上之電荷轉移至電容 器562。節點B為對來自所有n個電容器552a至552η之電流 求和的電流求和節點且可對應於圖4中之求和器454。 圖5Β展不用於具有ν=4個單位之實例之類比]pIR濾波器 530之各種控制信號的時序圖。每一電容器552可在藉由賦 能用於彼電容器之重設信號而被充電之前重設至預定 值。可在不同時間(如圖5Β所示)或在相同時間(圖5Β中未 展示)重設四個電容器。每一電容器552可基於用於彼電容 器之負載彳5说L„而由輸入電流人”充電。所有四個電容器均 可基於其選擇信號Si至S4而將其電荷轉移至電容器562。 每一單位5 50向一個類比樣本提供儲存且實施圖4中之— 141282.doc 17 201006127 個延遲元件450。由每一單位所钽 所乂供之延遲量係藉由用於 彼單位之負載信號L„的時序而判定。每—單位55〇具有由 用於彼單位之電容器552之大小所判定的權〜,如下: ^total ~ ^out ’ 方程式(2) 其中 C,_=;£(:„。 方程式(2)指示到H波器分接頭之權可基於用於彼遽 波器分接頭之電容|§552的大小而選擇。 類比FIR滅波器530在關時脈週期中對n個電容器仙 至552η充電’且接著將此等電容器上之電荷轉移至電容器 562。可將電容器562上之電壓表達為:
Ypul __ Ct〇tai 〇 K "〇〇to/+cow/ 方程式(3) 每一電容器552可用以對電容器562僅充電一次,此後, 電容器552上之電壓可由於電荷共用而不同於原始值。類 比FIR濾波器530可因此在每N個時脈週期中提供一個輸出 樣本,且抽取速率為N。 圖6展示N分接頭類比FIR濾波器630之例示性設計的示 意圖 N刀接頭類比FIR遽波器63 0實施使用切換型電容器 之FIR濾波器430。類比FIR濾波器630可用於圖2中之離散 時間類比濾波器230 〇 N通道金氧半導體(NMOS)電晶體624 使其源極接收電流信號/,·”、使其閘極接收取樣時脈SCLK 且使其汲極耦接至節點A。電流信號4可由跨導放大器(例 如,圖2中之LNTA 222)、輸入電容器或某其他電流源提 141282.doc 201006127 供。NMOS電晶體624可用於圖2中之離散時間取樣器224且 對應於圖5 A中之取樣開關524。 類比FIR濾波器630包括N+1個區段640a至640〇及由 NMOS電晶體660與電容器662組成之輸出電路。每一區段 640使其輸入耦接至節點A且使其輸出耦接至求和節點B。 NMOS電晶體660作為傳遞開關而操作且使其源極耦接至節 點B、使其閘極接收和控制信號SUM且使其汲極提供輸出 信號。NMOS電晶體660對應於圖5A中之開關560。電 攀 容器662耦接於NMOS電晶體660之汲極與電路接地之間。 在圖6所示之例示性設計中,每一區段640包括Μ個單 位,其中區段640〇中之僅一個單位被標記為單位650。每 一單位包括電容器652與NMOS電晶體654、656及658。 NMOS電晶體654使其汲極耦接至區段輸入(其為節點A)、 使其閘極接收負載信號1^„且使其源極耦接至電容器652之 第一端,其中„e{〇,…,N}。電容器652之第二端耦接至電 路接地。NMOS電晶體656使其汲極耦接至區段輸出(其為 節點B)、使其閘極接收用於單位之選擇信號Sw且使其源 極耦接至電容器652之第一端,其中me{l,…,M}。NMOS • 電晶體658使其汲極耦接至電容器652之第一端、使其閘極 _ 接收用於區段之重設信號11„且使其源極耦接至電路接地。 NMOS電晶體654為用以對電容器652充電之充電開關且可 對應於圖5A中之開關554。NMOS電晶體656為用以將電容 器652耦接至求和節點B之選擇開關且可對應於圖5A中之 開關556。NMOS電晶體658為用以在充電操作之前將電容 141282.doc -19- 201006127 器652重設至預定值(例如’ 0 V)之重設開關且可對應於圖 5Α中之開關558。 在圖6所示之例示性設計中,每一區段64〇具有一個_接 至彼區段令之所有Μ個NMOS電晶體654之閘極的負載信號 L”。該負載信號控制該區段中之Μ個電容器652的充電。 Ν+1個區段640a至640〇分別具有如下文所描述而操作之 N+1個不同負載信號L〇至Ln。每一區段640具有一個轉接至 彼區段中之所有Μ個NMOS電晶體658之閘極的重設信號 R«。該重設信號控制該區段中之Μ個電容器652的重設。 每一區段640亦具有麵接至彼區段中之μ個NMOS電晶體 656之閘極的Μ個選擇信號Swl至S„M之集合。該等選擇信號 控制該區段中之Μ個電容器652至節點B的耦接。 一般而言,Ν及Μ可各自為任何整數值。可藉由產生用 於NMOS電晶體654、656及660之適當控制信號而將類比 FIR;慮波|§ 630作為抽取矩形渡波器、非抽取矩形濾波器、 抽取加權濾波器或非抽取加權濾波器進行操作。 圖7展示4分接頭非抽取矩形FIR濾波器63〇a之示意圖,4 仝接頭非抽取矩形FIR遽波器630a為圖6中之類比FIR滤波 器63 0的一例示性設計。在此例示性設計中,類比FIR滤波 器630a包括五個區段〇至4,每一區段包括四個單位,且每 一單位具有一個單元電容器。在每一取樣時脈週期中,電 流人《係經由開關624而傳遞至不同區段且對彼區段中之所 有四個電容器充電。四個電容器係在一個時脈週期中被同 時充電且儲存類比樣本。五個區段係在五個連續時脈週期 141282.doc -20· 201006127 時脈週期對一個區段充 中以循環方式被充電,其中每— 電。 在每-時脈週期中,未被充電之四個區段將其經儲存電 :提供至節點B,丨中每一區段一個電容器將其經儲存電 何提供至節點B。|自四個區段中之四個電容器的電荷係 經由開關_而提供至電容器662以產生針對該時脈週期之 輸出樣本。每-區段包括四個電容器且可在四個時脈週期
中提供來自四個電容器之電荷’纟中每一時脈週期提供來 自-個電容器之電荷。此允許在每一時脈週期中產生—個 輸出樣本。 表2展示圖7中之五個區段〇至4的操作。在時脈週期& 中’將區段〇中之四個電容器c〇dC〇4充電至表示為柳之0 相同值。在緊接著的四個時脈週期1至丁4中之每一者中, 將來自區段0中之不同電容器的電荷提供至求和節點B。在 時脈週期丁丨中,將區段!中之四個電容器a丨至充電至表 示為Χ(1)之相同值。在緊接著的四個時脈週期Τ2至丁5中之 每一者中,將來自區段1中之不同電容器的電荷提供至求 和節點Β。在時脈週期Τζ中,將區段2中之四個電容器 至C24充電至表示為之相同值。在時脈週期丁3中,將區 段3中之四個電容器(:31至(:34充電至表示為χ(3)之相同值。 在時脈週期Τ4中,將區段4中之四個電容器C4i至充電至 表示為x(4)之相同值。將區段〇至3中之電容器c〇4、Cl3、 CM及(:”上的電荷提供至電容器562以產生輸出樣本,其可 被給定為少(4)=^:(0)+^(1)+^:(2)+^:(3)0在時脈週期τ5中,再 141282.doc -21- 201006127 次將區段0中之四個電容器C(n至C04充電至表示為JC(5)之相 同值。將區段0至3中之電容器C14、C23、C32及C41上的電 荷提供至電容器562以產生輸出樣本,其可被給定為 y(5)=x(l)+;c(2)+x(3)+x(4)。針對每一後續時脈週期而發生 相同操作。 表2 時脈 週期 區段0 區段1 區段2 區段3 區段4 輸出 下列電容器 上之和電荷 To 對 C01、 C〇2 ' C〇3 ' C〇4充電 提供c14 提供c23 提供c32 提供c41 Cl4、C23、 C32 & C41 T, 提供C01 對c丨 1、c12、 Ci3、Ci4充電 提供C24 提供c33 提供c42 C〇l、C24、 C33 & C42 τ2 提供c02 提供Cu 對 C21、 C22 ' C23 ' c24充電 提供c34 提供c43 C〇2、C11、 C34 & C43 Τ3 提供C〇3 提供c12 提供C21 對 C31、c32、 C33、C34 充電 提供C44 C〇3、C12、 C21 & C44 τ4 提供C〇4 提供CI3 提供C22 提供C31 對 C41、 C42、C43、 C44充電 C〇4、C13、 C22 & C31 τ5 對 C01、 C〇2 ' C〇3 ' c04充電 提供c14 提供C23 提供c32 提供c41 C14、C23、 C32 & C41 如表2所示,可藉由在一個區段中儲存每一輸入樣本jc(«) 之四個複本且在緊接著的四個時脈週期中之每一者中提供 一個複本而在每一時脈週期中獲得一個輸出樣本_y(«)。在 每一時脈週期中,可自四個區段獲得針對四個先前時脈週 期之四個輸入樣本且對四個輸入樣本求和以產生針對彼時 脈週期之輸出樣本。存在一個時脈週期之傳播延遲,且基 於針對四個先前時脈週期之經儲存類比樣本χ(«-1)至攻《-4) I4I282.doc -22- 201006127 而產生針對當前時脈週期之輸出樣本少〇)。 圖6中之類比FIR濾波器630亦可用於加權FIR濾波器。在 此狀況下,可使用N個區段來實施N分接頭加權FIR濾波 器。可在一個時脈週期中對每一區段中之所有Μ個電容器 充電,且可基於彼區段之權而選擇Μ個電容器之全部或子 ' 集。在Ν個時脈週期中已對所有Ν個區段年電之後,可對 •來自Ν個區段中之所有選定電容器的電荷求和以產生一個 輸出樣本。因此在每Ν個時脈週期中產生一個輸出樣本, 參 且抽取速率為Ν。 對於加權FIR濾波器而言,應將每一區段中相同數目之 電容器(或相同之總電容)耦接至節點B,以便獲得恰當電 壓定標。此可藉由對每一區段中之所有Μ個電容器充電、 將未用電容器重設至零電荷且在所有Μ個電容器中切換至 節點Β而達成。 圖8展示單位之區段640χ之例示性設計的示意圖,其中 每一單位係針對一個重設開關。區段640χ可用於圖6中之 類比FIR濾波器630中之區段640a至640〇中的每一者。區段 640x包括Μ個單位,其中僅一個單位被標記為單位650x。 - 每一單位包括如上文針對圖6所描述而耦接之電容器652與 NMOS電晶體654、656及658。每一單位之NMOS電晶體 658接收用於彼單位之重設信號。對於每一單位而言, 可經由NMOS電晶體654而對電容器652充電,且此後,若 權為零或若未針對小於1之權而選擇電容器,則可經由 NMOS電晶體658而將電容器652重設至零電荷(如圖8所示) 141282.doc -23- 201006127 或重設至預定值(圖8中未展示)。電容器652可儲存原始電 荷或零電荷或預定值且可經由NMOS電晶體656而切換至節 點B。 圖9展示4分接頭抽取加權FIR濾波器63〇b的示意圖,4分 接頭抽取加權FIR濾波器63Ob為圖6中之類比fir濾波器630 的另一例示性設計。在此例示性設計中,類比FIR濾波器 630包括四個區段1至4,每一區段包括四個單位,且每一 單位具有一個單元電容器。在每一取樣時脈週期中,電流 係經由開關624而傳遞至不同區段且對彼區段中之所有 四個電容器充電。四個區段係在四個連續時脈週期中以循 環方式被充電,其中每一時脈週期對一個區段充電。對於 母一區段而s,當該區段被充電時,所有四個電容器最初 均被充電’且此後藉由使關聯重設開關(圖9中未展示)短路 而對該區段中之未用電容器放電。 在已對所有四個區段充電之後,將每一區段中之四個電 容器耦接至節點B。舉例而言,可藉由在區段丨中之兩個已 充電電容器及兩個已放電電容器、區段2中之四個已充電 電容器、區段3中之四個已充電電容器與區段4中之兩個已 充電電容器及兩個已放電電容器中進行切換來獲得具有權 ΗΜ=>η=1/2及冰2=你3=1之4分接頭FIR濾波器。一般而言,每 一區段中之單元電容器的數目可判定彼區段之權的粒度或 解析度。Μ個單元電容器可用以獲得具有1/M之粒度的 權,或M個單元電容器可以1/M之級距(step)被量化。 在四個時脈週期中對四個區段充電,且對來自所有電容 141282.doc •24· 201006127 個輸出樣本。因此在每四個時脈週 ’且拙取速率為四。 器之電荷求和以產生一 期中產生一個輸出樣本 般而5 ’可藉由具有電荷之電容器的數目相對於益電 荷(或被清零)之電容器㈣目來判定每一區段仏權p若 母一區段包括M個單元電容器,則可將每-區段《之總電 容c«表達為: 方程式(4) m*l 9 其中匸⑽為區段w中之第w電容器的電容 可將每一區段《之權表達為: c_
K 方程式(5) 其中κ為具有電荷之電容器的數目且MK為無電荷之電容 器的數目。可基於每一區段之被充電之電容器的數目而獲 得不同區段之不同權。可藉由所有N個區段之權來判定FIR 濾波器脈衝回應且可將其給定為h = [w丨w2 ... wN]。 圖10展示N分接頭類比FIR濾波器1030之例示性設計的 示意圖,N分接頭類比FIR濾波器1030為使用切換型電容器 之FIR濾波器430的另一例示性設計。類比FIR濾波器1030 可用於圖2中之離散時間類比濾波器230。開關1024及1060 與電容器1062分別係以與圖6中之開關624及660與電容器 662相同的方式搞接。 類比FIR濾波器1030包括N+1個區段1040a至1040〇,其 中每一區段包括Μ個區塊1042a至1042m。每一區塊1042使 141282.doc -25- 201006127 其輸入耦接至節點A且使其輸出耦接至節點B。每一區塊 1042包括K個單位且可以與圖6中之區段64〇、圖8中之區段 64Ox類似的方式或以某其他例示性設計進行實施每一單 位包括一個單元電容器。每一區塊1〇42可因此提供具有 1/K之粒度的可組態權。 每一區段1040具有一個負載信號L”,負載信號1控制該 區段中之電谷器的充電。N+1個區段i〇4〇a至1〇40〇分別具 有如上文針對圖6所描述而操作之N+1個不同負載信號[〇至 LN。每一區段1040亦具有分別耦接至M個區塊1〇42&至 1042m之Μ個選擇信號丨至s„M之集合。該等選擇信號控 制區塊1042a至1042m中之電容器至節點B的耦接。每一區 段1040進一步具有分別耦接至]^1個區塊1〇423至1〇42111之1^ 個重议彳5號R„ 1至R„M之集合。該等重設信號控制區塊 1042a至1042m中之未選電容器的放電以獲得零電荷。 N+1個區段1040a至1〇4〇〇係在N+1個時脈週期中以循環 方式被充電,其中在每一時脈週期中對一個區段充電。對 於區段1040a而言,該區段中之所有電容器均係在一個時 脈週期t被同時充電且最初具有相同值。對於區段1〇4〇a 中之每一區塊而言,未用電容器係經由關聯重設NM〇s電 晶體而被放電或短路。此後在M個後續時脈週期中將]^1個 區塊耦接至節點B,其中每一時脈週期將一個區塊耦接至 節點B。對於耦接至節每一區塊而言,彼區塊中之 所有已充電電容器及已放電電容器均係經由選擇NM〇s電 晶體而搞接至節點B。 141282.doc •26- 201006127 圖11展示一般化類比FIR濾波器1130之例示性設計的示 意圖,一般化類比FIR濾波器1130為使用切換型電容器之 FIR濾波器430的又一例示性設計。類比FIR濾波器1130可 實施表1所示之所有模式且可用於圖2中之離散時間類比濾 波器23 0。NMOS電晶體1124及1160與電容器1162分別係以 與圖6中之NMOS電晶體624及660與電容器662相同的方式 耦接。 類比FIR濾波器Π30包括Q個單位H5〇a至U50q,其中Q 可為任何合適值。每一單位包括如上文針對圖8中之單位 650x所描述而耦接的電容器1152與NMOS電晶體1154、 1156及1158。每一單位可具有其自己的負載信號%、選擇 信號及重設信號心,其中分€{1, ,Q}。控制信號產生器 232可產生用於類比FIR濾波器113〇中之nm〇s電晶體的控 制信號。 一般而言,可使用足夠數目之單位⑴個)來實施具有任 何數目之分接頭及特性的所要類比FIR濾波器。可藉由並 行地對多個電容器充電且一次在一個電容器中進行切換來 獲知非抽取矩形濾波器。可藉由並行地對多個電容器充電 且基於所要權而同時在此等電容器中之全部或子集中進行 。可藉由並行地對多個電容器
多個電容器。 元電容器(或Q=80)之例 切換來獲得抽取加權渡波器 集 取 表3列出可藉由用於具有8〇個單元 141282.doc -27- 201006127 示性設計之類比FIR濾波器1130而達成的一些組態。一般 而言,可藉由適當地控制用於類比FIR濾波器1130中之Q個 單位的負載信號、選擇信號及重設信號來獲得不同FIR濾 波器架構、權值及抽取速率。亦可動態地改變FIR濾波器 架構、權值及/或抽取速率。 表3 柚取矩形FIR濾波器 非抽取矩形HR 濾、波器 抽取加權FIR濾波器 非抽取加權FIR 遽波器 N = 80 N = 8 N = 8 N=4 80個區段 9個區段 8個區段 5個區段 - - - 4個區塊/區段 1個電容器/區段 8個電容器/區段 10個電容器/區段 4個電容器/區段 抽取80個 抽取一個 抽取8個 抽取1個 w„e{0, 1} w„e{0,1} {0,0.1,0.2,..., 1} {0,>/4,*/2,3/4,1} 80個總電容器 72個總電容器 80個總電容器 80個總電容器 可將類比FIR濾波器作為可支援不同抽取速率(例如, 1、2、4,等等)之多率濾波器進行操作。可基於所處理之 信號的特性及/或頻寬而選擇抽取速率。舉例而言,不同 抽取速率可用於不同無線電技術、不同系統頻寬,等等。 出於清晰性起見,上文之大部分描述假定單元/相等電 容器針對類比FIR濾波器之使用,其亦被稱作溫度計解 碼。單元電容器之使用可改良電容器匹配。非相等電容器 (諸如,二進位加權電容器)亦可用於類比FIR濾波器。 圖5至圖11展示類比FIR濾波器之一些例示性單端設計。 亦可使用可支援正權與負權兩者之差動設計來實施類比 FIR濾波器。 圖12A展示圖11中之類比FIR濾波器1130的一部分,其係 141282.doc -28 - 201006127 用於與差動設計之比較。圖12A展示傳遞NMOS電晶體 1124及一個單端單位1150。單位1150中之NMOS電晶體 1156及1158已在圖12A中自其在圖11中之原始位置被重新 配置。 圖12B展示差動類比FIR濾波器1230之例示性設計的示意 ‘ 圖。跨導放大器1222接收輸入信號且提供差動電流信號 ·/_及/,⑽。NMOS電晶體1224a及1224b使其源極耦接至放 大器1222之差動輸出、使其閘極接收取樣時脈SCLK且使 # 其汲極分別耦接至節點Ap及Am。 出於簡單性起見,圖12B僅展示一個差動單位1250。在 單位1250内,電容器1252a與NMOS電晶體1254a、1256a及 1258a分別係以與圖12A中之單位1150中的電容器1152與 NMOS電晶體1154、11 56及1158相同的方式耦接。NMOS 電晶體1254a之汲極耦接至節點Ap,且NMOS電晶體1256a 之汲極耦接至求和節點Bp。類似地,電容器1252b與 NMOS電晶體1254b、1256b及1258b係以與圖12A中之單位 1150中的電容器1152與NMOS電晶體1154、1156及1158相 同的方式耦接。然而,NMOS電晶體1254b之汲極耦接至節 - 點Am,且NMOS電晶體1256b之汲極耦接至求和節點Bm。 單位1250進一步包括NMOS電晶體1260a及1260b,NMOS 電晶體1260a及1260b使其源極分別耦接至NMOS電晶體 1256a及1256b之源極、使其閘極耦接在一起且使其汲極分 別輕接至節點Bm及Bp。 單位1250接收差動電流信號且儲存差動類比樣本。可操 141282.doc -29- 201006127 作單位1250以獲得權0、+1或-1。可藉由分別經由NMOS電 晶體125 8a及125 8b而使電容器1252a及1252b短路來獲得權 0。可藉由分別經由NMOS電晶體1256a及1256b而將電容器 1252a及1252b耦接至節點Bp及Bm來獲得權+1。可藉由分 別經由NMOS電晶體1260a及1260b而將電容器1252a及 1252b耦接至節點Bm及Bp來獲得權-1。 本文中所描述之離散時間類比濾波器可用於各種應用, 諸如,通信、網路連接、計算、消費型電子,等等。離散 時間類比濾波器可用於蜂巢式電話、無線設備、掌上型設 備、無線數據機、廣播接收器、PDA、膝上型電腦、無線 電話,等等。離散時間類比濾波器亦可用於各種通信系 統,諸如,CDMA2000系統、寬頻CDMA(W-CDMA)系 統、全球行動通信系統(GSM)系統、無線區域網路 (WLAN)、廣播系統,等等。離散時間類比濾波器亦可用 於藍芽設備、全球定位系統(GPS)及衛星定位系統(SPS)接 收器,等等。 可將本文中所描述之離散時間類比濾波器實施於1C、 RFIC、混頻信號1C、ASIC、印刷電路板(PCB)、電子設備 等等内。亦可藉由各種1C處理技術(諸如,CMOS、N通道 MOS(NMOS)、P通道MOS(PMOS)、雙極接面電晶體 (BJT)、雙極 CMOS(BiCMOS)、矽鍺(SiGe)、砷化鎵 (GaAs),等等)來製造離散時間類比濾波器。 實施本文中所描述之離散時間類比濾波器的裝置可為單 機設備或可為更大設備之一部分。一設備可為:(i)單機 141282.doc -30- 201006127 ic ; (ii)一或多個1(:之集合,其可包括用於儲存資料及/或 指令之記憶體1C ; (iii)RFIC,諸如,RF接收器(rfr>1rf 傳輸器/接收器(RTR) ; (iv)ASIC,諸如,行動台數據機 (MSM) ; (v)可嵌入於其他設備内之模組;(vi)接收器、蜂 巢式電話、無線設備、手機或行動單元;(vii)等等。 熟習此項技術者應理解,可使用多種不同技術中之任一 者來表示資訊及信號。舉例而言,可貫穿以上描述而被參 考之資料、指令、命令、資訊、信號、位元、符號及碼片 可藉由電壓、電流、電磁波、磁場或粒子、光場或粒子或 其任何纟且合而表示。 熟習此項技術者應進一步瞭解,可將結合本文中之揭示 所描述的各種說明性邏輯區塊、模組、電路及演算法步驟 實施為電子硬體、電腦軟體或兩者之組合。為了清楚地說 明硬體與軟趙之此互換性’各種說明性組件、區塊、模 組、電路及步驟通常已在上文就其功能性而加以描述。將 此功能性實施為硬體還是軟體係視特定應用及強加於整個 系統之設計約束而定。熟習此項技術者可針對每一特定應 用而以變化方式來實施所描述功能性,但不應將此等實施 決策解釋為導致背離本揭示案之範疇。 可藉由經設計以執行本文中所描述之功能的通用處理 器、數位信號處理器(DSP)、特殊應用積體電路(ASIC)、 場可程式化閘陣列(FPGA)或其他可程式化邏輯設備、離散 閘或電晶體邏輯、離散硬體組件或其任何組合來實施或執 行結合本文中之揭示所描述的各種說明性邏輯區塊、模組 141282.doc 31 201006127 及電路。通用處理器可為微處理器,但在替代例中,處理 器可為任何習知處理器、控制器、微控制器或狀態機。處 理器亦可被實施為計算設備之組合,例如,DSP與微處理 器之組合、複數個微處理器、與DSP核心結合之一或多個 微處理器,或任何其他此組態。 可直接以硬體、以由處理器所執行之軟體模組或以該兩 者之組合來體現結合本文中之揭示所描述的方法或演算法 之步驟。軟體模組可常駐於RAM記憶體、快閃記憶鱧、 ROM記憶體、EPROM記憶體、EEPROM記憶體、暫存器、 硬碟、抽取式磁碟、CD_ROM或此項技術t已知的任何其 他形式之儲存媒體中。將例示性儲存媒體耦接至處理器, 使得處理器可自儲存媒艎讀取資訊及將資訊寫入至儲存媒 體。在替代例中,儲存媒體可與處理器成整體。處理器及 儲存媒體可常駐於ASIC中。ASIC可常駐於使用者終端機 中。在替代例中,處理器及儲存媒體可作為離散組件而常 駐於使用者終端機中。 在一或多個例示性設計中’可以硬體、軟體、韌體或其 任何組合來實施所描述功能。若以軟體進行實施,則可將 該等功能作為電腦可讀取媒體上之一或多個指令或程式碼 進行儲存或傳輸。電腦可讀取媒體包括電腦儲存媒體與通 k媒體兩者,通信媒體包括促進電腦程式自一位置至另一 位置之轉移的任何媒體。儲存媒體可為可由電腦存取之任 何可用媒體。藉由實例而非限制,此等電腦可讀取媒體可 包含RAM、ROM、EEPROM、CD-ROM或其他光碟儲存設 141282.doc -32- 201006127
備、磁碟儲存設備或其他磁性儲存設備或可用以載運或 儲存以指令或資料結構之形式之所要程式碼且可由電腦存 取的任何其他媒體。又,將任何連接恰當地稱為電腦可讀 取媒體。舉例而言’若使用同軸電纜、光纖電纜、雙扭 線、數位用戶線(DSL)或無線技術(諸如,紅外線無線電 及微波)而自網站、伺服器或其他遠端源傳輸軟體,則將 同軸電縵、光纖㈣、雙扭線、DSL或無線技術(諸如,紅 外線、無線電及微波)包括於媒體之定義中。如本文中所 使用,磁碟及光碟包括緊密光碟(CD)、雷射光碟光碟、 數位化通用光碟(DVD)、軟碟及藍光光碟,其中磁碟通常 磁性地再現資料,而光碟使用雷射來光學地再現資料。上 述之組合亦應包括於電腦可讀取媒體之範疇内。 提供本揭示案之先前描述以使任何熟習此項技術者均能 夠製造或使用本揭示案。對本揭示案之各種修改對於熟習 此項技術者而言將為顯而易見的,且可在不背離本揭示案 之範疇的情況下將本文中所界定之一般原理應用於其他變 化。因此,本揭示案不意欲限於本文中所描述之實例及設 計’而是將符合與本文中所揭示之原理及新穎特徵—致之 最廣泛範疇。 【圖式簡單說明】 圖1展示無線通信設備的方塊圖; 圖2展示具有離散時間無線電架構之無線通信設備的方 塊圖; 圖3 A展示離散時間電荷取樣器; 141282.doc -33- 201006127 圖3B展示離散時間電荷取樣器之操作; 圖3C展示離散時間電荷取樣器之頻率回應; 圖4展示N分接頭有限脈衝回應(FIR)濾波器; 圖5A展示抽取N分接頭類比FIR濾波器; 圖5B展示用於圖5A_之類比FIR濾波器之控制信鞔的 序圖; 圖6展示非抽取N分接頭類比FIr濾波器; 圖7展示4分接頭非抽取矩形fIR濾波器; 圖8展示單位之區段。 圖9展示4分接頭抽取加權FIR濾波器; 圖10展示支援不同模式之N分接頭類比FIR濾波器; 圖11展示支援不同模式之一般化類比FIR濾波器; 圖12A展示單端類比FIR濾波器;及 圖12B展示差動類比FIR濾波器。 【主要元件符號說明】 100 無線通信設備/無線設備 112 天線 114 RF單元 120 接收器 122 低雜訊放大器(LNA) 124 帶通濾波器 126 混頻器 128 本端振盪器(LO)產生器 130 可變增益放大器(VGA) 141282.doc -34· 201006127 參 132 低通濾波器 134 放大器(Amp) 136 類比至數位轉換器(ADC) 140 傳輸器 150 數位處理器 152 數位濾波器 200 無線通信設備/無線設備 212 天線 214 RF單元 220 接收器 222 低雜訊跨導放大器(LNTA) 224 離散時間取樣器 230 離散時間類比濾波器 232 控制信號產生器 234 可變增益放大器(VGA) 236 類比至數位轉換器(ADC) 240 傳輸器 250 數位處理器 252 數位濾波器 260 控制器/處理器 262 記憶體 300 離散時間電荷取樣器 320 信號源 322 跨導放大器 141282.doc •35. 201006127 324 開關 330 電容器 350 sinc(x)=sin(x)/x頻率回應 352 一階RC低通濾波器回應 430 FIR濾波器 450b 延遲元件 450c 延遲元件 450n 延遲元件 452a 增益元件 452b 增益元件 452c 增益元件 452n 增益元件 454 求和器 524 取樣開關 530 類比FIR慮波器 550a 單位 550n 單位 552a 電容器 552n 電容器 554a 開關 554n 開關 556a 開關 556n 開關 558a 開關 141282.doc -36- 201006127 558η 開關 560 傳遞開關 562 電容器 624 N通道金氧半導體(NMOS)電晶體/開關 630 類比FIR濾波器 630a 4分接頭非抽取矩形FIR濾波器 630b 4分接頭抽取加權FIR濾波器 640a 區段 參 640〇 區段 640x 區段 650 單位 650x 單位 652 電容器 654 N通道金氧半導體(NMOS)電晶體 656 N通道金氧半導體(NMOS)電晶體 658 N通道金氧半導體(NMOS)電晶體 • 660 N通道金氧半導體(NMOS)電晶體/開關 662 電容器 . 1024 開關 1030 類比FIR濾波器 1040a 區段 1040o 區段 1042a 區塊 1042b 區塊 141282.doc •37- 201006127 1042m 區塊 1060 開關 1062 電容器 1124 N通道金氧半導體(NMOS)電晶體 1130 類比FIR滤波器 1150a 單位 1150b 單位 1150q 單位 1150 單端單位 1152 電容器 1154 N通道金氧半導體(NMOS)電晶體 1156 N通道金氧半導體(NMOS)電晶體 1158 N通道金氧半導體(NMOS)電晶體 1160 N通道金氧半導體(NMOS)電晶體 1162 電容器 1222 跨導放大 1224a N通道金氧半導體(NMOS)電晶體 1224b N通道金氧半導體(NMOS)電晶體 1230 差動類比FIR濾波器 1250 差動單位 1252a 電容器 1252b 電容器 1254a N通道金氧半導體(NMOS)電晶體 1254b N通道金氧半導體(NMOS)電晶體 141282.doc -38- 201006127 1256a N通道金氧半導體(NMOS)電晶體 1256b N通道金氧半導體(NMOS)電晶體 1258a N通道金氧半導體(NMOS)電晶體 1258b N通道金氧半導體(NMOS)電晶體 1260a N通道金氧半導體(NMOS)電晶體 1260b N通道金氧半導體(NMOS)電晶體 A 輸入節點 Am 節點 • Ap 節點 B 求和節點 Bm 求和節點 Bp 求和節點 C〇l 區段0中之電容器 c, 電容器 Cn 電容器 CMW 區段η中之第m電容器的電容 • c ^ out 電容器大小 la 電流 • -la 電流 Iin 電流信號 linp 差動電流信號 1 inm 差動電流信號 L〇 負載信號 Li 負載信號 141282.doc •39- 201006127 L„ 負載信號 Ln 負載信號 Ri 重設信號 Rn 重設信號 R«i 重設信號 重設信號 s, 選擇信號 SCLK 取樣時脈 SUM 和控制信號 SN 選擇信號 S«1 選擇信號 S«M 選擇信號 Va 電壓 -va 電壓 vin 輸入信號 vout 輸出信號 x(k) 輸入樣本 y(k) 輸出樣本 141282.doc 40

Claims (1)

  1. 201006127 七、申請專利範圓: 1. 一種裝置,其包含: 一取樣器’其經組態以對一類比信號取樣且以一取樣 速率來提供類比樣本;及 離散時間類比濾波器,其經組態以對該等類比樣本 濾、波且以該取樣速率來提供經濾波類比樣本。 . 2·如凊求項1之裝置,其中該離散時間類比濾波器包含: 複數個電容器,其經組態以儲存針對複數個樣本週期 _ 之類比樣本;及 一求和器’其經組態以對來自該複數個電容器之該等 經儲存類比樣本求和以產生該等經濾波類比樣本。 3.如凊求項2之裝置,其中該離散時間類比濾波器進一步 包含耦接至該複數個電容器之複數個開關,每一開關經 組態以在一關聯電容器被充電以儲存一類比樣本之前將 該電容器重設至一預定值。 • 4.如凊求項1之裝置,其中該離散時間類比濾波器經組態 以實施針對N個濾波器分接頭具有N個相等權之一有限脈 衝回應(FIR)濾波器,其中n大於一。 如明求項1之裝置,其中該離散時間類比濾波器經組態 以實施針對N個滤波器分接頭具有N個具有至少兩個不同 值之權的—有限脈衝回應(FIR)濾波器,其tN大於一。 6·如請求項1之裝置,其中該離散時間類比濾波器包含用 於複數個濾波器分接頭之複數個區段,每一區段包含用 於多個樣本週期之多個電容器,每一電容器經組態以針 141282.doc 201006127 對一個樣本週期 樣本。 而儲存用於一個濾波器分接頭之一類比 7. Γ = ί項6之裝置,其中該複數個區段係在複數個樣本 雷被充電’其中在每一樣本週期中一個區段被充 雷二Γ每一區財之該多個電容器係在該區段被充 電時被充電至一個類比樣本之一值。 +犛東項7之裝置,其令對於未被充電之每一區段而 二區^^之該多個電容器係在多個樣本週期中搞接 ㈣_點’其中在每—樣本週期中—個電容器叙接 至一求和節點。 9. 如請求項1之裝置,其中該 接至該取樣器之複數個單位 儲存一個類比樣本之電容器 離散時間類比濾波 ,每一單位包含一 器包含耦 經組態以 〇 1〇·如請求項9之裝置’其中每-單位進一步包含: 第開關,其經組態以在該第_開關關閉時將該單 位中之該電容器耦接至該取樣器;及 一第二開關,其經組態以在該第二開關關閉時將該單 位中之該電容器耦接至一求和節點。 11.如請求項10之裝置,其中每—單位進一步包含: 一第三開關,其經組態以在㈣三開關關閉時對該單 位中之該電容器放電。 單位之該第一開關及該第 之第一控制信號及第二控 12.如請求項1〇之裝置,其中每— 二開關分別係基於用於該單位 制信號而關閉。 141282.doc -2 - 201006127 如清求項10之裝置,其中每一單位之該第一開關及該第 1關係使用金氧半導體(MOS)電晶體而實施。 月求項9之裝置,其中每一單位經組態以接收一差動 電流信號且儲存一個差動類比樣本。 月求項9之裝置’其中每一單位經組態以提供—正 權'一負權或一零權。 . I6·如請求項1之裝置,其進一步包含: 跨導放大器,其經組態以放大一電壓輸入信號且提 • #-電流信號作為用於該取樣器之該類比信號。 17. 如請求項丨之裝置,其進一步包含· 一輸入電容器,其耦接至該取樣器且經組態以提供用 於該取樣器之該類比信號。 18. —種裝置,其包含: 一取樣器’其經組態以對一類比信號取樣且以一取樣 速率來提供類比樣本;及 籲 一離散時間類比濾波器,其經組態以使用至少兩個不 同權而對該等類比樣本濾波且提供經濾波類比樣本。 19. 如請求項18之裝置,其中該離散時間類比濾波器包含用 . 於複數個濾波器分接頭之複數個區段,其中每一濾波器 分接頭係針對一個區段,每一區段包含多個電容器,且 其中每一濾波器分接頭之一權係基於用於該濾波器分接 頭之該區段中的零個或多個選定電容器而判定。 20·如請求項19之裝置,其中每一區段中之該多個電容器具 有相等大小,且其中每一濾波器分接頭之該權係基於用 141282.doc 201006127 於該濾波器分接頭之該區段中之選定電容器的數目而判 定。 21.如請求項19之裝置’其中每—區段中之該多個電容器係 在該多個電容器被充電以儲存一類比樣本之前被重設至 一預定值。 22·如請求項19之裝置’其中每—區段中之該多個電容器係 在一個樣本週期中被充電,該區段中之未選電容器此後 被放電,且該區段中之該等已充電電容器及該等已放電 電容器係在一指定樣本週期中耦接至一求和節點。 ❹ 23. 如請求項18之裝置’其中該離散時間類比濾波器經組態 以執行抽取且以一低於該取樣速率之輸出速率來提供該 等經濾波類比樣本。 24. 如請求項18之裝置,其中該離散時間類比濾波器經組態 成以該取樣速率來提供該等經濾波類比樣本。 25. —種裝置,其包含: 一取樣器,其經組態以對一類比信號取樣且以一取樣 速率來提供類比樣本; ❹ 一離散時間類比濾波器,其可以多種模式中之一者而 操作且經組態以基於一選定模式而對該等類比樣本濾波 且提供經濾波類比樣本,該離散時間類比濾波器包含複 數個電容器,該等電容器係基於第一控制信號而被充電 . 且基於第二控制信號而耦接至一求和節點;及 一控制信號產生器,其經組態以基於該離散時間類比 濾波器之該選定模式而產生該等第一控制信號及該等第 141282.doc 201006127 二控制信號。 26. ^凊求項25之裝置,其中該多種模式包含—抽取模式及 非抽取模式,且其中該離散時間類比濾波器經組態以 針對該非抽取模^以該取樣速率且針對該柚取模式而 J於該取樣速率之輸出速率來提供該等經渡波類比 樣本。 請求項25之裝置’其中該多種模式包含-矩形模式及 -加權模式’且其中該離散時間類比濾波器經組態以基 於該矩形模式之相等權且基於該加權模式之至少兩個不 同權而對該等類比樣本濾波。 28. —種積體電路,其包含: 取樣器,其經組態以對一類比信號取樣且以一取樣 速率來提供類比樣本;及 離散時間類比濾波器,其經組態以對該等類比樣本 渡波且提供經濾波類比樣本,該離散時間類比濾波器基 於至少兩個不同權而對該等類比樣本濾波或以該取樣速 率來提供該等經濾波類比樣本。 29_如凊求項28之積體電路,其令該離散時間類比濾波器包 含: 複數個電容器,其經組態以儲存針對複數個樣本週期 之類比樣本;及 一求和器’其經組態以對來自該複數個電容器之該等 經儲存類比樣本求和以產生該等經濾波類比樣本。 3〇·如凊求項28之積體電路,其中該離散時間類比濾波器包 141282.doc 201006127 含用於複數個毅器分接頭之複數個區段,每—區段包 含多個電容器’每-電容器經組態以針對—個樣本週期 而儲存用於一個濾波器分接頭之一類比樣本。 3!.如請求項30之積體電路,其㈣複數個區段係在複數個 樣本週期中被充電,其中在每—樣本週期中—個區段被 充電’且其中每—區段中之該多個電容器係在該區段被 充電時被充電至一個類比樣本之一值。 32. 如請求項31之積體電路,其中對於未被充電之每一區段 而言’該區段中之該多個電容器係在多個樣本週期中搞 接至-求和節點’其中在每—樣本週期中—個電容器搞 接至一求和節點。 33. 如請求項31之積體電路,其中每一區段中之未選電容器 被放電,且該區段中之該等已充電電容器及該等已放電 電容器耦接至一求和節點。 34. —種方法,其包含: 對類比k號取樣從而以一取樣速率來獲得類比樣 本;及 使用一離散時間類比濾波器而對該等類比樣本濾波以 獲知經據波類比樣本,該濾、波係基於至少兩個不同權而 執行或該等經濾波類比樣本係以該取樣速率而提供。 35. 如請求項34之方法,其中該對該等類比樣本濾波包含: 在複數個樣本週期中對該離散時間類比濾波器之複數 個區段充電,其中在每一樣本週期中對一個區段充電; 在多個樣本週期中將每一區段中未被充電之多個電容 141282.doc _ 6 - 201006127 器搞接至一求和銘ft, —m 才即點其中在母一樣本週期中將一個電 容器耦接至一求和節點;及 在該求和卽點處對電荷求和以獲得該等經滤波類比樣 本0 36.如請求項35之方法,其中該對該等類比樣本錢進一步 包含:在該在—個樣本週期中對每-區段中之該多個電 容器充電之前將該區段中之該多個電容器重設至—預定 值。
    37·如β求項34之方法’其中該對該等類比樣本瀘波包含: 在複數個樣本週期中對該離散時間類比遽波器之複數 個區段充電其中在每一樣本週期中對一個區段充電; 對每一區段中之未選電容器放電; 將每-區段中之該等已充電電容器及該等已放電電容 器耦接至一求和節點;及 在該求和節點處對電荷求和以獲得該等經遽波類比樣 本0 38. 如明求項37之方法’其中該對該等類比樣本遽波進一步 ,含:在該在-個樣本週期中對每—區段中之複數個電 ” °充電之則將該區段中之該複數個電容器重設至一預 定值。 39. 如請求項34之方法,其進一步包含: 選擇該離散時間類比滤波器之多種模式中之一者;及 基於該選定模式而產生用於該離散時間類比滤波器内 之開關之控制信號。 141282.doc 201006127 40· —種裝置,其包含: 用於對一類比信號取樣從而以一取樣速率來獲得類比 樣本的構件;及 用於使用一離散時間類比濾波器而對該等類比樣本濾 波以獲得經濾波類比樣本的構件,該濾波係基於至少兩 個不同權而執行或該等經濾波類比樣本係以該取樣速率 而提供。 41. 如請求項40之裝置,其中該用於對該等類比樣本濾波的 構件包含: 用於在複數個樣本週期令對該離散時間類比濾波器之 複數個區段充電的構件,其中在每一樣本週期中對一個 區段充電; 用於在多個樣本週期中將每一區段中未被充電之多個 電容器耦接至一求和節點的構件,其中在每一樣本週期 中將一個電容器耦接至一求和節點;及 用於在該求和節點處對電荷求和以獲得該等經濾波類 比樣本的構件。 42. 如請求項40之裝置,其中該用於對該等類比樣本濾波的 構件包含: 用於在複數個樣本週期中對該離散時間類比濾波器之 複數個區段充電的構件,其中在每一樣本週期中對一個 區段充電; 用於對每一區段中之未選電容器放電的構件; 用於將每一區段中之該等已充電電容器及該等已放電 141282.doc 201006127 及 電谷器耦接至一求和節點的構件 以獲得該等經濾波類 用於在該求和節點處對電荷求和 比樣本的構件。 43.如請求項40之裝置,其進一步包含: 用於選擇該離散時間類比澹波器之多種模式中之一者 的構件;及 用於基於該選定模式而產生用於該離散時間類比濾波 器内之開關之控制信號的構件。
    141282.doc
TW098121440A 2008-06-25 2009-06-25 Discrete time multi-rate analog filter TW201006127A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/146,376 US7994850B2 (en) 2008-06-25 2008-06-25 Discrete time multi-rate analog filter

Publications (1)

Publication Number Publication Date
TW201006127A true TW201006127A (en) 2010-02-01

Family

ID=41170958

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098121440A TW201006127A (en) 2008-06-25 2009-06-25 Discrete time multi-rate analog filter

Country Status (7)

Country Link
US (1) US7994850B2 (zh)
EP (1) EP2304873A1 (zh)
JP (1) JP2011526464A (zh)
KR (1) KR101288155B1 (zh)
CN (1) CN102106084A (zh)
TW (1) TW201006127A (zh)
WO (1) WO2009158537A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI568198B (zh) * 2014-04-18 2017-01-21 雷森公司 線性取樣器

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101539114B1 (ko) * 2008-06-27 2015-07-23 삼성전자 주식회사 데시메이션이 없는 fir 필터
US8589470B2 (en) * 2008-09-18 2013-11-19 Industrial Technology Research Institute Down conversion filter
TWI376888B (en) * 2008-11-26 2012-11-11 Ind Tech Res Inst Down-conversion filter and communication receiving apparatus
JP5425096B2 (ja) * 2008-12-03 2014-02-26 パナソニック株式会社 サンプリング回路及び受信機
JP5587210B2 (ja) * 2008-12-04 2014-09-10 パナソニック株式会社 サンプリング回路およびこれを用いた受信機
KR20100133748A (ko) * 2009-06-12 2010-12-22 삼성전자주식회사 디스크리트 타임 필터 및 이를 포함하는 수신기
KR101090722B1 (ko) 2010-02-26 2011-12-08 한국과학기술원 연속 펄스를 이용한 논데시메이션 필터
US8849886B2 (en) 2010-07-21 2014-09-30 Apple Inc. Passive discrete time analog filter
JP5678672B2 (ja) * 2011-01-07 2015-03-04 富士通株式会社 受信回路及び電子装置
US8610611B2 (en) * 2011-01-31 2013-12-17 Qualcomm Incorporated Analog-to-digital converter for biomedical signals
EP2719075B8 (en) * 2011-06-06 2021-09-15 Analog Devices, Inc. Charge sharing time domain filter
US9972364B2 (en) * 2011-10-14 2018-05-15 Texas Instruments Incorporated Method to maintain power supply voltage during brownout
TWI456894B (zh) * 2011-12-14 2014-10-11 Realtek Semiconductor Corp 開關電路、使用此開關電路的切換式電容電路、開關電路控制方法以及切換式電容電路控制方法
CN103636125A (zh) * 2012-06-21 2014-03-12 华为技术有限公司 离散时间滤波器
CN103828244B (zh) * 2012-06-21 2016-03-02 华为技术有限公司 超外差式接收器及接收方法
JP6179334B2 (ja) * 2013-10-10 2017-08-16 富士通株式会社 受信装置およびデータ補間方法
US9537492B2 (en) * 2014-06-20 2017-01-03 Analog Devices, Inc. Sampled analog loop filter for phase locked loops
US10181840B1 (en) * 2014-08-21 2019-01-15 National Technology & Engineering Solutions Of Sandia, Llc Gm-C filter and multi-phase clock circuit
EP3286833B1 (en) * 2015-04-24 2020-11-18 u-blox AG Method and apparatus for mixing signals using charge canceller circuit
US10200014B2 (en) 2015-07-08 2019-02-05 Mediatek Singapore Pte. Ltd. Receiver, communication unit, and method for down-converting a radio frequency signal
JP2017121035A (ja) * 2015-12-28 2017-07-06 パナソニック株式会社 イコライザ回路及びそれを用いた受信装置
JP6158373B1 (ja) 2016-02-05 2017-07-05 株式会社東芝 平均化回路
US10317535B2 (en) * 2016-03-31 2019-06-11 Samsung Electronics Co., Ltd Method and apparatus for second order intercept point (IP2) calibration

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6300823B1 (en) * 1998-03-02 2001-10-09 Yozan Inc. Filter circuit
FI120124B (fi) * 1998-05-29 2009-06-30 Nokia Corp Menetelmä ja piiri signaalin näytteistämiseksi suurella näytteistystaajuudella
US7079826B2 (en) 2001-03-16 2006-07-18 Texas Instruments Incorporated Digitally controlled analog RF filtering in subsampling communication receiver architecture
US7356069B2 (en) * 2001-04-25 2008-04-08 Texas Instruments Incorporated Spread spectrum demodulation using a subsampling communication receiver architecture
US8027657B2 (en) 2001-10-26 2011-09-27 Texas Instruments Incorporated Sampling mixer with asynchronous clock and signal domains
JP2003317026A (ja) * 2002-04-19 2003-11-07 Univ Waseda 符号付積和演算器およびこれを含むアナログマッチドフィルタ
US6791399B2 (en) * 2002-10-09 2004-09-14 Intel Corporation Discrete-time analog filter
US7411444B2 (en) * 2003-11-13 2008-08-12 Texas Instruments Incorporated Technique for improving antialiasing and adjacent channel interference filtering using cascaded passive IIR filter stages combined with direct sampling and mixing
FR2876233A1 (fr) 2004-10-06 2006-04-07 St Microelectronics Sa Filtre analogique a composants passifs pour signaux a temps discret
JP4372694B2 (ja) * 2005-01-26 2009-11-25 シャープ株式会社 ミキサー
US7602862B2 (en) * 2005-09-28 2009-10-13 Freescale Semiconductor, Inc. Mixing module and methods for use therewith
JP5046622B2 (ja) * 2005-12-13 2012-10-10 パナソニック株式会社 サンプリングフィルタ装置
US7423458B2 (en) * 2006-03-08 2008-09-09 Analog Devices, Inc. Multiple sampling sample and hold architectures
TW200827755A (en) 2006-09-11 2008-07-01 Sony Corp Charge sampling filter circuit and charge sampling method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI568198B (zh) * 2014-04-18 2017-01-21 雷森公司 線性取樣器

Also Published As

Publication number Publication date
JP2011526464A (ja) 2011-10-06
US20090322418A1 (en) 2009-12-31
WO2009158537A1 (en) 2009-12-30
US7994850B2 (en) 2011-08-09
KR20110026489A (ko) 2011-03-15
EP2304873A1 (en) 2011-04-06
CN102106084A (zh) 2011-06-22
KR101288155B1 (ko) 2013-07-19

Similar Documents

Publication Publication Date Title
TW201006127A (en) Discrete time multi-rate analog filter
US8457578B2 (en) Discrete time receiver
US8768997B2 (en) Passive switched-capacitor filters conforming to power constraint
US7436910B2 (en) Direct bandpass sampling receivers with analog interpolation filters and related methods
CN101795122B (zh) 电荷域滤波装置
TW201014192A (en) Adaptive bias current generation for switched-capacitor circuits
US7982506B2 (en) Voltage-current converter and filter circuit using same
TW201115916A (en) Passive switched-capacitor filters
JP4771422B2 (ja) 受信装置
TW201131969A (en) Low-pass filter design
US8543055B1 (en) Passive frequency translation with voltage conversion gain
JP2012503441A (ja) スイッチドキャパシタ回路のためのアクティブ時間に依存するバイアス電流生成
WO2011020070A2 (en) Discrete time lowpass filter
CN101454976B (zh) 离散滤波器、采样混频器以及无线装置
Tohidian et al. A 2mW 800MS/s 7th-order discrete-time IIR filter with 400kHz-to-30MHz BW and 100dB stop-band rejection in 65nm CMOS
CN102017410B (zh) 开关电容器抽选器
JP4803735B2 (ja) A/d変換器およびそれを使用した受信装置
JP2011250459A (ja) A/d変換器およびそれを使用した受信装置
US8248111B2 (en) Voltage current converter, differentiation circuit, integration circuit, and filter circuit using the converter, and voltage current conversion method
US20100202496A1 (en) Reconfigurable transform domain receiver
JP2008219413A (ja) 可変フィルタ
Latiri Architecture and design of a reconfigurable RF sampling receiver for multistandard applications