[go: up one dir, main page]

TW200913814A - Printed circuit board - Google Patents

Printed circuit board Download PDF

Info

Publication number
TW200913814A
TW200913814A TW96134435A TW96134435A TW200913814A TW 200913814 A TW200913814 A TW 200913814A TW 96134435 A TW96134435 A TW 96134435A TW 96134435 A TW96134435 A TW 96134435A TW 200913814 A TW200913814 A TW 200913814A
Authority
TW
Taiwan
Prior art keywords
differential
signal
signal layers
circuit board
layer
Prior art date
Application number
TW96134435A
Other languages
English (en)
Other versions
TWI361025B (en
Inventor
Chien-Hung Liu
Shou-Kuo Hsu
Yu-Chang Pai
Original Assignee
Hon Hai Prec Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hon Hai Prec Ind Co Ltd filed Critical Hon Hai Prec Ind Co Ltd
Priority to TW96134435A priority Critical patent/TWI361025B/zh
Publication of TW200913814A publication Critical patent/TW200913814A/zh
Application granted granted Critical
Publication of TWI361025B publication Critical patent/TWI361025B/zh

Links

Landscapes

  • Structure Of Printed Boards (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

200913814 .九、發明說明: 【發明所屬之技術領域】 本發明係關於一種印刷電路板,尤指一種可降低串音 雜訊及節省佈線空間之印刷電路板。 【先前技術】 串音雜訊係電路板上走線之間、連接線之間,走線與 連接線以及其他電子元件之間由於電磁場干擾而引起之電 磁耦合。習知之印刷電路板佈線方式主要有直角佈線、45 度角佈線、差分佈線、蛇形佈線等。由於差分訊號主要應 用在ifj速電路設計中^所以兩速電路中最關鍵之訊號都採 用差分佈線之方式。j 如圖1所示,為習知一種差分佈線方式之局部佈線 圖,在圖中,訊號層100位於介質層300與介質層400之 間,訊號層200位於介質層400與介質層500之間,介質 層300又位於訊號層100與參考接地層600之間,介質層 500又位於訊號層200與參考接地層700之間,差分對120 之一正相位差分線TX +及一負相位差分線TX-同時在訊號 層100上佈線,另一差分對140之一正相位差分線RX+及 一負相位差分線RX-同時在訊號層100上佈線。該參考接 地層600用於為訊號層100上之差分線TX +及TX-提供電 流回流路徑,該參考接地層700用於為訊號層200上之差 分線RX+及RX-提供電流回流路徑。 但習知差分佈線存在以下之缺陷:每一差分對中之差 分線均佈線在同一訊號層中,該種傳統之佈線方式使得相 鄰兩訊號層中差分對之間不可避免地存在串音雜訊,容易 200913814 造成電路之誤動,從而降低整個I統之性能,這是印刷電 路板佈線應該避免之情形。且傳統佈線方式中之參考接地 層為單獨按層佈線,故佔據了一定之佈線空間。 【發明内容】 鑒於以上内容,有必要提供一種可降低印刷電路板訊 號間串音雜訊之印刷電路板。 一種印刷電路板,包括兩訊號層及一介質層,該介質 層位於該兩訊號層之間,該兩訊號層内具有兩差分對’該 兩差刀對中之正相位差分線位於該兩訊號層中之一訊號層 内,該兩差分對中之負相位差分線位於該兩訊號層中之另 一汛唬層内,該兩差分對之差分線在該兩訊號層内成交錯 式佈線。 相車父習知技術,印刷電路板中之差分對採用該層間交 錯式佈線,可大幅減少差分對間之串音雜訊,有助於改善 戒號傳輸品質、提高整個系統性能。 【實施方式】 °月參考圖2 ’本發明印刷電路板之較佳實施方式包括 一第一訊號層10、一第二訊號層20、一第一介質層3〇、 一第二介質層40及一第三介質層50。該第一訊號層1〇位 於5亥苐一介質層30與第二介質層40之間,該第二訊號層 20位於該第二介質層40與第三介質層50之間。 該第一訊號層10與該第二訊號層20為相鄰之訊號 層’該兩訊號層内具有複數差分對’如差分對12 (包括一 正相位差分線TX+、一負相位差分線TX-)及差分對14(包 括一正相位差分線RX+、一負相位差分線),其他差 200913814 分對未示出,本實施方式僅以上述兩差分對舉例說明,其 他差分對佈線可類推,這裡不再贅述。 該差分對12之正相位差分線TX+及差分對14之正相 位差分線RX+位於該第一訊號層10内且其兩侧設有參考 接地部16,該差分對12之負相位差分線TX-及差分對14 之負相位差分線RX-位於該第二訊號層20内且其兩侧設 有參考接地部22,該差分對12之差分線TX+、TX-及差分 對14之差分線RX+、RX-在該第一訊號層10及第二訊號 層20内成交錯式佈線,即該差分對12之正相位差分線TX+ 與負相位差分線TX-成對角交錯佈線,差分對14之正相位 差分線RX+與負相位RX-也成對角交錯佈線,並且兩相鄰 差分線間距離相等,亦即差分線TX+與RX+、RX+與TX-、 TX-與RX-、RX-與TX+之間之垂直距離均相等。其中,該 參考接地部16用於為第一訊號層10上之差分線TX+及 RX+提供電流回流路徑,該參考接地部22用於為第二訊號 層20上之差分線TX-及RX-提供電流回流路徑。 設該差分線RX+對TX+之串音係數為K21,差分線 RX+對TX-之串音係數為K24,差分線RX-對TX +之串音 係數為K31,差分線RX-對TX-之串音係數為K34,則該 差分對 12 與差分對 14 之間之串音係數 K=(K21-K24)-(K31-K34)。由於該差分對12之差分線 ΤΧ+、ΤΧ-及差分對14之差分線RX+、RX-在該第一訊號 層10及第二訊號層20内成正方形交錯式佈線,即結構上 對稱,且串音係數與導線距離之平方成反比,則易知, Κ21 = Κ24及Κ31=Κ34,故該差分對12與差分對14之間之 8 200913814 串音係數κ理論上等於零,此時 採用上述層間交錯式佈線方法,1訊達到最小。 之間之串音雜訊,有助於改善訊號傳輪^幅^少差分對 統性能;且該佈線中之參考接地 叩貝,美南整個系 之參考接地層,且爷夹者技& 替之傳統佈線方式中 獨按層佈線,從而大二;=^^ 々 电路板之佈線空間。 ,,不上所述,本發明符合發明專利 利申請。惟,以t斛、十、本段* 友依法提出專 ^ 者為本發明之較佳實施方式,舉 :::嶋之人士 ’在爰依本發明精神所作之等效修 或殳化’ ^應涵蓋於以下之申請專利範圍内。 【圖式簡單說明】 圖1係習知一種印刷電路板之局部佈線圖。 圖2係本發明印刷電路板之較佳實施方式之局部佈線 100、200 差分對 120、140 300、400、500正相位差分線TX+、RX+ 【主要元件符號說明】 [習知] 訊號層 介質層 參考接地層600、700 [本發明] 第—訊號層 10 參考接地部 16、22 第—介質層 30 負相位差分線TX-、RX- 差分對 12、14 第二訊號層 20 第二介質層 40 200913814 RX + 第三介質層 50 正相位差分線TX + 負相位差分線TX-、RX- 10

Claims (1)

  1. 200913814 十、申請專利範圍 1. 一種印刷電路板,包括兩訊號層及一介質層,該介質層 位於該兩訊號層之間,其改良在於:該兩訊號層内具有 兩差分對,該兩差分對中之正相位差分線位於該兩訊號 層中之-訊號層内,該兩差分對中之負相位差分線位於 該兩訊號層中之另-訊號詹内,該兩差分對之差分線在 該兩訊號層内成交錯式佈線。 2. 如申請專利範圍第i項所述之印刷電路板,其中該兩差 分對中相鄰兩差分線間距離相等。 3·如申請專利範圍第i項所述之印刷電路板,其中每一訊 號層内位於差分線之兩侧還設有用於提供電流回 流路徑之參考接地部。 11
TW96134435A 2007-09-14 2007-09-14 Printed circuit board TWI361025B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW96134435A TWI361025B (en) 2007-09-14 2007-09-14 Printed circuit board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW96134435A TWI361025B (en) 2007-09-14 2007-09-14 Printed circuit board

Publications (2)

Publication Number Publication Date
TW200913814A true TW200913814A (en) 2009-03-16
TWI361025B TWI361025B (en) 2012-03-21

Family

ID=44725246

Family Applications (1)

Application Number Title Priority Date Filing Date
TW96134435A TWI361025B (en) 2007-09-14 2007-09-14 Printed circuit board

Country Status (1)

Country Link
TW (1) TWI361025B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI607679B (zh) * 2014-12-04 2017-12-01 創惟科技股份有限公司 電路板模組及線路基板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI607679B (zh) * 2014-12-04 2017-12-01 創惟科技股份有限公司 電路板模組及線路基板

Also Published As

Publication number Publication date
TWI361025B (en) 2012-03-21

Similar Documents

Publication Publication Date Title
CN101378618B (zh) 印刷电路板
CN1870852A (zh) 具有改良差分过孔的印刷电路板
JP4930590B2 (ja) 多層基板
US8058557B2 (en) Printed circuit board
CN102792784B (zh) 印刷电路板
JP6511133B2 (ja) クロストーク制御のための非連続性の平面を有する高周波rj45プラグ
CN102711362A (zh) 印刷电路板
US9258886B2 (en) Printed circuit board having differential line pairs with a percentage of their lengths disposed as an outer signal layer
TWI434528B (zh) Differential signal line structure
CN101547552B (zh) 印刷电路板
CN101960934A (zh) 多层印刷配线基板
US8299876B2 (en) Filter
US8536456B2 (en) Printed circuit board
CN1602135A (zh) 印刷电路板及其布线方法
TW200913814A (en) Printed circuit board
TWI394498B (zh) 印刷電路板
TWI581228B (zh) 顯示驅動系統
TWI393510B (zh) 印刷電路板
TWI393514B (zh) 軟性電路板
CN102378485A (zh) 印刷电路板
TWI289415B (en) Coupling differential pair structure
KR200445733Y1 (ko) 고속 디지털 송신 신호 라인
TWI353200B (en) Differential layout configuration
WO2020253289A1 (zh) 电路板及显示设备
WO2020082446A1 (zh) 一种电路板的差分走线及电路板

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees