TW200839903A - Method for manufacturing electrical connections in wafer - Google Patents
Method for manufacturing electrical connections in wafer Download PDFInfo
- Publication number
- TW200839903A TW200839903A TW096109644A TW96109644A TW200839903A TW 200839903 A TW200839903 A TW 200839903A TW 096109644 A TW096109644 A TW 096109644A TW 96109644 A TW96109644 A TW 96109644A TW 200839903 A TW200839903 A TW 200839903A
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer
- forming
- openings
- solder paste
- conductive line
- Prior art date
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K1/00—Soldering, e.g. brazing, or unsoldering
- B23K1/0008—Soldering, e.g. brazing, or unsoldering specially adapted for particular articles or work
- B23K1/0016—Brazing of electronic components
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K2101/00—Articles made by soldering, welding or cutting
- B23K2101/36—Electric or electronic devices
-
- H10W72/019—
-
- H10W72/244—
-
- H10W72/90—
-
- H10W72/923—
-
- H10W90/722—
Landscapes
- Engineering & Computer Science (AREA)
- Mechanical Engineering (AREA)
- Wire Bonding (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Laser Beam Processing (AREA)
Description
200839903 九、發明說明: 【發明所屬之技術領域】 本發明係有關於-種於晶圓内形成 特別有關於一種利用壓力差^ + 忒路的方法,更 〜巾&刀產之方式,將暮 孔中以形成導電線路的方法。 ㈢婷入曰曰圓的開 【先前技術】 由於電子產品越來越輕薄短小, 4 使侍用以保護丰暮駚曰 片以及提供外部電路連接的封裝構 _曰曰 化。 傅&也冋樣需要輕薄短小 隨著微小化以及高運作速度需喪 i!而來的增加,多晶片封裝構 造在許多電子裝置越來越吸引人。 夕日日片封裝構造可藉由 將兩個或兩個以上之晶片組合在單_封裝構造中,來使系 統運作速度之限制最小化。此外,多晶片封裝構造可減少 晶片間連接線路之長度而降低訊號延遲以及存取時間。
參考第1圖,一種習知的堆疊封裝構造1〇〇包含一基板 110,基板110上設有一晶片12〇 ,藉由複數個凸塊14〇與 基板110電性連接。晶片120上堆疊有另一晶片13〇,並 藉由凸塊150與晶片120電性連接。 參考第2圖,為使晶片130能藉由位在下方的晶片i2〇 與基板110電性連接,晶片120的内部形成有連接主動面 122與背面124的通孔126,通孔126内並形成有導電體 128,其與位在主動面122與背面124上的凸塊140、150 電性連接,晶片130則藉由此導電通道與基板11〇電性連 接。 … 01225-TW/ASE 1889 5 200839903 一般來說,晶片上的開孔通常藉由蝕刻或雷射鑽孔的方 式形成,亚以電鍍之方式於該開孔内形成銅導體。惟,對 於同深寬比的開孔,必須以較好的電流密度來控制電鍍的 製程,否則無法達到較佳的電鍍結果。舉例而言,參考第 3 0田以电鑛之方式於晶片300的開孔310内形成一銅 層320時’開孔31〇上方的周緣會由於尖端放電的效應, 致使銅層大量形成於内側壁上,形成所謂的突懸 (Overhang)33〇,進而造成隨後的電鍍無法成功的將銅填入 開孔3 10内,這特別容易發生於孔之深寬比大於4的情況。 有鑑於此,便有須提出一種於晶片内製造導線的方法, 以解決上述問題。 【發明内容】 本發明之目的在於提供一種於晶圓内形成導電線路的 方法,可避免以電鍍的方式於開孔内形成導電線路所引起 的突懸問題。 (. 為達上述目的,本發明之於晶圓内形成導電線路的方法 係利用乾式蝕刻或雷射燒蝕的方式於晶圓上表面形成開 孔,再將錫膏塗佈於開孔上,並將晶圓置於一真空的環境 内且將錫膏加熱融化。破壞此真空環境使得施加在錫膏上 方的氣體壓力大於開孔内氣體的壓力,藉此將熔融的錫膏 擠入開孔内。 根據本發明之於晶圓内形成導電線路的方法,係利用壓 力差的方式將溶融的錫膏擠入開孔内,避免了以電鍍的方 式於導孔内形成導電線路所引起的突懸問題。 01225-TW/ASE1889 6 200839903 為了讓本發明之上述和其他目的、特徵、和優點能更明 顯’下文特舉本發明實施例,並配合所附圖示 明如下。 F砰、、,田忒 【實施方式】 參考第4a圖,本發明之於晶圓内形成導電線路的方法 係於一晶圓400的上表面41〇形成一乾膜圖案㈣_ Ρ:—420’並於晶圓上表面41〇以乾式蝕刻的方式,形 成複數個開孔430 ’例如是深寬比大於6的盲孔或是貫通 至晶圓下表面440的通孔(見第朴圖)。接著,參考第“
圖’以例如網板印刷(screen printing)的方式,將錫膏CO 塗佈於晶圓上表面410,此時會有錫f分佈於開孔43〇上, 並接著將乾膜圖案420移除(見第切圖)。此外,亦可以 雷射燒姓之方式形成開㈣,此時則可不須於晶圓上表 面410形成乾膜圖案42〇。 參考第4e圖,為使錫膏45〇能擠入晶圓4〇〇的開孔43〇 内,將加熱錫膏450使其融化,並形成一環境使得施加在 晶圓上表面4H)的氣體壓力ΡιΑ於開孔43〇内的氣體壓力 p2。由於此壓力差,熔融的錫膏450會被擠入開孔43〇内 (見第4f圖)’藉此達到於晶圓内形成導電線路的目的。 上述於開孔430内外製造不同壓力之方法,係可將晶圓 伽置於一真空環境内’例如抽真空的真空腔體内,並於 晶圓上表面410塗佈錫膏450,再加熱錫膏45〇使其融化, 接著突然將真空環境破壞,此時施加在錫f 45Q上方的壓 力大於施加在錫f 450下方的壓力p2,熔融的錫膏 01225-TW/ASE 1889 7 200839903 450會因此壓力差被擠入開孔430内。 為使錫膏450更容易充滿於貫通晶圓上下表面的通孔 430内,可於晶圓下表面440施加一罩體(圖未示),罩蓋 通孔430的下方,當真空環境被破壞的瞬間,通孔43()内 仍能保持相對較低的壓力Pa,施加在錫膏450上方的壓力 Pi將因此迫使熔融的錫膏450擠入開孔go内。此外,參 考第5圖,由於熔融的錫膏45〇會因内聚力形成球狀,吾 人可利用此一物理現象並根據開孔430的大小適度地增加 " 錫膏450的量,使得錫膏450充滿開孔430後還可於開孔 43 0的上方形成球狀的凸塊5丨〇,如此,可省卻後續植球 (ball mount)的步驟。另外,本發明之於晶圓内形成導電線 路的方法,係可應用於具有電路的晶圓或空白晶圓 wafer)。上述晶圓經切割後可分別形成各具功能的晶片或 作為間隔用的虛晶片(dummy chip)。 根據本發明之於晶圓内形成導電線路的方法,係利用壓 (力差的方式將熔融的錫膏擠入開孔内,避免了以電鍛的方 式於導孔内开> 成導電線路所引起的突懸問題。 雖然本發明已以前述較佳實施例揭示,然其並非用以限 定本發明,任何熟習此技藝者,在不脫離本發明之精神和 範圍内,當可作各種之更動與修改。因此本發明之保護範 圍當視後附之申請專利範圍所界定者為準。 01225-TW/ASE 1889 8 200839903 【圖式簡單說明】 第1圖:為習知堆疊封裝構造之剖面圖。 第2圖:為第1圖中下方晶片的放大圖。 第3圖:為習知以電鍍方式於晶片開孔内形成銅層的 法。 曰方 第4a至4f圖:為本發明之於晶圓内形成導電線路的方 法。 第5圖:為本發明之於晶圓内形成導電線路的方法,另 於晶圓開孔的上方形成與開孔内的錫膏一體形成之凸塊。 01225-TW/ASE 1889 9 200839903 Γ 【圖號說明】 100 堆疊封裝構造 110 基板 120 晶片 122 主動面 124 背面 126 通孔 128 導電體 130 晶片 140 凸塊 150 凸塊 300 晶片 310 開孔 320 銅層 330 突懸 400 晶圓 410 上表面 420 乾膜圖案 430 開孔 440 下表面 450 錫膏 510 凸塊 Pi 壓力 P2 壓力 01225-TW/ASE 1889 10
Claims (1)
- 200839903 十、申請專利範圍: 包含下列步驟: 1、一種於晶圓内形成導電線路的方法 提供一晶圓; 於該晶圓的上表面形成複數個開孔 將錫膏塗佈於該等開孔上; 將該等錫膏加熱融化;及於該晶圓的上表面形成有—第— 等開孔内形成有一第二氣壓的環境:二的:^ :於第二氣壓,藉此將該等溶融的錫膏擠:該等:係 内形成導電線路的方 二氣壓的步驟包含: 真空的環境内;及 的環境。 2、如申請專利範圍第1項之於晶圓 法,其中使該第一氣壓大於該第 於錫膏塗佈前將該晶圓置於一 於錫膏加熱融化時破壞該真空 3 - 如申請專㈣圍第2項之於晶圓内形成導電線路的 法’其中該等開孔係為貫通至該晶圓下表面的通孔 使該第一氣壓大於該第二氣壓的步驟另包含· 方 ,該 於該晶圓置於該真空環境前施加一 圓的下表面。 罩體,罩蓋於該 晶 4、 如申請專利範圍第i項之於晶圓内形成導電線路的方 法’其中該等開孔係藉由雷射燒蝕的方式形成。 5、 如申請專利範圍第1項之於晶圓内形成導電線路的方 01225-TW/ASE 1889 11 200839903 法八中忒等開孔係藉由乾式蝕刻的方式形成 圓内形成導電線路的方法另包含: 4該於 於該等開孔形成之前先於該晶圓的上表面形成 膜圖案;及 於該等開孔形成之後移除該乾膜圖案。 6、如申凊專利範圍第】項之於晶圓内形成導電線路的方 法,另包含步驟·· 於該等開孔的上方形成複數個與該等開孔内的錫膏 一體形成之凸塊。 7如申明專利範圍帛i項之於晶圓内形成導電線路的方 法,其中該等錫㈣藉由網板印刷之方式塗佈於該等開 孔上。 8如申明專利範圍第丨項之於晶圓内形成導電線路的方 法’其中該等開孔的深寬比大於6。 i 01225-TW/ASE1889 12
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW096109644A TW200839903A (en) | 2007-03-21 | 2007-03-21 | Method for manufacturing electrical connections in wafer |
| US12/046,097 US7681779B2 (en) | 2007-03-21 | 2008-03-11 | Method for manufacturing electric connections in wafer |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW096109644A TW200839903A (en) | 2007-03-21 | 2007-03-21 | Method for manufacturing electrical connections in wafer |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW200839903A true TW200839903A (en) | 2008-10-01 |
Family
ID=39773697
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW096109644A TW200839903A (en) | 2007-03-21 | 2007-03-21 | Method for manufacturing electrical connections in wafer |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7681779B2 (zh) |
| TW (1) | TW200839903A (zh) |
Families Citing this family (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI392069B (zh) * | 2009-11-24 | 2013-04-01 | 日月光半導體製造股份有限公司 | 封裝結構及其封裝製程 |
| TWI446420B (zh) | 2010-08-27 | 2014-07-21 | 日月光半導體製造股份有限公司 | 用於半導體製程之載體分離方法 |
| TWI445152B (zh) | 2010-08-30 | 2014-07-11 | 日月光半導體製造股份有限公司 | 半導體結構及其製作方法 |
| US9007273B2 (en) | 2010-09-09 | 2015-04-14 | Advances Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
| TWI434387B (zh) | 2010-10-11 | 2014-04-11 | 日月光半導體製造股份有限公司 | 具有穿導孔之半導體裝置及具有穿導孔之半導體裝置之封裝結構及其製造方法 |
| TWI527174B (zh) | 2010-11-19 | 2016-03-21 | 日月光半導體製造股份有限公司 | 具有半導體元件之封裝結構 |
| TWI445155B (zh) | 2011-01-06 | 2014-07-11 | 日月光半導體製造股份有限公司 | 堆疊式封裝結構及其製造方法 |
| US8853819B2 (en) | 2011-01-07 | 2014-10-07 | Advanced Semiconductor Engineering, Inc. | Semiconductor structure with passive element network and manufacturing method thereof |
| US8541883B2 (en) | 2011-11-29 | 2013-09-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor device having shielded conductive vias |
| US8975157B2 (en) | 2012-02-08 | 2015-03-10 | Advanced Semiconductor Engineering, Inc. | Carrier bonding and detaching processes for a semiconductor wafer |
| US8963316B2 (en) | 2012-02-15 | 2015-02-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor device and method for manufacturing the same |
| US8786060B2 (en) | 2012-05-04 | 2014-07-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
| US9153542B2 (en) | 2012-08-01 | 2015-10-06 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having an antenna and manufacturing method thereof |
| US8937387B2 (en) | 2012-11-07 | 2015-01-20 | Advanced Semiconductor Engineering, Inc. | Semiconductor device with conductive vias |
| US8952542B2 (en) | 2012-11-14 | 2015-02-10 | Advanced Semiconductor Engineering, Inc. | Method for dicing a semiconductor wafer having through silicon vias and resultant structures |
| US9406552B2 (en) | 2012-12-20 | 2016-08-02 | Advanced Semiconductor Engineering, Inc. | Semiconductor device having conductive via and manufacturing process |
| US8841751B2 (en) | 2013-01-23 | 2014-09-23 | Advanced Semiconductor Engineering, Inc. | Through silicon vias for semiconductor devices and manufacturing method thereof |
| US9978688B2 (en) | 2013-02-28 | 2018-05-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having a waveguide antenna and manufacturing method thereof |
| US9089268B2 (en) | 2013-03-13 | 2015-07-28 | Advanced Semiconductor Engineering, Inc. | Neural sensing device and method for making the same |
| US8987734B2 (en) | 2013-03-15 | 2015-03-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor wafer, semiconductor process and semiconductor package |
| US9173583B2 (en) | 2013-03-15 | 2015-11-03 | Advanced Semiconductor Engineering, Inc. | Neural sensing device and method for making the same |
| US9216469B2 (en) * | 2013-10-18 | 2015-12-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Indirect printing bumping method for solder ball deposition |
| US9305866B2 (en) | 2014-02-25 | 2016-04-05 | International Business Machines Corporation | Intermetallic compound filled vias |
| US10076800B2 (en) | 2015-11-30 | 2018-09-18 | Cree Fayetteville, Inc. | Method and device for a high temperature vacuum-safe solder stop utilizing laser processing of solderable surfaces for an electronic module assembly |
Family Cites Families (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5244143A (en) * | 1992-04-16 | 1993-09-14 | International Business Machines Corporation | Apparatus and method for injection molding solder and applications thereof |
| US5643831A (en) * | 1994-01-20 | 1997-07-01 | Fujitsu Limited | Process for forming solder balls on a plate having apertures using solder paste and transferring the solder balls to semiconductor device |
| AU3415095A (en) * | 1994-09-06 | 1996-03-27 | Sheldahl, Inc. | Printed circuit substrate having unpackaged integrated circuit chips directly mounted thereto and method of manufacture |
| US5988487A (en) * | 1997-05-27 | 1999-11-23 | Fujitsu Limited | Captured-cell solder printing and reflow methods |
| JP4255161B2 (ja) * | 1998-04-10 | 2009-04-15 | 株式会社野田スクリーン | 半田バンプ形成装置 |
| US6056191A (en) * | 1998-04-30 | 2000-05-02 | International Business Machines Corporation | Method and apparatus for forming solder bumps |
| JP3447961B2 (ja) * | 1998-08-26 | 2003-09-16 | 富士通株式会社 | 半導体装置の製造方法及び半導体製造装置 |
| US20020017855A1 (en) * | 1998-10-01 | 2002-02-14 | Complete Substrate Solutions Limited | Visual display |
| JP3066963B1 (ja) * | 1999-03-31 | 2000-07-17 | インターナショナル・ビジネス・マシーンズ・コーポレ−ション | はんだバンプの成形方法及び成形装置 |
| JP3066383B1 (ja) * | 1999-06-23 | 2000-07-17 | アスリートエフエー株式会社 | クリ―ムはんだ印刷装置及びその印刷方法 |
| US6295730B1 (en) * | 1999-09-02 | 2001-10-02 | Micron Technology, Inc. | Method and apparatus for forming metal contacts on a substrate |
| US6329631B1 (en) * | 1999-09-07 | 2001-12-11 | Ray Yueh | Solder strip exclusively for semiconductor packaging |
| TW569424B (en) * | 2000-03-17 | 2004-01-01 | Matsushita Electric Industrial Co Ltd | Module with embedded electric elements and the manufacturing method thereof |
| US6730358B2 (en) * | 2001-02-22 | 2004-05-04 | Fujitsu Limited | Method for depositing conductive paste using stencil |
| JP2004228135A (ja) * | 2003-01-20 | 2004-08-12 | Mitsubishi Electric Corp | 微細孔への金属埋め込み方法 |
| US7131565B2 (en) * | 2003-11-25 | 2006-11-07 | International Business Machines Corporation | Feed devices and methods for injection molded solder systems |
| US7416104B2 (en) * | 2006-04-21 | 2008-08-26 | International Business Machines Corporation | Rotational fill techniques for injection molding of solder |
| US7401637B2 (en) * | 2006-07-28 | 2008-07-22 | International Business Machines Corporation | Pressure-only molten metal valving apparatus and method |
| US7560371B2 (en) * | 2006-08-29 | 2009-07-14 | Micron Technology, Inc. | Methods for selectively filling apertures in a substrate to form conductive vias with a liquid using a vacuum |
| KR100796524B1 (ko) * | 2006-09-20 | 2008-01-21 | 삼성전기주식회사 | 다층 인쇄회로기판 제조방법 |
-
2007
- 2007-03-21 TW TW096109644A patent/TW200839903A/zh unknown
-
2008
- 2008-03-11 US US12/046,097 patent/US7681779B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US20080230587A1 (en) | 2008-09-25 |
| US7681779B2 (en) | 2010-03-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW200839903A (en) | Method for manufacturing electrical connections in wafer | |
| KR101997487B1 (ko) | Ic 패키지용 고밀도 필름 | |
| KR102011175B1 (ko) | 플립칩 적층을 위한 방법 | |
| KR101569577B1 (ko) | 패키지 온 패키지 구조물 및 이의 형성 방법 | |
| EP2718968A1 (en) | Low-stress tsv design using conductive particles | |
| TW201301561A (zh) | Led覆晶結構及其製造方法 | |
| TWI635548B (zh) | 打線接合的方法以及封裝結構 | |
| US20100029047A1 (en) | Method of fabricating printed circuit board having semiconductor components embedded therein | |
| CN104779176B (zh) | 嵌埋有晶片的封装结构的制法 | |
| CN105789176A (zh) | 封装结构及其制法 | |
| CN109767993A (zh) | 半导体封装件的溅镀方法 | |
| US10170403B2 (en) | Ameliorated compound carrier board structure of flip-chip chip-scale package | |
| CN102915984A (zh) | 半导体封装构造及其制造方法 | |
| CN111816577A (zh) | 基板双面封装芯片的方法和基板双面封装芯片的结构 | |
| TWI483364B (zh) | 半導體裝置及其製造方法 | |
| CN108807357A (zh) | 一种led照明装置及其制造方法 | |
| CN101388357A (zh) | 在晶片内形成导电线路的方法 | |
| CN103474364B (zh) | 一种新型的半导体封装方法 | |
| CN102376674B (zh) | 嵌埋有半导体元件的封装结构 | |
| CN100511617C (zh) | 立体式封装结构及其制造方法 | |
| TW201830605A (zh) | 封裝結構及其製作方法 | |
| TWM379953U (en) | Circuit board | |
| CN202394967U (zh) | 半导体封装构造 | |
| CN113410129B (zh) | 半导体结构的制备方法及半导体结构 | |
| TWI538098B (zh) | 半導體結構及其製造方法 |