TW200822303A - Substrate for chip on film packages - Google Patents
Substrate for chip on film packages Download PDFInfo
- Publication number
- TW200822303A TW200822303A TW095141208A TW95141208A TW200822303A TW 200822303 A TW200822303 A TW 200822303A TW 095141208 A TW095141208 A TW 095141208A TW 95141208 A TW95141208 A TW 95141208A TW 200822303 A TW200822303 A TW 200822303A
- Authority
- TW
- Taiwan
- Prior art keywords
- alignment mark
- dielectric layer
- chip package
- package substrate
- wafer
- Prior art date
Links
Classifications
-
- H10W74/15—
Landscapes
- Wire Bonding (AREA)
Description
^ 200822303 九、發明說明: 【發明所屬之技術領域】 本發明係有關於薄膜覆晶封裝基板(COF substrate),特別 係有關於一種有助於晶片接合對位之薄膜覆晶封裝基板。 【先前技術】 在目前的薄膜覆晶封裝構造中,晶片之凸塊與薄膜基板 之引腳兩者的間隔必須對應相同且越來越小,甚至可到 被米以内’故可谷許的對位誤差也越來越嚴格。因此,晶片 接合之對位技術需有所提昇,否則會有橋接短路與訊號連接 失敗的問題。然而,隨著薄膜基板之引腳間隔越小,即引腳 數里θ加基板上可供引腳配置區域要求越大,相對使得對 位標記的設置位置受到局限。 如第1圖所示,一種習知薄膜覆晶封裝基板丨〇〇主要包 含一可撓性介電層11 〇、複數個引腳i2〇以及至少一對位標 記130。該可撓性介電層110係具有一晶片覆蓋區m,以 ( 供一晶片11之設置(如第2圖所示)。該些引腳12〇係設置在 該可撓性介電層110上。該對位標記13〇係設置在該可撓性 介電層11〇上。該基板100另包含有一防銲層14〇,其係形 成於該可撓性介電層110上,並局部覆蓋該些引腳12〇。該 防銲層140之一開孔141略大於該晶片覆蓋區ln,以顯露 該些引腳120之内端121,以供一晶片η之複數個凸塊13 接合。習知地,該對位標記i3〇係位於該防銲層i 4Q之該開 孔141之外或是設在該防銲層14〇之該開孔141與晶片覆蓋 區111之間之狹小區域。當引腳配置的密度提高時,會影響 5 200822303 該基板100之引腳設置區域,並且在晶片接合前之基板對位 時,該對位標記130可能會有被夾具遮蔽之問題。 【發明内容】 本發明之主要目的係在於提供一種薄膜覆晶封裝基板, 改變對位標記之配置位置,以避免佔用引腳設置區域並解決 在對位時對位標記可能被夾具遮蔽之問題。 本發明之次一目的係在於提供一種薄膜覆晶封裝基板, 用以增進對位標記之固定力。 本發明的目的及解決其技術問題主要是採用以下 技術方案來實現的。依據本發明揭示一種薄膜覆晶封 裝基板係包含一可撓性介電層、複數個引腳以及至少 一對位標記。該可撓性介電層係具有一晶片覆蓋區(chip footprint area)。該些引腳係設置於該可撓性介電層上,其中 該些引腳之内端更延伸至該晶片覆蓋區内。該對位標記係設 置於該可撓性介電層上且位於該晶片覆蓋區内。另揭示使用 該基板之一薄膜覆晶封裝構造。 本發明的目的及解決其技術問題還可採用以下技 術措施進一步實現。 在如述的薄膜覆晶封裝基板中,該對位標記係可直接貼 附於該可撓性介電層。 在前述的薄膜覆晶封裝基板中,該對位標記與該些引腳 係可為相同之金屬材質。 在前述的薄膜覆晶封裝基板中,該對位標記之形狀係可 選自於十字形、方形、T字形與L形之其中之一。 6 ,200822303 在前述的薄膜覆晶封裝基板中,可另包含有一防銲層, 其係形成於該可撓性介電層上並局部覆蓋該些引腳,該防銲 層係具有一開孔’其係對應於該晶片覆蓋區。 在前述的薄膜覆晶封裝基板中,該對位標記係延伸有一 虛置引腳’其一端係延伸至該防銲層之該開孔之外而被該防 銲層所覆蓋。 【實施方式】 在本發明之第一具體實施例中,揭示一種薄膜覆晶 封裝基板,如第3圖所示並可配合參閱第4圖,該薄膜 覆晶封裝基板200係包含一可撓性介電層210、複數 個引腳220以及至少一對位標記23〇。該可撓性介電 層210係具有一晶片覆蓋區211。其中,該晶片覆蓋 區211之尺寸係實質對應於一晶片21之尺寸(如第4 圖所示)。通常該可撓性介電層2丨〇係為聚亞醯胺層 (PI),而具有良好可撓曲性。 該些引腳220係設置於該可撓性介電層210上,其 中該些引腳220之内端221更延伸至該晶片覆蓋區211 内’而呈顯露狀。通常該些引腳22〇之材質係為鋼, °亥些引腳220之内端221與外端係為顯露狀並電鍍有 一鮮接層(圖未繪出),如錫層。 該對位標記23 〇係設置於該可撓性介電層2丨〇上且 位於該晶片覆蓋區21 1内,例如可位於該晶片覆蓋區 2 1 1之角隅。一般而言,該對位標記2 3 〇與該些引腳 220係可為相同之金屬材質,以與該些引腳220為同 200822303 層結構’以利製造* i 並月b精準作為該些引腳220之對位 基準點。該對位檁& 230係可直接貼附於該可撓性介 電層210。通常該對位標記23〇只需要有一個或一個以上 約9〇。的f角形狀即可,例如其形狀係可…十字形、 方形、T字形血L形#山 一、^之其中之一。在本實施例中,該 對位標記230係為十字形。
( 該基板200可另包含有一防銲層240,纟係形成於 該可撓性介電層210上並局部覆蓋該些引腳22〇。該 防銲層240係具有一開孔241,概呈矩形,其係對應 於該晶片覆蓋區2U,以顯露該些引腳22〇之内端221 與該對位標記230。通常該防銲層24〇之開孔241係 稍大於該晶片覆蓋區2 1 1。 如第4圖所示,使用前述之基板2〇〇可以製成一薄 膜覆晶封裝構造,主要包含該基板200、一晶片21與一封膠 體22,該晶片21係設置於該基板2〇〇上,該晶片21係具有 複數個凸塊23。依據該對位標記230之參考座標,可將該4b 凸塊23準確接合至該些引腳之内端221。再利用點塗形成之 封膠體22密封該些凸塊23。此外,該對位標記23〇不會佔 用該基板200之引腳設置區域並解決在對位時習知對位標記 可能被夾具遮蔽之問題。 如第5A與5B圖所示,上述在晶片覆蓋區211之 對位標記230能以不同形狀的對位標記23 〇a與230 b 替換之。例如第5A圖之對位標記230A係為方形,第 5B圖之對位標記230B係為T形。 200822303 依據本發明之第二具體實施例,揭示另一薄膜覆晶封裝 基板。如笫6圖所示並配合參閱第7圖,該薄膜覆晶封裝基 板3 00係包含一可撓性介電層3 1〇、複數個引腳32〇以 及至少一對位標記3 3 〇。該可撓性介電層3 1 0係具有 一晶片覆篕區3 1 1,其係指預定被晶片佔用的區域。
如第6及7圖所示,該些引腳3 2 0係設置於該可撓性 介電層31〇上,其中該些引腳32〇之内端321更延伸 至該晶片覆蓋區311内。 如第6及7圖所示,該對位標記3 3 〇係設置於該可撓 性介電層3 1 0上且位於該晶片覆蓋區3丨丨内。藉由該 對位軚圮33 0之設置位置,避免佔用該基板3〇〇之引腳 α置區域並解決在對位時習知對位標記可能被夾具遮蔽之 問題在本實施例中,該對位標記3 3 〇係為l形。 此外該基板3〇〇係可另包含有一防銲層34〇,其 係形成於該可撓性介雷爲 J規『玍)丨電層3 1 〇上並局部覆蓋該些引腳 3曰20 4防銲層34()係具有—開孔“I,其係對應於該 曰曰片覆蓋區3",以顯露該些引腳320之内端321。 較佳地,該對位標記330係延伸有一虛置引腳331’盆 :端=至該防銲層34。之該開孔Μ之外而被該防銲層 =心能增進該對位標記33。於該可挽性介電層 疋力,以避免不當偏移或鬆脫。 以上所述,僅是本發明的較佳 明作任何形式上的PP別^ 卫非對本發 上,鈇而並非用、々1然本發明已以較佳實施例揭露如 …#用以限定本發明,任何熟悉本項技術者,在不 200822303 脫離本發明之中請專利範圍内,所作的任何簡單修改等效 性變化與修飾’皆涵蓋於本發明的技術範圍内。 ’ 【圖式簡單說明】 第1圖·習知薄膜覆晶封裝基板之俯視示意圖。 第2圖:習知使用該基板之一薄膜覆晶封裝構造之局部截面 示意圖。 第3圖:依據本發明之第一具體實施例,一種薄膜覆晶封裝 基板之俯視示意圖。 第4圖:依據本發明之第一具體實施例,使用該基板之一薄 膜覆晶封裝構造之局部截面示意圖。 第5A與5B圖:依據本發明之第一具體實施例,繪示該薄 膜覆晶封裝基板内對位標記之形狀可等效性變化 之示意圖。 第6圖··依據本發明之第二具體實施例,另一種薄膜覆晶封 裝基板之俯視示意圖。 第7圖:依據本發明之第二具體實施例,使用該基板之一薄 膜覆晶封装構造之局部截面示意圖。 【主要元件符號說明】 11 晶片 12 封膠體 13 凸土鬼 21 晶片 22 封膠體 23 凸塊 31 晶片 32 封膠體 33 凸塊 100 薄膜覆晶封襄基板 110 可撓性介電層 111 晶片覆蓋區 120 引腳 121 内端 200822303 130 對位標記 140 防銲層 141開孔 200 薄膜覆晶封裝基板 210 可撓性介電層 211 晶片覆盖區 220 引腳 221 内端 230 對位標記 230A對位標記 230B對位標記 240 防鲜層 241 開孔 300 薄膜覆晶封裝基板 310 可撓性介電層 311 晶片覆蓋區 320 引腳 321 内端 330 對位標記 331 虛置引腳 340 防銲層 341 開孔 11
Claims (1)
- 200822303 十、申請專利範圍·· 1 種薄膜覆晶封裝基板,包含: 可撓/·生"電層,其係具有—晶片覆蓋區; 複數個弓丨腳,其係設置於該可撓性介電層上,其中該些 引腳之内端更延伸至該晶片覆蓋區内;以及 至夕對位標記’其係設置於該可撓性介電層上且位於 該晶片覆蓋區内。 2如申明專利範圍帛丨❺所述之薄膜覆晶封裝基板,其 中該對位標記係直接貼附於該可撓性介電層。 3、 如申請專利範圍第i項所述之薄膜覆晶封裝基板,其 中该對位標記與該些引腳係為相同之金屬材質。 4、 如申請專利範圍第!項所述之薄膜覆晶封裝基板,其 中該對位標記之形狀係選自於十字形、方形、τ字形與 L形之其中之一。 5、 如申請專利範圍第1項所述之薄膜覆晶封裝基板,另 包含有一防銲層,其係形成於該可撓性介電層上並局部 覆蓋該些引腳,該防銲層係具有一開孔,其係對應於該 晶片覆蓋區。 6、 如申請專利範圍第5項所述之薄膜覆晶封裝基板,其 中該對位標記係延伸有一虛置引腳,其一端係延伸至該 防録層之該開孔之外而被該防銲層所覆蓋。 12
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW095141208A TW200822303A (en) | 2006-11-07 | 2006-11-07 | Substrate for chip on film packages |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW095141208A TW200822303A (en) | 2006-11-07 | 2006-11-07 | Substrate for chip on film packages |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW200822303A true TW200822303A (en) | 2008-05-16 |
Family
ID=44770728
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095141208A TW200822303A (en) | 2006-11-07 | 2006-11-07 | Substrate for chip on film packages |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TW200822303A (zh) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI562312B (en) * | 2014-03-24 | 2016-12-11 | Chipmos Technologies Inc | Chip-on-film package structure |
| TWI659513B (zh) * | 2018-04-02 | 2019-05-11 | 大陸商昆山國顯光電有限公司 | 陣列基板、覆晶薄膜、顯示裝置及對位方法 |
| US10964644B2 (en) | 2018-04-02 | 2021-03-30 | Kunshan Go-Visionox Opto-Electronics Co., Ltd. | Array substrate, chip on film, and alignment method |
-
2006
- 2006-11-07 TW TW095141208A patent/TW200822303A/zh unknown
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI562312B (en) * | 2014-03-24 | 2016-12-11 | Chipmos Technologies Inc | Chip-on-film package structure |
| TWI659513B (zh) * | 2018-04-02 | 2019-05-11 | 大陸商昆山國顯光電有限公司 | 陣列基板、覆晶薄膜、顯示裝置及對位方法 |
| US10964644B2 (en) | 2018-04-02 | 2021-03-30 | Kunshan Go-Visionox Opto-Electronics Co., Ltd. | Array substrate, chip on film, and alignment method |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI364101B (en) | Semiconductor package and a manufacturing method thereof | |
| US20100295174A1 (en) | Wiring substrate and semiconductor device | |
| TW200938034A (en) | Oblong peripheral solder ball pads on a printed circuit board for mounting a ball grid array package | |
| TW201205735A (en) | Semiconductor device and method for manufacturing the same | |
| TWI272705B (en) | Heat spreader and package structure utilizing the same | |
| KR20130030370A (ko) | 패키지 기판 및 이를 갖는 반도체 패키지 | |
| CN101447471B (zh) | 用于半导体封装的基板及使用该基板的半导体封装 | |
| CN101523594A (zh) | 半导体封装和用于制造半导体封装的方法 | |
| US8482002B2 (en) | Semiconductor device including bonding pads and semiconductor package including the semiconductor device | |
| TW200822303A (en) | Substrate for chip on film packages | |
| JP2002231749A (ja) | 半導体装置およびその接合構造 | |
| CN100530628C (zh) | 薄膜覆晶封装基板 | |
| US7365434B2 (en) | Semiconductor device and manufacturing method for the same | |
| TW201112372A (en) | Substrate and package for micro BGA | |
| JP3988679B2 (ja) | 半導体基板 | |
| US20070001302A1 (en) | Semiconductor device and manufacturing method of the same | |
| KR20060131642A (ko) | 반도체 장치 및 그 제조 방법 | |
| JP2003023243A (ja) | 配線基板 | |
| TWI292936B (en) | Inner lead bonding tape and tape carrier package utilizing the tape | |
| JP3949077B2 (ja) | 半導体装置、基板、半導体装置の製造方法、及び半導体装置の実装方法 | |
| CN100463130C (zh) | 倒装芯片封装工艺 | |
| JP4341694B2 (ja) | 半導体素子の製造方法 | |
| JP4506780B2 (ja) | 半導体基板の製造方法 | |
| JP4987910B2 (ja) | 半導体素子の半田層の製造方法、半導体素子のマークの製造方法及び半導体素子のダイシング方法 | |
| CN102931145B (zh) | 接垫结构的形成方法 |