[go: up one dir, main page]

TW200819997A - Method and apparatus for communicating data over multiple pins of a multi-mode bus - Google Patents

Method and apparatus for communicating data over multiple pins of a multi-mode bus Download PDF

Info

Publication number
TW200819997A
TW200819997A TW96119768A TW96119768A TW200819997A TW 200819997 A TW200819997 A TW 200819997A TW 96119768 A TW96119768 A TW 96119768A TW 96119768 A TW96119768 A TW 96119768A TW 200819997 A TW200819997 A TW 200819997A
Authority
TW
Taiwan
Prior art keywords
integrated circuit
data
circuit
pin
bus
Prior art date
Application number
TW96119768A
Other languages
English (en)
Other versions
TWI349203B (en
Inventor
Chun-Yi Lee
Kuen-Long Chang
Chun-Hsiung Hung
Yu-Lan Kuo
Original Assignee
Macronix Int Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/748,984 external-priority patent/US20080005434A1/en
Application filed by Macronix Int Co Ltd filed Critical Macronix Int Co Ltd
Publication of TW200819997A publication Critical patent/TW200819997A/zh
Application granted granted Critical
Publication of TWI349203B publication Critical patent/TWI349203B/zh

Links

Landscapes

  • Information Transfer Systems (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

200819997 九、發明說明: 【相關申請案資料] 本案主張於6/2/2006所申請之美國臨時申請案第 60/803,782號與7/6/2〇〇6所申請之美國臨時申^ 60/806,704 號優先權。 。 【發明所屬之技術領域】 治本發明係有關於序列周邊介面(SPI)匯流排,特別是關於 2 :多杈匯流排上許多腳位上同一方向進行資料傳輸的 傳輸速度的方法及裝置。 【先前技術】 本發明係相關於序列周邊介面(SPI)匯流排,其具有一次 ;„位:乂及一資料輸入腳位。例如序列周邊介;“ 較傳統上具有一優點,即序列周邊介面具有-的連接式。此外’隨著時脈速度日益增加,平行介面 點也變得越來越不重要。然而,在速度與簡 八重要的應用中,仍是希望能繼續使用標準的序列周邊 D匯流排,而同時又能增加其傳輸速度。 【發明内容】 驗之—目的在練供—種積體電路,其财在積體電 腳二傳=八匯流排。™^ 兮Ffe# 作槟式此腳位包含一第一資料通訊腳位以在 ‘、甬::、一曰又,吼、—第二貧料通訊腳位以在該匯流排上進 之ίΤ3二^#選擇腳位以指示在該積體電路與另—積體電路 之間疋否正在進行軌、以及—時_卩姻叫紐流排上提 200819997 供時脈。此選擇性操作模式,包含一第一模式,在其中該第一 資料通訊腳位與該第二資料通訊腳位係以相反方向'在^積體 電路與另一積體電路之間進行通訊,以及_第二模式,=▲中 該第一資料通訊腳位與該第二資料通訊腳位係以同方^在 該積體電路與另一積體電路之間進行通訊。因為此通訊係選擇 性地發生,此操作模式包含至少第一及第二操作模弋'在許多 實施例中,在至少操作模式之一(例如第—操'作模或第1 操作模式)此資料通訊腳位係以自該積體電路至另一 路’及/或自另一積體電路至該積體電路的方向進行資料通笊。 在某些實施例中,此匯流排使用多餘週期以補、另一精 延遲。在某些實施例中’此匯流排係根據-序列周邊 積體t同的實施例巾’此積體電路是—主频電路或是一僕 片、登ΐίΐ主—積H路的實施例中,複數個腳位包括複數個晶 卜擇腳位’母-柄數個晶片選擇腳 與一個別賴频電路之狀紅在騎㈣。^積體電路 主積實施例中’該晶片選擇腳位指示在該 主積體电路與該僕積體電路之間是否正在進行通訊。 些實施例中’更包含—記憶體於此積體電路中。 ,明之另-目的在於提供—種在—積體電路與另 -电路之間進行資料傳輸的方法,包含下形驟·· 、 政夕時脈職提供喊給在該频電路與另—積體電 路之間傳輸資料的-匯流排。 刀娜電 路夕,t晶片選擇信號以指示在該積體電路與另一積體電 路之間是否正在進行資料傳輸。 ⑽電 少包地=复f賴式之—傳輸該資料,該複數個模式至 as 式及-第二模式;其中在該第—模式中_第_ 200819997 腳位與一第二貢料傳輸腳位係以相反方向在兮 tiir積體電路之間進行傳輪;且在該第二模式麗 腳位與該第二資料傳輸腳位係以相同方向在;ί〜 電路與另一積體電路之間進行傳輸。 /積體 其他的貫施例則在之後描述。 料傳又:含目的在於提供-種在積盤電路之間進行資 電狀給在—純電軸另~積趙 積體,^之以:^^二傳:不在該積體電路與另- 次粗3iiTf地在至少包含—第—模式及―第二模式之-傳於 J:次:值袁’其中在該第一模式中-第-資料傳輸腳位與: 路之間進仃傳輸;且在該第二模式中該 , 位係以相同方向在該積體電路與^一積= 周邊侧在讀贿,㈣祕祕錄據-序列 【實施方式】 ΝΤ>Τ、第1圖為一具有主與僕積體電路實施例的序列周邊介面 (SPI)組態示意圖。 _此序列周邊介面(SPI)匯流排是一序列介面,具有以下的 ΐί、/、序列時脈(SCK);主資料輸出或僕資料輸入(MDO/SI); 夕資料輪入或僕資料輸出(MDI/SO);以及晶片選擇(cs#)。許 夕序列周邊介面(SPI)的實施例具有兩個組態位元,時脈極性 200819997 (CPOL)及時脈相位(CPHA)。因為序列時脈(SCK)承載一分離的 時脈信號,其是做為此序朋邊介面(spi)#料的時脈 f 2_是—_步介面,即其不會將時脈信號包 含於資料流本身之中。 時脈極性(CPOL)決定此位移時脈閒置 (〇>〇㈣或是高準轉P0L=1)。時脈相位(CPHA)決定資= 哪-個時脈雜被师❹(CPHA=G時,謂SI資料在 邊緣被位移ϋ{,而CPHA=1時,MQ/SI #料在场邊 人。因為每—位元具有兩個狀態,如此可以允許四個不 四個時脈極性與相位設定中的兩個 )的子木,且其疋序列周邊介面(SPI)的一實施 5具,下之固定的日_亟性與相位:SI(資料位移進5 在^序列時脈的上升邊緣被拾鎖,且s〇(資料位移 降邊緣被改變。序列時脈總是在低準位假如並沒有 争古邊介面(SPI)的—實施例修改SI和so腳位以進杆 =速存取的操作。並不再將輸人81腳位僅 : i=:r=同λ?輸入或在: 且自主元件腳位同時皆作為輸入腳位 so腳付而抖。而在資料/狀態輸出相位時,SI釦 so腳位兩者同時皆作為輪出腳位且傳送資料至了 SI和 此SI和so腳位可以被用作為輸入及輸出腳位之用,:此 200819997 #σ SI/SI01 ° 入 的效率與傳統僅使用輸入SI腳位作為指令/ 有效二腳位作為資料级_相較,其具 電路L1 列周邊介面㈣組態’其具有-主積體 電路件UG電性連接至三健積體電路元件、1〇1和 102此主元件no的晶片選擇腳位為c·、c撕和^隨, 接i各別儒元件100、101和102的晶片選擇腳 1 *牛110的序列時脈(SCK)腳位電性連接至僕元 件、101和102的序列時脈(SCK)腳位。此主元件110的 M_腳位電性連接至僕元件刚、1〇1和1〇2的丄〇〇 = 主70件11G #MSI0()腳位電性連接至僕元件觸、 101和102的謂101腳位。在此組態下,此主積體電路元件 的和msio1腳位以及此備積體電路元件的·1〇= SO/SKM腳位為雙向輸入/輸出腳位。在指令輸入相位時, MSIOO和MSI01腳位作為主元件輸出腳位而此si/s·和 S0/SI01腳位係作為特定僕元件的輸人。相反地,在 相位時,此漏〇〇和S〇/SI〇1腳位係作為特錢元件的輸出 腳位,而MSIOO和MSI01腳位作為主元件輸入。 第2圖為一序列周邊介面(spi)積體電路的一讀取時脈示 意圖,其具有許多多餘週期以補償僕積體電路的延遲。 —在厂兀、件選擇信號(CS#)於一下降邊緣發出之後,一 8位 兀指令被傳运且由SI腳位接收以致能此兩個輸人/輸出腳位進 行相同方向的輸人輸出操作。此位址在序列時脈(SCK)的上升/ 下降邊緣被栓鎖,且位址資料在每一次序列時脈(SCK)的上升/ 下降邊緣位移兩個位元,在兩個輸入/輸出腳位,即·1〇0 200819997 和S0/SI01間交錯進行。此位址的第一和第二位元由此主元件 的MSIOO和MSI01腳位傳送,而由此僕元件的SI/SI〇〇和 S0/SI01腳位同時接收。因此,位址位元經由SI/SIOO和 S0/SI01腳位一次傳遞2個位元。位址位元持續地被傳送與接 收直到24位元位址傳送被完成為止。根據序列時脈(sck)的頻 率,某些特定數目Ν=〇、〇·5、卜ι·5、2、2.5等的多餘週期可 以在位址的最後一位元與輸出資料的第一位元之間被插入。此 多餘週期被用於僕元件的内部運作。例如在一 4位元的多餘週 期被插入之後,此資料開始於此多餘週期結束之後在序列時脈 (sck)的上升/下降邊緣位移出來。此資料每一次由SI/SI〇〇和 S0/SI01腳位位移出2位元。此一位元組的資料僅需4個時脈 上升/下降邊緣就可以被位移出。此2位元輸出係利用此序列 周邊介面(SPI)匯流排兩個腳位所產生的高效率資料輸出之優 點。與一較簡單的序列周邊介面(SPI)介面比較,此序列周邊介 =(sn)介^面具有兩倍資料輸出效能以及較短的位址位元輸入 蚪間。一南效能介面增加了系統存取時間效率以及在僕元 作等待時改善了整體系統表現。 立第3圖為一序列周邊介面(SPI)積體電路的一讀取時脈示 ,圖,其具有較第2圖更多的多餘週期以補償僕積體電路的 長延遲。 圖:顯示一具有8位元假時脈週期之資料傳輸。需要較大 f目的多餘週期以配合僕元件的内部運作,例如當僕元件的内 f運作較慢時,或是當此序列時脈(SCK)的頻率高於利 作的序列時脈(SCK)時,例如第2圖中所顯示的四 舰^週期。多餘職的數目躲決於相時脈(SCK)的 y用例實施例中,相異於8個位元的多餘週期被使 例如&過8個位元或是少於8個位元。 10 200819997 第4圖為一序列周邊介面(si>i)積體電路的一操作模式流 程圖,其係使用單一腳位(應加上即當成丨位元執盥 相符)來傳輸資料。 圚甲 在步驟402 ’晶片選擇信號(CS#)為低準位。在步驟404, 與此使用單一序列周邊介面(SPI)腳位來傳輸資料相關的讀取 指令程式碼被送出。在步驟406,此24位元位址被送至二 一腳位來傳輸資料。在步驟408,等待一 8位元多餘週期。在 步驟410,資料被儲存於此單一腳位傳輸資料所指定的位址。 在步驟412,晶片選擇信號(CS#)變為高準位,此改變 於步驟410中發生。 近 第5圖為一序列周邊介面(spi)積體電路的一操作模式流 程圖、,、其係使用多重腳位來傳輸資料,且一定數目的多餘以= 於傳送位址之後和資料被儲存於此位址之前被插入。 在步驟502,晶片選擇信號(CS#)為低準位。在步驟5〇4, 與此使用兩個序列周邊介面(SPI)腳位來傳輸資料相關的讀取 指令程式碼被送出。在步驟5〇6,此24位元位址被交錯送至 此兩個腳位來傳輸資料。在步驟5〇8,等待一 8位元多餘週期。 在步驟51G,資料被儲存於此兩個腳位傳輸資料所指定的位 址。在步驟512,晶片選擇信號(cs#)變為高準位,此改變可以 隨時於步驟510中發生。 士第6圖為一序列周邊介面(SPI)積體電路的一傳送資料之 時脈示意圖,其係使用多重腳位以及兩倍速(DDR)傳送資料。 不論是自主積體電路傳送至僕積體電路的位址,以及由此 位址所儲存之回傳資料自僕積體電路回傳至主積體電路,兩者 皆以兩倍速(DDR)傳輸。在兩個方向上,兩個腳位被用來交錯 200819997 傳輸資料,因此增加了傳輸速度。在另一實施例中,係使 一腳位而不是兩個腳位來傳輸資料。 第7圖為一序列周邊介面(SPI)積體電路的一傳送資料 =不意圖,其錢用多重職以及僅在域之間的一個方向 上利用兩倍速(DDR)傳送資料。 自主積體電路傳送域積體電路的位址並沒有以兩 fDR)傳輸。而由此位址所儲存之資料自僕顏電路回傳至主 Π,’則是以兩倍速(DDR)傳輸。在兩個方向上,兩個腳 Γ來!?傳輸資料’因此增加了傳輸速度。在另—實施例 中,係使用單一腳位而不是兩個腳位來傳輸資料。 士第8圖為一序列周邊介面(SPI)積體電路的一傳送資料之 日^脈不意@,其係使用多重腳位以及僅在主僕之間的—個方向 利用兩倍速(DDR)傳送資料,特別是與第7圖相反的方向。 自主積體電路傳送至僕積體電路的位址係以兩倍速(ddr) 傳輸。而由此位址所儲存之資料自僕積體電路回傳至主積體電 路則不疋以兩倍速(DDR)傳輸。在兩個方向上,兩個腳位被 用來交錯傳輸資料,因此增加了傳輸速度。在另一實施例中, 係使用單一腳位而不是兩個腳位來傳輸資料。 第9圖為根據本發明之一實施例的包含一非揮發記憶陣 列之序列周邊介面(SPI)積體電路的範例方塊示意圖。 此積體電路950包括在一半導體基板上使用電荷捕捉結 構=彳軍發記憶胞,例如浮動閘極、電荷捕捉或是電阻元件(如 相I:化)所構成的一記憶陣列9⑻。此記憶胞陣列9⑻可以是單 獨的記憶胞、交錯形成陣列或是在多重陣列中交錯。一列解碼 12 200819997 $ 90】_接於在該記憶陣列9〇时成列排列的複數個字 =2^仃解碼器·係祕至在該記憶陣列__成行 Ϊ=ίί=4。在匯流排9〇5上提供位址到行解碼請 歹J解馬益901。在區塊906 f感測放大器盥資 通過資料匯流排9〇7喻接至該行解碼器9Q、m:= 該積體電路㈣上的輸人/輸出槔Ϊ 卩或外部㈣源提供細彳區塊906 的貝科輸入結構。在區塊906中通過該資料輪出綠 感測放大器提供資料至積體電路9 幹 < = 供資料至在積體電路950内部或外部之出^或提 :控制偏厂陶供應電二 列周邊介面_傳輸腳γ㈣及/或平付錯使用此兩個序 揭露=日m解$考^^上之該較佳實施例與例示而 而為非用:限; 成各種的修飾與結合,而該些化飾^^^而吕’可輕易地達 與及下列申請專利範圍所限^的i圍、;口/洛於本發明之精神 【圖式簡單說明】 第1 積體電路的mr序列周邊介面卿)組 態’其具有主及僕 示 意圖介面(spi)積體電路的-讀取時脈 有才〜餘週期以補償僕積體電路的延遲。 第3圖為為-序列周邊介面(SPI)積體電路的—讀取時脈 13 200819997 積體電路的 二意圖’其具有較第2圖更多的多餘職以補 較長延遲。 、 第4圖為一序列周邊介面 體 程圖,其係使用單一腳位來傳輸資料。路的&作拉式流 第5圖為一序列周邊介面(处^積體電路 程圖,其係使用多重腳位來傳輸資料。路的&作拉式流 日丰rr第立6闽圖為一序列周邊介面(SPI)積體電路的一傳送資料之 、不思圖’其係使用乡重腳位以及兩倍速(DDR)傳送資料。 時脈ί咅7pTi=列周邊介面_積體電路的一傳送資料之 圖,其係使用多重腳位以及僅在主僕之間的—個方向 上利用兩倍速(DDR)傳送資料。 日士Hr第立8圖為一序列周邊介面(SPI)積體電路的一傳送資料之 ^=不意圖,其係使用多重腳位以及僅在主僕之間的一個方向 •用兩倍速(DDR)傳送資料,特別是與第7圖相反的方向。 第9圖為根據本發明之一實施例的包含一非揮發記憔陣 ,之序列周邊介面(SPI)積體電路的範例方塊示意圖 , 【主要元件符號說明】 主積體電路 僕積體電路 晶片選擇 序列時脈 主資料輸入 110 100、1〇1、102 csa
SCK
MSI 14 200819997 si so 10 900 901 902 903 904 905 907 906 908 909 911 915 950 僕資料輸入 僕資料輸出 輸入及輸出腳位 非揮發記憶陣列 列解碼器 字元線 行解碼器 位元線 匯流排 資料匯流排 感應放大器/貨料輸入結構 偏壓安排供應電壓 偏壓安排狀態機器 資料輸入線 資料輸出線 積體電路 15

Claims (1)

  1. 200819997 十、申請專利範圍: 1· 一種積體電路,包含: 一匯流排用以在該積體電路與另一積體電路之間進行通 訊,包含: 複數個腳位,包含·· 一第一資料通訊腳位以在該匯流排上進行通 訊; f 一第二資料通訊腳位以在該匯流排上進行通 訊; 一晶片選擇腳位以指示在該積體電路與另一積 體電路之間是否正各進行通訊;以及 ^ 、 一時脈腳位; 式控制電路以控制至少該第一資料通訊腳位及 二弟一資料通訊腳位來選擇性地於複數個模式之一操 作,包含: Λ
    繁I第一模式,在其中該第一資料通訊腳位與該 弟一貧料通訊腳位係以相反方向在該積體電路與另 一積體電路之間進行通訊; 〃 繁-次核式,在其中該第一資料通訊腳位與該 一二ϋ通訊腳位係以相同方向在該積體電路與另 積體電路之間進行通訊。 用多積;】路’其中該_使 根據一 如申睛專利範圍第1 序列周邊介 面標準。 項所述之積體電路,其中該匯流排係 16 200819997 4·如申請專利範圍第1項所述之積體電路,其中該積體電路 是一主積體電路。 曰士申明專利乾圍弟1項所述之積體電路,其中該積體電路 2體電路,且該複數個腳位包括複數個晶片選擇腳位, ^數個晶片選擇腳位指示在該主積體電路與一個別的 僕積體電路之間是否正在進行通訊。 6雷路ί申ΐίί範㈣1項所述之積㈣路,其巾制一積體 電路疋一僕積體電路。 ^請專利範圍第丨項所述之積 電路是-僕積體電路,且*日謝祕 與該僕㈣電狀轉触積體電路 8式中第1項;"述之積體電路,其中在該第二模 體電路至另-積通訊職係以自該積 9犬中如=專,圍第1項㈣之龍電H+衫第-模 ί=:資料通訊腳位與該第二資料通‘ 積體電路至錢體電路的-方向進行軌。職係以自另 1 〇·如 =利範圍第1項所述之積體電路,更包含: 11. 一種在一積 方法,包含: 體電路與另一積體電路之間進 竹資料傳輸的 17 200819997 一積體電 路之脈給在該積體電 傳輸一晶片選擇作_ 4匕— 積體電 路之間是否正在進行tW傳輸曰;^積體電 貪料傳輸腳位與一第二眘料亶工〔、中在v亥第一模式中一第一 一積體電路之間進行反:向在該積體 12·如申請專利範圍第u項所述之方法 該匯流排使嶋嫩編-積體4V-延遲。 以二’Siu項所述之方法’其中該匯流排係根 利範圍第11項所述之方法,其中該積體電路是 15. 如申請專利範圍第π項所述之方法,更包含: 傳輸複數個晶片選擇信號,每一該晶片 主積體電路與-個別的僕積體電路之間是否正 輸在该 16. 如申請專利範圍第丨丨項所述之方法, 路是—僕频電路。 j抑—積體電 200819997 I 17. 如申請專利範圍第11項所述之方法,其中在該第二模式 中,該資料傳輸係自該積體電路至另一積體電路的一方向進 行。 18. 如申請專利範圍第11項所述之方法,其中在該第二模式 中,該資料傳輸係自另一積體電路至該積體電路的一方向進 行。 19. 如申請專利範圍第11項所述之方法,更包含: f 在該積體電路内的一記憶體與該匯流排之間進行該資料 傳輸。 20. —種在積體電路之間進行資料傳輸的裝置,包含: 一時脈功能手段,以提供時脈給在一積體電路與另一積體 電路之間傳輸貧料的一匯流排, 傳輸晶片選擇信號功能手段,以指示在該積體電路與另一 積體電路之間是否正在進行資料傳輸;以及 選擇性地在至少包含一第一模式及一第二模式之一傳輸 資料功能手段,其中在該第一模式中一第一資料傳輸腳位與一 第二資料傳輸腳位係以相反方向在該積體電路與另一積體電 路之間進行傳輸;且在該第二模式中該第一資料傳輸腳位與該 第二資料傳輸腳位係以相同方向在該積體電路與另一積體電 路之間進行傳輸。 21. 如申請專利範圍第20項所述之裝置,其中該匯流排係根 據一序列周邊介面標準。 19
TW096119768A 2006-06-02 2007-06-01 Method and apparatus for communicating data over multiple pins of a multi-mode bus TWI349203B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US80378206P 2006-06-02 2006-06-02
US11/748,984 US20080005434A1 (en) 2006-06-02 2007-05-15 Method and Apparatus for Communicating Data Over Multiple Pins of A Multi-Mode Bus

Publications (2)

Publication Number Publication Date
TW200819997A true TW200819997A (en) 2008-05-01
TWI349203B TWI349203B (en) 2011-09-21

Family

ID=43103281

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096119768A TWI349203B (en) 2006-06-02 2007-06-01 Method and apparatus for communicating data over multiple pins of a multi-mode bus

Country Status (2)

Country Link
CN (2) CN101894089B (zh)
TW (1) TWI349203B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201331925A (zh) * 2012-01-19 2013-08-01 Sitronix Technology Corp 傳輸介面與傳輸方法及其驅動電路與顯示裝置及電子裝置
CN104679701A (zh) * 2013-11-29 2015-06-03 英业达科技有限公司 数据传输装置及方法
CN106326163A (zh) * 2016-08-16 2017-01-11 深圳天珑无线科技有限公司 一种数据传送系统及传送方法
CN115563048B (zh) * 2022-10-17 2025-09-02 通号通信信息集团上海有限公司 一种采用双串行外设接口实现同步串行接口的从机设备
CN115982074B (zh) * 2023-03-20 2023-07-04 深圳市欣博跃电子有限公司 扩展坞数据处理方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2753123B2 (ja) * 1990-08-28 1998-05-18 富士通株式会社 制御モード選択式通信コントローラ
US5270898A (en) * 1990-12-28 1993-12-14 Westinghouse Electric Corp. Sure chip plus
JP2001290755A (ja) * 2000-04-05 2001-10-19 Saginomiya Seisakusho Inc Eepromアクセス方法およびeepromを有する電子装置
US6895518B2 (en) * 2001-05-31 2005-05-17 Koninklijke Philips Electronics N.V. Power and frequency adjustable UART device
EP1480224A1 (en) * 2003-05-22 2004-11-24 STMicroelectronics S.r.l. A semiconductor memory with a multiprotocol serial communication interface
CN1704919A (zh) * 2004-05-25 2005-12-07 上海迪比特实业有限公司 一种串行数据传输的方法
JP2006023824A (ja) * 2004-07-06 2006-01-26 Konica Minolta Business Technologies Inc シリアルインターフェース回路、半導体集積回路及びデータ伝送システム
US7558900B2 (en) * 2004-09-27 2009-07-07 Winbound Electronics Corporation Serial flash semiconductor memory

Also Published As

Publication number Publication date
CN101894089B (zh) 2013-01-16
TWI349203B (en) 2011-09-21
CN103793354A (zh) 2014-05-14
CN101894089A (zh) 2010-11-24
CN103793354B (zh) 2019-06-04

Similar Documents

Publication Publication Date Title
TWI343003B (en) Multiplexing a parallel bus interface and a flash memory interface
KR102621497B1 (ko) 비휘발성 스토리지에 대한 판독 적분 시간 교정
JP5249926B2 (ja) 低減されたアクセス粒度を備えたメモリモジュール
US8743636B2 (en) Memory module having a write-timing calibration mode
CN110663035B (zh) 具有多路复用命令/地址总线的存储器装置
TWI279679B (en) Memory module buffer, buffered memory module, method of assigning a serial bus address to a serial presence detect function on a buffered memory module, and computing device
TW201225105A (en) Line termination methods and apparatus
US20150310904A1 (en) System and method of concurrent read/write magneto-resistive memory
TW200910371A (en) NAND interface
CN101256828A (zh) 具有非易失性存储器数据传输能力的集成电路存储器系统
TW201025017A (en) Mass data storage system with non-volatile memory modules
TW200939031A (en) Apparatus for resolving two I2C slave devices with the same addressed address to happen conflict
TW201506934A (zh) 非同步橋接器晶片
TW200819997A (en) Method and apparatus for communicating data over multiple pins of a multi-mode bus
TW200849251A (en) Per byte lane dynamic on-die termination
US12321618B2 (en) Operating method of storage device, operating method of host, and storage system including the storage device and the host
US20080059768A1 (en) Method and Apparatus for Communicating a Bit Per Half Clock Cycle over at Least One Pin of an SPI Bus
TW201115587A (en) Semiconductor memory device and control method of the same
TWI335508B (en) Memory systems with memory chips down and up
US8700845B1 (en) Daisy chaining nonvolatile memories
CN114721981A (zh) 半导体器件和包括半导体器件的电子设备
CN101174253A (zh) 在多模总线的多引脚传输数据的方法及装置
CN102216993A (zh) 存储器控制器
TWI259381B (en) Integrated device of simulation circuit and processor
US20160322112A1 (en) Semiconductor memory device