SU1622857A1 - Устройство дл контрол электронных схем - Google Patents
Устройство дл контрол электронных схем Download PDFInfo
- Publication number
- SU1622857A1 SU1622857A1 SU884386007A SU4386007A SU1622857A1 SU 1622857 A1 SU1622857 A1 SU 1622857A1 SU 884386007 A SU884386007 A SU 884386007A SU 4386007 A SU4386007 A SU 4386007A SU 1622857 A1 SU1622857 A1 SU 1622857A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- control
- input
- inputs
- control code
- output
- Prior art date
Links
- 238000009434 installation Methods 0.000 claims description 2
- 238000005259 measurement Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к автоматическому контролю и может быть использовано дл контрол и диагностировани цифровых электронных схем. Цель изобретени - повышение достоверности контрол . Устройство содержит М групп формирователей 6 контрольного кода, п групп элементов И 5, блок 7 управлени , элемент ИЛИ 8 и счетчик 9. Цель изобретени достигаетс путем обеспечени зависимости получаемых контрольных кодов от всех символов выходных последовательностей объекта контрол . 2 ил. 9 % л
Description
Изобретение относитс к автоматическому контролю и может быть использовано лл контрол и диагностировани цифровых электронных схем.
Цель изобретени - повышение досто верности контрол .
На фиг.1 показана структурна схема устройства дл случа , где М - число групп формирователей контрольного кода (формирователей сигнатур ) ; на фиг.2 - схема блока управлени .
Устройство предназначено дл сжати диагностической информации и формировани контрольных кодов, характеризующих техническое состо ние отдельных узлов провер емой электронной схемы, а также контрольного кода схемы в целом. В случае, например, М 3 формирователи первой группы характеризуют состо ние отдельных блоков, формирователи второй группы - отдельных устройств схемы, формирователь последней группы характеризует техническое состо ние всей схемы в целом.
Устройство содержит п групп информационных входов 1 .1 ,... , 1 . у., вход 2 управл ющего сигнала, определ ющего интервал обработки контролируемых последовательностей, т.е окно измерений, вход 3 сброса, тактовый вход 4, п групп элементов И 5.1,...,5. , М групп формирователей контрольного кода 6.1,...,6.М, блок 7 управлени , элемент ИЛИ 8, счетчик 9. Выходами устройства вл ютс выходы всех формирователей 6 контрольного ко
да.
Клок 7 управлени (фиг.2) содержит первый элемент И-НЕ 10, первый мент И 11, второй элемент И-НЕ 12, третий элемент И-НЕ 13, второй элемент И 14, элемент ИЛИ 15, первый 16 и второй 17 триггеры.
Информационные входы 1.1,..., 1 . соединены с первыми входами элементов
И 5.1,...,5..
выходы которых соединены с входами формирователей 6.1 первой группы. Вторые входы элементов И 5.1,...,5. соединены с первым выходом блока 7 управлени ,.второй выход которого соединен с первым входом счетчика 9,третий выход соединен с тактовыми входами формирователей 6.1,...,6.3, четвертый выход соединен с установочными входами формиро- пателей 6.1,...,6.3. Вход 2 управле5
10
15
0
5
30
35
40
45
50
55
ни соединен с третьим входом блока 7 управлени , тактовый вход 4 соединен с четвертым входом блока 7 управлени . Вход 3 сброса соединен с вторым входом блока 7 управлени и первым входом элемента ИЛИ 8.
Выход элемента ИЛИ 8 соединен с первым входом блока 7 управлени и вторым входом счетчика 9, выход которого соединен с вторым входом элемента ИЛИ 8,
Перед началом работы сигналом по входу 3 устанавливаютс в нулевое состо ние триггера 16 и 17 и счетчик 9. выходах элементов 14 н 15 высокий потенциал, поэтому приход на вход 2 управл ющего сигнала,определ ющего окно измерений контролируемых последовательностей , переключает триггеры 16 и 17 в единичные состо ни , которые определ ют соответственно интервал обработки контролируемых последовательностей и интервал формировани контрольного кода.
Единичное состо ние триггера 16 открывает элементы И 5.1,...,5.п. Приход следующего сигнала на вход 2 переключает триггер 16 в О, так как на выходе элемента 15 в этот момент высокий уровень. Триггер 17 остаетс в единичном состо нии, так как на выходе элемента 14 низкий потенциал, блокирующий элемент 12. Нулевой потенциал с выхода триггера 16 блоки- -рует элементы И 5, закрыва окно измерений , однако процесс формировани контрольного кода на этом не заканчиваетс . Нулевой потенциал на выходе триггера 16 при единичном состо нии триггера 17 вызывает по вление на выходе элемента 13 последовательности импульсов, поступающих на тактовый вход счетчика 9.
Сигнал переполнени с выхода счетчика 9, пройд через элемент 8, сбрасывает в нулевое состо ние триггер 17, прекраща тем самым процесс формировани контрольного кода. Сравнива полученные контрольные коды с эталонными, определ ют техническое состо ние объекта контрол .
Дл обеспечени однозначности получаемых контрольных кодов, в начале каждого интервала формировани контрольного кода сигналом с выхода элемента 12 происходит установка в нулевое начальное состо ние регистров всех формирователей 6 контрольного
5
кода. Коэффициент пересчета счетчика 9 выбираетс с таким расчетом, чтобы все искажени разр дов регистров формирователей 6.1 (при наличии искажений в контролируемых последова- тельност х), не св занных со входами формирователей 6.2 следующей группы , про вились на тех выходах, которые соединены с входами формирователей 6.2 следующей группы.
За счет обеспечени зависимости контрольного кода, сформированного в формирователе 6.М (характеризующего техническое состо ние объекта контрол в целом), от всех символов контролируемых последовательностей, поступающих на входы 1.1,...,1., обеспечиваетс повышение достоверности контрол .
Так, если длина контролируемых последовательностей равна 64, М 5, п 32, а разр дность контрольного кода равна 16, тогда дол искажений входных последовательностей, об- наруживаемых в формирователе 6.М, равна
() 0,999,
При использовании известного устройства эта дол составит всего
Claims (1)
- (1 - ()) ° 937 Формула изобретениУстройство дл контрол электронных схем, содержащее М групп форми-I05805557рователей контрольного кода и блок управлени , причем выходы формирователей контрольного кода i-й группы соединены с информационными входами формирователей контрольного кода (1+1)-й группы, где i - 1,...,М-1, выходы формирователей контрольного кода соединены с выходами устройства , отличающеес тем, что, с целью повышени достоверности контрол ,в устройство введеныпгрупп i элементов И по числу формирователей контрольного кода первой группы, элемент ИЛИ и счетчик, причем информационные входы устройства соединены с первыми входами элементов И,вторые входы которых объединены и соединены с первым выходом блока управлени , второй выход которого соединен с первым входом счетчика, второй вход которого соединен с первым входом блока управлени и выходом элемента ИЛИ, первый вход которого соединен с вторым входом блока управлени и входом сброса устройства, управл ющий и тактовый входы устройства соединены соответственно с третьим н четвертым входами блока управлени , третий и четвертый выходы которого соединены соответственно с тактовыми и установочными входами формирователей контрольного кода, выход счетчика соединен с вторым входом элемента ИЛИ, выходы элементов И соединены с входами соответствующих формирователей контрольного кода первой группы.Фие.2
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884386007A SU1622857A1 (ru) | 1988-02-29 | 1988-02-29 | Устройство дл контрол электронных схем |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884386007A SU1622857A1 (ru) | 1988-02-29 | 1988-02-29 | Устройство дл контрол электронных схем |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1622857A1 true SU1622857A1 (ru) | 1991-01-23 |
Family
ID=21358701
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU884386007A SU1622857A1 (ru) | 1988-02-29 | 1988-02-29 | Устройство дл контрол электронных схем |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1622857A1 (ru) |
-
1988
- 1988-02-29 SU SU884386007A patent/SU1622857A1/ru active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР Р 1298751, кл. G 06 F 11/16, 1984. Hassan S.Z., Lu П.I., Me Cluskey E.I. Parallel signature analyzers- detection capability and extensions. COMPCON Spring 83, IEEE, 1983, p.440-445. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
| SU1422383A1 (ru) | Селектор импульсов по длительности | |
| SU681428A1 (ru) | Устройство дл выбора минимального числа | |
| SU1359904A1 (ru) | Устройство контрол двоичных счетчиков с последовательным вводом информации | |
| SU1377908A2 (ru) | Устройство дл измерени максимального и минимального периодов следовани сигналов | |
| SU1652986A1 (ru) | Устройство дл селекции признаков при распознавании образов | |
| SU1059594A1 (ru) | Устройство дл контрол числа циклов работы оборудовани | |
| SU744478A1 (ru) | Устройство дл поиска неисправностей | |
| SU1397936A2 (ru) | Устройство дл перебора сочетаний | |
| SU613501A1 (ru) | Многоканальный преобразователь кода во временной интервал | |
| SU590732A1 (ru) | Параллельный двоично-дес тичный квадратор | |
| SU760071A1 (ru) | Устройство для ввода информации i | |
| SU966913A1 (ru) | Устройство контрол | |
| SU758498A1 (ru) | Формирователь длительности импульсов | |
| SU1008921A1 (ru) | Устройство дл цикловой синхронизации при двоичном сверточном кодировании | |
| SU1640822A1 (ru) | Преобразователь частоты в код | |
| SU1226619A1 (ru) | Формирователь последовательности импульсов | |
| SU1287184A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
| SU824178A1 (ru) | Генератор потоков случайных событий | |
| SU434609A1 (ru) | Устройство контроля тактовой синхронизации | |
| SU1434430A1 (ru) | Датчик равномерно распределенных случайных чисел | |
| SU1410054A1 (ru) | Устройство дл определени матрицы достижимостей графа | |
| SU1585791A2 (ru) | Цифровой дискриминатор | |
| SU1264321A1 (ru) | Устройство дл контрол последовательности импульсов | |
| SU1485224A1 (ru) | Устройство для ввода информации |