SU1647580A1 - Устройство дл сопр жени ЭВМ с каналом передачи данных - Google Patents
Устройство дл сопр жени ЭВМ с каналом передачи данных Download PDFInfo
- Publication number
- SU1647580A1 SU1647580A1 SU894665878A SU4665878A SU1647580A1 SU 1647580 A1 SU1647580 A1 SU 1647580A1 SU 894665878 A SU894665878 A SU 894665878A SU 4665878 A SU4665878 A SU 4665878A SU 1647580 A1 SU1647580 A1 SU 1647580A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- output
- outputs
- input
- node
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 title claims description 7
- 230000015654 memory Effects 0.000 claims abstract description 64
- 238000006243 chemical reaction Methods 0.000 claims abstract description 9
- 238000004891 communication Methods 0.000 claims description 32
- 238000009434 installation Methods 0.000 claims description 3
- 230000001360 synchronised effect Effects 0.000 claims 4
- 101150025129 POP1 gene Proteins 0.000 claims 1
- 238000000034 method Methods 0.000 description 5
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- CNQCVBJFEGMYDW-UHFFFAOYSA-N lawrencium atom Chemical compound [Lr] CNQCVBJFEGMYDW-UHFFFAOYSA-N 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000012432 intermediate storage Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Communication Control (AREA)
Abstract
Изобретение относитс к области вычислительной техники и может быть использовано в распределенных вычислительных системах, например в телеавтоматических системах массового обслуживани . Цель изобретени -увеличение скорости и повышение достоверности обмена информацией. Устройство содержит сдвиговый регистр, узел синхронизации , генератор импульсов, блоки пам ти, счетчики, формирователь управл ющих сигналов, входной и выход ной усилители сигналов линии св зи, узел преобразовани последовательного кода в параллельный, узлы управлени вводом и установки режима, дешифратор начала и конца сообщени , узел управлени блоками пам ти, коммутатор выходных сигналов, блок выходных усилителей. Зз.п, ф-лы, 10 ил.
Description
Изобретение относитс к области вычислительной техники, в частности к устройствам дл сопр жени ЭВМ с последовательным каналом передачи данных , и может быть использовано в распределенных вычислительных скстемах, например в телеавтоматических системах массового обслуживани .
Целью изобретени вл етс повышение скорости и достоверности обмена информации .
На фиг. 1,2 представлены структурные схемы предлагаемого устройства; на фиг. 3-8 - функциональные схемы узла синхронизации , формировател управл ющих сигналов , узла управлени вводом, шифратора начала и конца сообщени , узла установки режима, узла управлени приемом; на фиг. 9,10 - временные диаграммы работы предлагаемого устройства.
Устройство содержит (фиг. 1,2) передающий 1 и приемный 2 каналы устройства,
сдвиговый регистр 3, узел 4 синхронизации, генератор 5 импульсов, первый блок 6 пам ти , второй блок 7 пам ти, первый счетчик 8. формирователь 9 управл ющих сигналов, выходной усилитель 10 сигналов линии св : зи, входной усилитель 11 сигналов линии св - зи, узел 12 преобразовани последовательного кода в параллельный, узел 13 управлени вводом, дешифратор 14 начала и конца сообщени , узел 15 установки режима, узел 16 управлени приемом, второй и третий счетчики 17, 18, третий и четвертый блоки 19, 20 пам ти, коммутатор 21 выходных сигналов, блок 22 выходных усилителей, группу 23 информационных выходов ЭВМ, шину 24 признака конца сообщени , группу 25 управл ющих выходов ЭВМ, передающую 26 и приемную 27 части линии св зи, группу 28 информационных входов ЭВМ. группу 29 управл ющих входов ЭВМ, позици ми 30-35 обозначены входы и выходы узла 4 синхронизации,
О
Ъ
4 СЛ
8
позици ми 36, 37 - выходы генератора 5 импульсов, позици ми 38-41 обозначены входы и выходы блоков 6, 7 пам ти, позици ми 42-45 обозначены входы и выходы узла 12 преобразовани последовательного кода в параллельный, позицией 46 обозначен разрешающий выход узла 13 управлени вводом, позици ми 47-48 обозначены выходы дешифратора 14 начала и конца сообщение , позици ми 49-52 обозначены входы и выходы узлз 15 переключени режима, позици ми 53-57 обозначены выходы узла 16 управлени приемом, позици ми 58, 59 обозначены выходы счетчиков 17, 18, позици ми 60-68 обозначена группа информа- циокых выходов блоков 19, 20 пам ти, В узел 4 синхронизации (фиг. 3} вход т элементы И 69-70, триггеры 77-74, элемент И-ИЛИ 75. Позицией 76 обозначен вход формировател 9 управл ющих сигналов (фиг. 4). Формирователь 9 управл ющих сигналов содержит элемент И-ИЛИ 77, триггеры 78-79, элементы ИЛИ 80-81.
Узел 13 управлени вводом (фиг. 5) содержит триггеры 82, 83, элементы М 84 и И-НЕ 85. 8 дешифратор 14 начала и конца сообщени (ф иг. 6) вход т дешифраторы 86- 88, счетчик 89, элементы VI90, 91, триггеры 92-95. Позици ми 96-102 обозначены входы и выходы узла 15 (фиг. 7). Узе 15 установки режима содержит элемент 103 задержки, триггер 104, элементы И 105-106, элементы ИЛИ 107-108.
Позици ми 109-116 обозначены входы и выходы узла 16 управлени приемом (фиг. 8). В узел 16 вход т триггеры 117-122, элементы И-ИЛЙ J23-126, элементы VI 127- 131, элемент И ЛИ 132.
Передающий канал 1 осуществл ет преобразование двоичного кода, поступающего от ЭВМ а последовательный код, передаваемый по линии св зи. Приемный канал 2 обеспечивает преобразование последовательного двоичного кода из линии св зь в параллельный, который поступает а ЭВМ. Регистр 3 сдвига обеспечивает хранение машинного слова и преобразование его в последовательный код. Узел 4 синхронизации обеспечивает синхронизацию работы узлов канала 1. Генератор 5 импульсов вырабатывает набор тактовых частот, необходимых дл работы устройства.
. Блоки 6 и 7 пам ти обеспечивают хранение сообщений от ЭВМ. Счетчик 8 формирует управл ющие сигналы на адресных входах блоков 6, 7 пам ти. Формирователь 9 управл ющих сигналов обеспечивает прием сигналов управлени от ЭВМ и формирование управл ющих сигналов дл ЭВМ. Ус лители 10,11 сигналов линии св зи осуществл ют согласование входных и выходных сигналов линии св зи с допустимыми уровн ми работы элементов устройства. Узел 12 преобразовани последовательного
кода в параллельный может быть реализован , например, на микросхеме КР581 8А1. Узел 13 управлени вводом вырабатывает сигналы управлени дл узлоа 12, 16 и дешифратора 14. Дешифратор 14 начала и
0 конца сообщени обеспечивает дешифрацию заголовка сообщени и символов, определ ющих конец сообщени , Узлы 15 и 16 управл ют записью и чтением информации из блоков 19 и 20. Счетчики 17 и 18 служат
5 дл определени длины входного сообщени м формируют сигналы из адресных входах блоков 19 и 20 пам ти. Блоки 19 и 20 пам ти служат дл промежуточного хранени сообщений мз линии св зи. Коммутатор
0 21 выходных сигналов обеспечивает передачу на информационные входы ЭВМ информации с выходов одного из счетчиков 17 ипи 18, Блок 22 выходных усилителей служат дл согласовани выходных цепей бло5 ов 19 и 20 пам ти с входными цеп ми ЭВМ. Устройство работает в двух режимах:
1.Режим передачи в линию св зи.
2.Режим приема из линии св зи.
В режиме передачи в линию св зи дан- 0 ные, поступающие от ЭВМ в параллельном двоичном коде, преобразуютс каналом 1 устройства в последовательный двоичный код. Сообщение от ЭВМ первоначально записываетс в блок 6 пам ти, а затем пере- 5 даетс в линию св зи, ЭВМ программно управл ет процессом записи информации в буферную пам ть, анализиру сигнал готовности от устройства.
Информационное слово от ЭВМ (группа 0 23 выходов) заноситс в сдвиговый регистр
3.с выхода 38 которого в последовательном коде поступает на вход блока 6 пам ти. Сообщение от ЭВМ заноситс а блок 6 пам ти, а затем через усилитель 10 передаетс в
5 передающую часть 26 линии св зи. ЭВМ осуществл ет управление процессом передачи информации сигналами по группе 25 выходов. Узел 4 синхронизирует работу регистра 3 сдвига, блоков 6,7 пам ти, счетчика
O 8 и формировател 9 управл ющих сигналов .
После занесени е блок 6 пам ти каждого информационного слова от ЭВМ на выходе 33 счетчика 8 по вл етс сигнал
5 единичного уровн , который устанавливает внутренние цепи узла 4 дл приема следующего слова от ЭВМ, Во врем записи сообщени от ЭВМ в блок 6 пам ти сигнал по шине 24 от ЭВМ имеет низкий уровень. Поэтому при выводе еобщени от ЭВМ в блок
7 пам ти занос тс нули. После вывода всего сообщени ЭВМ переводит сигнал по шине 24 в единичное состо ние. В очередную чейку блока 7 пам ти при этом заносите единица, котора при чтении информации из пам ти будет служить признаком конца сообщени .
Затем ЭВМ обнул ет счетчик 8 сигналов го группе 25 шин и переходит к чтению информации из блоков 6 и 7 пам ти. Упраз- л ющие сигналы группы выходов 31 узла 4 перевод т а режим чтени блоки б и 7 пам ти . Частота импульсов считывани , поступающа на вход блоков 6 м 7 пам ти и, следовательно, частота сигналов в линии св зи определ ютс частотой генератора 5.
Чтение информации из блоков б и 7 пам ти осуществл етс до по влени единичного сигнала на выходе 41 блока 7 пам ти , который поступает на вход формировател 9 управл ющих сигналов. С выхода формировател 9 на зход 29 ЭВМ поступает сигнал готовности, который служит дл ЭВМ признаком того, что сообщение передано в передающую часть 26 линию св зи. Управл ющими сигналами по группе 25 выходов ЭВМ устанавливает в исходное состо ние внутренние цепи передающей части устройства,
Процед/рз передачи сообщени на этом заканчиваетс .
В режиме приема используетс промежуточное накопление сообщений, поступающих из линии св зи, в пам ти устройства и последующий ввод этих сообщений в ЭВМ. Сообщение, поступающее из линии св зи, записываетс в один из-блоков 19 или 20 пам ти. Выбор конкретного блока пам ти записи в него сообщени из пам ти уст- пойства в ЭВМ, например, если при чтении информации из блока 19 пам ти из линии св зи поступает новое сообщение, то оно записываетс в блок 20 пам ти.
Таким образом устройство позвол ет осуществл ть одновременную запись сообщени из линии св зи э один из буферных блоков пам ти и считывание информации в ЭВМ из второго блока пам ти приемной части устройства.
Информаци с выходов коммутатора 21 и блока 22 выходных усилителей подаетс на группу 28 информационных входов ЭВМ одновременно по разным информационным шинам. Следовательно, ЭВМ имеет возможность считывать длину прин того устройством из линии св зи сообщени и дан- ные, содержащиес в сообщении. Состо ние выходов счетчика 17 соответствует адресу выбранной чейки пам ти блока
19, а состо ние выходоз счетчика 18 соответствует адресу выбранной чейки блока 20 пам ти
После поступленир из линии св зи группы символов, соответстаующих началу сообщени , на выходе 47 дешифратора 14 по вл етс сигнал единичного уровн . Узел 16 выбирает один из блоков пам ти, например блое; 19 пам ти, дли записи в него сооб0 щени , После выставлени на выходе 47 узла 15 сигнала единичного уровн и, если дл записи выбран блок 19 пам ти, то н выходе 51 узла 15 по вл етс сигнал логической 1, по которому обнул етс счетчик
5 17. На аход синхронизации счетчика 17 с выхода 54 узла 16 поступают счетные импульсы , которые последовательно измен ют его состо ние в соответствии с количеством прин тых символов сообще0 ни .
После поступлени из приемной части 27 линии св зи группы символов, соответствующих концу сообщени , на выходе 48 дешифратора 14 формируетс сигнал
5 единичногоуровн , по которому на одной из шин группы 29 выходов вырабатываетс сигнал готовности. Он служит дл ЭВМ признаком наличи сообщени в буферной пам ти устройства. ЭВМ считывает состо ние
0 счетчика 17, соответствующее длине поступающего сообщени из линии св зи, с выхода коммутатора 21. Затем ЭВМ выставл ет комбинацию управл ющих сигналов по группе 25 шин. котора поступает на группу
5 входов узла 16, измен ет состо ние группы выходов 50 узла 16, что вызывает обнуление счетчика 17 сигналом с выхода 51 узла 15. После этого ЭВМ выставл ет новую комбинацию управл ющих сигналов на выходе 25
0 дл узла 16. Сигналом с выхода 55 узла 16 блок 19 пам ти переводитс в режим чтени .
Периодически в процессе ввода сообщени в ЭВМ узел 16 формирует сигнал
5 готовности по группе 29 шин, по которому ЭВМ считывает следующее слово сообщени из буферной пам ти.
ЭВМ анализирует каждое прин тое слово сообщени . При обнаружении символов
0 конца сообщени ЭВМ выставл ет комбинацию управл ющих сигналов по группе 25 выходов.котора устанавливает в исходное состо ние внутренние цепи узла 16.
На этом ввод сообщени в ЭВМ закан5 чиваетс .
Узел 4 синхронизации (фиг. 3) работает следующим образом. В режиме записи в пам ть участвуют элемент И 69, триггеры 71. 72, элемент И-ИЛИ 75. ЭВМ выставл ет сигналы Выбрано и Вывод по выходам
61, 62 Сигнал Шина 1 по выходу 63 имеет в это врем низкий уровень. Сигналом с выхода элемента И 69 триггер 71 устанавливаетс в Г, а по сигналу с выхода 65 узла А производитс занесение параллельного кода из ЭВМ в регистр 3 сдвига. Триггер 72 взводитс в единичное состо ние по входу синхронизации.
Тактова последовательность импульсов поступает с выхода 37 на вход узла 4, взводитс триггер 72 и через элемент И- МЛИ 75 поступает на управл ющий вход регистра 3 сдвига, а с выхода 32 на вход счетчика 8. После записи машинного слова в пам ть по входу синхронизации триггер 71 сбрасываетс .
8 режиме чтени из пам ти и выдачи информации в линию св зи работают элементы И 70, триггеры 73, 74, элемент И- ИЛИ 75. В этом режиме сигнал по выходу 63 имеет низкий уровень. При по влении единичного уровн на выходах 61,62, на выходе элемента И 70 по вл етс уровень Логической 1, который взводит триггер 73. Сигнал тактовой частоты, поступающий на вход синхронизации триггера 74, взводит его, разреша формирование тактовых импульсов на выходе элемента М-ИЛИ 75. Импульсна последовательность на выходе элемента И-ИЛИ 75 определ ет частоту следовани импульсов в линии св зи. Формирователь 9 управл ющих сигналов вырабатывает Готовность 1 и Завершение операции. Сигнал Готовность Г по вл етс на входе ЭВМ в двух случа х: после записи каждого машинного слова в блок 6 пам ти устройства и после выдачи сообщени из пам ти в линию св зи и сопровождаетс сигналом Завершено. В первом случае сигнал готовности формируетс элементом И-ИЛИ 75, триггером 78, элементом ИЛИ 80. Во втором случае сигнал готовности формируетс триггером 79 и элементом ИЛИ 80.
Узел 13 управлени вводом (фиг. 5) обеспечивает формирование управл ющего сигнала дл узла 12 преобразовани последовательного кода в параллельный. Прием каждого знака из линии св зи сопровождаетс стробом приема, поступающим на вход 44 узла 13. При по влении тактового сигнала на выходе 37 взводитс триггер 82. Единичный уровень сигнала с выхода элемента И 84 переводит в единичное состо ние триггер 83, с выхода которого через элемент И-НЕ 85 формируетс управл ющий сигнал по выходу 45. На выходе 46 узла 13 при этом формируетс разрешающий сигнал дл дешифратора 14 и узла 16.
Дешифратор 14 начала и конца сообщени анализирует поступающее на вход сооб- щение и при по влении символов, соответствующих началу или концу сообщени , формирует сигнал единичного уровн на выходе 48 или 47. На фиг. 6 показана схема дешифратора дл случа , если, например , признаком начала сообщени служат символы ЭЦЗЦ русского алфавита, а при0 знаком конца - символы НННН. Если на вход 43 дешифратора поступает код символа 3 , то взводитс триггер 92, при по влении на входе дешифратора следующего символа Ц взводитс триггер 93 и далее
5 при поступлении новых символов 3 и Ц последовательно взвод тс триггеры 94 и 95. Единичный уровень на выходе триггера 95 соответствует признаку начала сообщени и поступает на вход 47 узла 15 установки
0 режима.
Если на входе дешифратора 14 по вл етс код любого другого символа, то триггеры 92-95 сбрасываютс сигналом с выхода элемента И 90, При по влении символов Н
5 на входе счетчика 89 последовательно измен ет свое состо ние. После прихода четвертого символа Н на выходе 48 дешифратора 14 по вл етс сигнал единичного уровн , соответствующий признаку конца еообще0 ни . Если код на входе 43 дешифратора не соответствует коду символа Н, то счетчик 89 сбрасываетс сигналом по выходу 46 через элемент И 91.
Рассмотрим более детально процедуру
5 приема сообщений После прихода из линии св зи группы символов, соответствующих началу сообщени , с выхода 47 на узел 15 установки режима поступает импульсный сигнал, который устанавливает триггер 104,
0 если на его информационном входе при этом был сигнал логической 1, Это состо ние триггера соответствует выбору блока 19 пам ти Импульсный сигнал с выхода элемента 103 задержки через элементы И 105
5 и ИЛИ 107 поступает с выхода 51 узла 16 на вход установки счетчика 17, обнул его. Сигнал с выхода элемента И 105 узла 15 поступает на вход 99 узла 16 и устанавливает триггер 117. При этом блок 19 пам ти
0 переводитс в режим чтени управл ющими сигналами с выходов 111 и 112 узла 16 (фиг. 8). Импульсна последовательность, поступающа с выхода 46 на узел 16, через элемент И-ИЛИ 125 поступает на вход син5 хронизации счетчика 17, состо ние которого соответствует выбранной чейке пам ти блока 19. При поступлении из линии св зи символов, соответствующих концу сообщени , с выхода 48 на узле 16 по вл етс единичный уровень, который устанавливает
счетчик 18 и переводит блок 20 пам ти в режим чтени . С аыхода триггера 119 через элемент ИЛИ 132 на вход 116 ЭВМ поступа ет сигнал Готовность 2, сообщающий ЭВМ, что в пам ти /етройства хранитс сообщение . ЭВМ принимает длину сообщени , соответствующую состо нию счетчика 17, и формирует на входе 110 узла 16 сигнал единичного уровн , По этому сигналу через элемент И 129 узла 16 и элемент ИЛИ 107 узла 15 срабатываетс счетчик 17. Сигналом с входа 110 узла 16 устанавливаетс триггер 121, разреша формирование импульсной последовательности управл ющих сигналов чтени из пам ти на выходе элемента И-ИЛИ 125. ЭВМ стробирует прием данных импульсными сигналами с выхода 133 (фиг. 8).
После ввода сообщени ЭВМ выступает сигнал единичного уровн на входе 109 узла 16. По этому сигналу с выхода элемента И- ИЛИ 123 осуществл етс сброс триггера 119, что приводит к сн тию сигнала Готовность 2 с выхода 116 на входе ЭВМ, Процедура приема сообщени в ЭВМ завершена
Если во врем чтени сообщени из блока 20 пам ти из линии св зи поступает новое сообщение, то на информационном входе 96 триггера 104 узла 15 будет сигнал логического 0 с выхода триггера 119 узла 16. Импульсным сигналом с выхода 47 в узле 15 сбрасываетс триггер 104. устанавливаетс в единичное состо ние триггер 118 узла 16 по входу 100 через элемент И 106 узла 15. На выходах 113, 114 узла 16 при этом формируютс сигналы управлени записью блока 20 пам ти. Таким образом осуществл ютс одновременна запись сообщени из линии св зи в блок 20 пам ти и считывание информации в ЭВМ из блока 19 пам ти.
Сигнал Ошибка формируетс на выходе 115 элемента И 131, если оба блокз пам ти содержат сообщени (триггеры 119 и 120 узла 16), а ЭВМ не принимает ни одного из сообщений (триггеры 121 и 122 сброшены).
Claims (4)
1. Устройство дл сопр жени ЭВМ с каналом передачи данных, содержащее входной и выходной усилители сигналов линии св зи, первый счетчик, сдвиговый регистр , группа информационных входов которого вл етс группой информационных входов устройства дл подключени к ЭВМ, узел синхронизации, формирователь управл ющих сигналов, генератор импульсов и коммутатор выходных сигналов, причем вход входного усилител сигналов
линии св зи и выход выходного усилител сигналов линии св зи вл ютс соответствующими входом и выходом устройства дл подключени к информационным выходу и
входу канала передачи данных, группа режимных входов узла синхронизации вл етс группой входов устройства дл подключени к группе синхронизирующих выходов ЭВМ, а тактовый вход соединен с
0 первым выходом генератора импульсов, перва группа выходов формировател управл ющих сигналов и группа выходов коммутатора выходных сигналов вл ютс соответствующими группами выходов уст5 ройства дл подключени к группам синхро- низирующих и информационных входов ЭВМ, отличающеес тем, что, с целью повышени скорости и достоверности обмена информацией, в устройство введены с
0 первого по четвертый блоки пам ти, два счетчика, узел преобразовани последовательного кода в параллельный, дешифратор начала и конца сообщени , узел установки режима, узел управлени вводом, узел уп5 равлени приемом и блок выходных усилителей , причем перва группа выходов узла синхронизации подключена к группе синхронизирующих входов сдвигового регистра, выходом соединенного с информационным
0 входом первого блока пам ти, выход которого подключен к входу выходного усилител сигналов линии св зи, группа выходов первого счетчика соединена с группами адресных входов первого и второго блоков
5 пам ти, группы управл ющих входов которых подключены к второй группе выходов узла синхронизации, первый выход и первый вход синхронизации которого соединены соответственно со счетным входом и
0 выходом переноса первого счетчика, а второй выход и второй синхронизирующий вход - соответственно с первым входом услови и первым выходом формировател управл ющих сигналов, первый и второй
5 синхронизирующие входы и второй вход услови которого подключены соответственно к выходу переноса первого счетчика, первому выходу генератора импульсов и выходу второго блока пам ти, информационный
0 вход которого вл етс входом устройства дл подключени к выходу признака конца вывода ЭВМ, группа синхронизирующих входов формировател управл ющих сигналов соединена с группой входов устройства
5 дл подключени синхронизирующих выходов ЭВМ и группой синхронизирующих входов узла управлени приемом, .перва группа выходов которого соединена с группой выходов устройства дл подключени к группе синхронизирующих выходов ЭВМ, а
втора и треть группы выходов - соответственно к группам управл ющих входов третьего и четвертого блоков пам ти, группы выходов которых подключены через блок выходных усилителей к группе выходов устройства дл подключени к группе информационных входов ЭВМ, входы сброса второго и третьего счетчиков подключены соответственно к первому и второму выходам узла установки режима, группа входов состо ни и группа выходов которого подключены соответственно к четвертой группе выходов и группе входов режима узла управлени приемом, синхровходом и с первого по третий выходами соединенного соответственно с первым выходом дешифратора начала и конца сообщени , управл ющим входом коммутатора выходных сигналов и счетными входами второго и третьего счетчиков, группы выходов которых соединены соответственно с первой и второй группами информационных входов коммутатора выходных сообщений и группами адресных входов третьего и четвертого блоков пам ти, группы информационных входов которых подключены к группе выходов узла преобразовани последовательного кода в параллельный и группе информационных входов дешифратора начала и конца сообщений, второй выход которого соединен с синхронизирующим входом узла установки режима, а разрешающий и синхронизирующий входы - соответственно с первым выходом узла управлени вводом и выходом готовности узла преобразовани последовательного кода в параллельный, разрешающий вход, выход готовности, тактовый и информационный входы которого соединены соответственно с вторым выходом и синхронизирующим входом узла управлени вводом, вторым выходом генератора импульсов и выходом входного усилител сигналов линии св зи, тактовый вход и первый выход узла у правлени вводом подключены соответственно к второму выходу генератора импульсов и разрешающему входу узла управлени приемом.
2. Устройство по п. 1, отличающее- с тем, что узел управлени вводом содержит два триггера, элемент И и элемент И-НЕ, причем информационный вход первого триггера вл етс синхронизирующим входом узла и соединен с входом сброса второго триггера, инверсным выходом подключенного к входу сброса первого триггера, синх- ровход которого вл етс тактовым входом узла и соединен с первыми входами элементов И и И-НЕ, вторыми входами подключенных соответственно к пр мым, выходам
первого и второго триггеров, выходы элементов И-НЕ и И соединены соответственно с вторым выходом узла и синхровходом второго триггера, информационный вход которого соединен с пр мым выходом первого триггера и первым выходом узла.
3. Устройство поп, 1, отличающее- с тем, что узел управлени приемом содержит шесть триггеров, четыре элемента И0 ИЛИ, п ть элементов И и элемент ИЛИ, причем синхровходы первого и второго триггеров вл ютс синхронизирующим входом узла, а информационные входы - соединены с шиной нулевого потенциала
5 узла, установочные входы первого и второго триггеров и информационные входы третьего и четвертого триггеров образуют группу входов режима узла, входы сброса третьего и четвертого триггеров подключены соот0 ветственно к выходам первого и второго элементов И-ИЛИ, первыми входами соединенных соответственно с пр мыми выходами п того и шестого триггеров и первыми входами третьего и четвертого элементов
5 И-ИЛИ, вторые входы с первого по четвертый , входы первого и второго элементов И- ИЛИ, первые входы с первого по четвертый элементов И образуют группу синхронизирующих входов узла, третьи входы третьего
0 и четвертого элементов И-ИЛИ соединены с разрешающим входом узла, а четвертые входы - соответственно с пр мыми выходами первого и второго триггеров, инверсные выходы которых подключены соответствен5 но к синхровходзм третьего и четвертого триггеров, входами сброса соединенных соответственно с выходами первого и второго элементов И-ИЛИ, а инверсными выходами - соответственно с входами сброса п того
0 и шестого триггеров, установочные входы которых подключены соответственно к выходам первого и второго элементов А, первые и вторые входы п того элемента И соединены соответственно с инверсными
5 выходами шестого и п того триггеров и вторыми входами первого и второго элементов И, третьи входы которых соединены соответственно с пр мыми выходами третьего и четвертого триггеров, первый и второй вхо0 ды элемента ИЛИ соединены соответственно с третьим и четвертым входами п того элемента Л пр мыми выходами третьего и четвертого триггеров и вторыми входами третьего и четвертого элементов И, выходы
5 которых и инверсный выход третьего триггера образуют четвертую группу выходов узла, выходы п того элемента И и элемента ИЛИ образуют первую группу выходов узла, инверсные выходы третьего и четвертого элементов И-ИЛИ вл ютс соответственно третьим и вторым выходами узла, пр мой выход третьего элемента И-ИЛИ и инверсный выход первого триггера образуют вторую группу выходов узла, инверсный выход второго триггера и пр мой выход четвертого элемента И-ИЛИ вл ютс первым выходом узла.
4. Устройство поп.1, отличающее- с тем, что узел установки режима содержит элемент задержки, триггер, два элемента И и два элемента ИЛИ, причем синхровход триггера вл етс синхронизирующим входом узла и через элемент задер
жки соединен с первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с пр мым и инверсным выходами триггера, которые в совокупности с выходами первого и второго элементов И образуют группу выходов узла, первые входы первого и второго элементов ИЛИ соединены соответственное выходами первого и второго элементов И, вторые входы первого и второго элементов ИЛИ и вход данных триггера образуют группу входов состо ни узла, а выходы вл ютс соответственно первым и вторым выходами узла.
Фиг. 1
001
66
9/7
Str
4ss
Ъ гпф
96
iff
19
Ј8
w
LC
OBGit gt
Фм.8
X
J- J u-uлfЛJЛJ fu-u
40
S3
/
4
Информационные биты
Ai
Т4 Г7 Ям.шпоп стоп -ILL/vf 2
Фиг. 9
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU894665878A SU1647580A1 (ru) | 1989-03-24 | 1989-03-24 | Устройство дл сопр жени ЭВМ с каналом передачи данных |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU894665878A SU1647580A1 (ru) | 1989-03-24 | 1989-03-24 | Устройство дл сопр жени ЭВМ с каналом передачи данных |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1647580A1 true SU1647580A1 (ru) | 1991-05-07 |
Family
ID=21435772
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU894665878A SU1647580A1 (ru) | 1989-03-24 | 1989-03-24 | Устройство дл сопр жени ЭВМ с каналом передачи данных |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1647580A1 (ru) |
-
1989
- 1989-03-24 SU SU894665878A patent/SU1647580A1/ru active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР № 1310827, кл. G 06 F 13/00, 1984. Адаптер телеграфный А722-6. Руководство по эксплуатации 2.131.021 РЭ. Северо- донецк. НИИУВМ, 1984. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4549292A (en) | Method of efficiently and simultaneously transmitting both isochronous and nonisochronous data in a computer network | |
| SU1647580A1 (ru) | Устройство дл сопр жени ЭВМ с каналом передачи данных | |
| SU1068927A1 (ru) | Устройство дл ввода информации | |
| SU798785A1 (ru) | Устройство дл вывода информации | |
| SU1099321A1 (ru) | Устройство дл передачи и приема дискретной информации | |
| SU1141417A1 (ru) | Устройство дл сопр жени периферийных устройств с каналом св зи | |
| SU1753603A2 (ru) | Устройство дл телеконтрол промежуточных станций системы св зи | |
| RU2018942C1 (ru) | Устройство для сопряжения абонентов с цвм | |
| SU1481901A1 (ru) | Преобразователь последовательного кода в параллельный | |
| SU1462336A1 (ru) | Устройство дл сопр жени ЭВМ с общей магистралью | |
| US4095048A (en) | Method of synchronizing a pulse code modulation (pcm) junction and an arrangement for applying this method | |
| SU1363227A2 (ru) | Устройство дл сопр жени источников и приемников с магистралью | |
| RU1815646C (ru) | Система дл обмена информацией | |
| SU1290325A1 (ru) | Многоканальное устройство дл подключени источников информации к общей магистрали | |
| RU1783533C (ru) | Устройство дл передачи дискретной информации | |
| SU723561A1 (ru) | Устройство дл сопр жени | |
| SU1667090A1 (ru) | Устройство дл сопр жени ЭВМ с периферийными устройствами | |
| SU1083174A1 (ru) | Многоканальное устройство св зи дл вычислительной системы | |
| SU1509913A1 (ru) | Устройство дл сопр жени абонента с ЭВМ | |
| SU1727213A1 (ru) | Устройство управлени доступом к общему каналу св зи | |
| SU1259506A1 (ru) | Стартстопное приемное устройство | |
| SU1081637A1 (ru) | Устройство дл ввода информации | |
| SU1667087A1 (ru) | Устройство дл управлени обменом процессора с пам тью | |
| SU1410041A1 (ru) | Устройство дл сопр жени абонентов с ЭВМ | |
| SU1176360A1 (ru) | Устройство дл передачи и приема информации |