[go: up one dir, main page]

SU1125762A1 - Стартстопный хронизатор сеансов ведомой станции - Google Patents

Стартстопный хронизатор сеансов ведомой станции Download PDF

Info

Publication number
SU1125762A1
SU1125762A1 SU823457250A SU3457250A SU1125762A1 SU 1125762 A1 SU1125762 A1 SU 1125762A1 SU 823457250 A SU823457250 A SU 823457250A SU 3457250 A SU3457250 A SU 3457250A SU 1125762 A1 SU1125762 A1 SU 1125762A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
block
input
outputs
inputs
Prior art date
Application number
SU823457250A
Other languages
English (en)
Inventor
Илья Абрамович Зильберталь-Глобус
Юрий Яковлевич Семенов
Владимир Николаевич Яковлев
Original Assignee
Предприятие П/Я В-2749
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2749 filed Critical Предприятие П/Я В-2749
Priority to SU823457250A priority Critical patent/SU1125762A1/ru
Application granted granted Critical
Publication of SU1125762A1 publication Critical patent/SU1125762A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

СТАРТСТОПНЫЙ ХРОНИЗАТОР СЕАНСОВ ВЕДОМОЙ СТАНВДШ, содержащий обнаружитель адресного сигнала, генератор тактовых импульсов и пбследбвательно соединенные стартстопный триггер, счетчик тактовых импульсов и блок дешифраторов, соответствующие разр дные выходы которого, кроме первого и предпоследнего разр дных выходов, подключены к соотвеУствзпощим входам блока элементов И-ИЛИ, к другим соответствующим входам которого подключены выходы блока определени  глубины синхронизации , предпоследний и последний выходы которого подключены к первого элемента ИЛИ, причем, выход генератора тактовых юшульсов подключен к счетному ьходу счетчика тактовых импульсов, а выход об ару жител  адресного сигнала и nepsbtft разр дный выход блока дешифраторов подключены соответственно к первому И второму входам блока определени  глубины синхронизации, о т л и ч аю щ и и с   тем, что, с целью повыйени  устойчивости синхронизации без снижени  помехозащищенности синхронизации сеансов передачи данных, в него введены второй и третий элементы ИЛИ, блок задер55:ки и элемент И, к первому, второму и третьему входам которого подключены соответственно выход обнаружител  адресного сигнала , предпоследний выход блока определени  глубины синхронизации и 9 предпоследний разр дный выход блока дешифраторов, а выход элемента И подключен к блока задержки и первому входу второ о элемента ШШ, к второму входу которого подключен а е выход блока элементов И-ИЛИ, а выход блока задержки подключен к первому входу третьего элемента ИЛИ, к второму входу которого подключен выход обнаружител  адресного сигнала , при этом выходы второго и треть- его элементов ИЛИ подключены соответственно к стоповому и стартовому входам стартстопного триггера, а выход первого элемента ИЛИ подключен к соответствуклцему входу блока элементов И-ШШ.

Description

Изобретение относитс  к электросв зи и предназначено дл  оконечных станций совмещенных систем передачи данных и траекторных измерений с временным разделением и синхронизацией сеансов по сигналам главной станции.
.Известен стартстопный хронизатор сеансЬв ведомой станции, содержащий по.следовательно соединенные обнаружитель адресного сигнала, стартстоптай триггер и счетчик тактовых ш пульсов сдешифраторами, счетгалй вхсщ которого соединен с генератором 1тактовш: импульсов, и последовательно соединенные регистр и элемент ИЯЙ-НЕ .Щ.
Наиболее близким к изобретенио техническим решением  вл етс  стартCTOtiiB ) хронизатор сеансов ведомой сФа щЕи, Содержащий обнаружитель адресйоро сигнала, генератор тактовь&с mvfyjtbcos и последовательно сое {Шенныё стартстопный триггер, счетчик тактовых импульсов и блок деш Й аторов , соотвётствукщие разр д{ше выхода которого, кроме первого ц предпосл еднего разр д1шх выходов, по ключены к соотзетствукедим входам блока элементов Й-ШЖ, к другим соответствуктрв входам которого подKJBooeifu Bbtxo i блока определени  глу9и ы синхронизации, предпоследний н последний вызсодал которого подклвог чейы к входам первого aneMeH fa ШШ, прыгаем выход генератора тактовых . И в{ульсов водклшчен к счетному входу счетчика тактовых дашуЛьсов, а выxpjB ( обнарУ ЕЫтел  адресного сихнала 91 tKtpm/A раз;  д«ый выход блока деш |Ф9Торов подключены соответственно к и второму входам блока определени  глубшш синхронизации, а также элемент НЕ, инверснШ вы ход которого подключен к соответствув Еему входу бДока элементов И-ШЩ, а выходы блока определени  глубишд синхронизации подключены к входам элемента ШШ, при этом выход блока элементов И-ШШ подключен к стоповому входу стартстопного Трйггера 2 .
Однако иэвест ью устройства обладают низкой помехоустойчивостью.
Цель изобретени  - повышение устойчивости синхронизации без снижени  помехозащищенности синхрониэации сеансов передачи данных.
достигаетс  тем, что в , стартстопный хронизатор сеансов ведомой станции, содержащий обнаружитель Адресного сигнала, генератор тактовых импульсов и последовательно соединенные стартстопный триггер, счетчик тактовых имиульсов и блок дешифраторов, соответствующие разр дные выходы которого, кроме первого и предпоследнего разр дных выходов, подключены к соответствующим входам
блока элементов И-ИЛИ, к другим соответствукшщм входам которого под- . ключены выходы блока определени  глубины синхронизации, предпоследний и последний выходы которого подключены к входам первого элемента ИЛИ, причем выход генератора тактовь : им- пульсов подключен к счетному входу
счетчика тактовых импульсов, а выход обнаружител  адресного сигнала н первый разр дный выход блока р ею фра .торов подключены соответственно к первому и второму входам блока 6пределени  глубины синхронизации, введены «торой и третий элементы ИЛИ, блок задержки и элемент И, к первому второму и третьему входам которого пор щочеоы соответственно выход обнаружител  адресного сигнала, предпоследний выход блока определени  глубины синхронизации и предпослед НИИ разр дный выход блока дешифраторов , а выход элемента И подключен к входу блока задержки и первому входу BTopforo, элемента ИЖ, к второму входу которого подключен выход блока элементов, И-ИЖ, а выход блока задержки, подключен к первому входу третьего элемента ИЛИ, к второму ёзсоду которого подключен выход обнаружител  адресного сигнала, при этом шхода второго и третьего элементов ИШ подключены соответ&твенно к стоповому и стартовому вxoдa f стартстопного триггера, а выход первого элемента ИЛИ подключен к соответствушче входу блока элементов И-ИШ.
На фиг, 1 представлена структурна  электрическа  схема стартстопного хронизатора сеансов ведомой станции; йа фиг. 2 - диаграммы, по сн ющие его работу.
Стартстопный хронизатор .сеансов ведомой станции содержит: обнаружитель 1 адресного сигнала, стартстопный триггер 2, генератор 3 тактовых 31 импульсов, счетчик 4 тактовых импул сов, блок 5 дешифраторов, блок 6 оп ределени  глубины синхронизации, блок 7 элементов И-ИЛИ, элемент И 8 первый, второй и третий элементы ИЛИ 9-11, блок 12 задержки, оконечна  устано;вка 13 передачи данных сопр гаема  система 14, радиоканал 15. Стартстопный хронизатор сеансов ведомой станции работает следующим образом. В исходном состо нии стартстопный триггер 2 находитс  в состо нии Стоп, счетчик 4 тактовых импульсов обнулен и удерживаетс  в нулевом состо нии сигналом со стопового выхода старстоиного триггера 2, на разр дных выходах блока 5 дешиф раторов/сигнальг рабочих тактов сеан са отсутствуют. Такое состо ние хронизатора соответствует обьтчнёму режиму ждущего (дежурного) приема. Первым же адресным сигналом ведущей станции, поступившим от обнаружител 1 адресного сигнала на стартовый вход сатрстопного триггера 2 через третий элемент ИЛИ 11, хронизатор запускаетс , счетчик 4 тактовых импульсов начинает подсчитывать так :импульсы генератора 3 тактойых импульсов, а блок 5 дешифраторбв вырабатывает рабочие такты дл  оконечной установки 13 передачи данных и дл  сопр гаемой cиcтe a)I 14. Одновременно начинает работать блок 6 определени  глубины синхронизации , котдр подсчитывает число адресных сигналов поступивших от ; обнару ште   1 адресного сигнала в течение первого рабочего такта сеанса св зи - такта приема, определ ет требующийс  момент сброса стагтстопного триггера 2 в ждущий режим дежурного приема и подает сиг нал на вход соответствующего элемен та И блока 7 элементов И-ИЛИ, на другой вход которого в надлежащий момент времени поступает сигнал одного из рабочих тактов с соответст вующего выхода разр дного выхода блока 5 дешифраторов, после чего сигналом с выхода блока 7 элементо И-ИЖ через второй элемент ШШ 10 Стартстопный триггер 2, а и весь хронизатор, перевод тс  в адУ щий режим дежурного приёма. Если сброс должен быть произведен в начале рабочего такта сопр гаемой системь, то такой сброс не производитс , а сигнал соответствующей глубины синхронизации с выхода блока 6 определени  глубины синхронизации (блок 6 определени  глубины синхронизации выполнен в виде пот следовательно соединенных счетчика пусковых импульсов с дешифраторами , регистра и элемента ИЛИ-НЕ) и сигнал рабочего такта сопр гаемой системы с предпоследнего разр дного выхода блока 5 дешифраторов подаютс  на второй и третий входы,элемента И 8, первый вход которого подключен к выходу обнаружител  1 адресного сигнала. Если фазовый пуск хронизатора правильньй , от истинного адресного сигнала ведущей станции, но в такте приема блоком 6 определени  глубины синхронизации определена мала  глубина синхронизации из-за пропуска частн адресных сигналов (например, при замирани х в линии св зи или же при органйзованньгх помехах), то рабочий такт сопр гае.ой системы будет выполнен, чем достигаетс  повышение устойчивости синхронизации сопр гаемой системы. Сброс хронизатора в ждущий режим обеспечиваетс  . подачей соответствующего сигнала глубины синхронизации на надлежащи вход блока 7 элементов И-ИЩ. Если же фазовый пуск неправильшлй, от ложного адресного сигнала, то поступающий в течение рабочего такта сопр гаемой системы истинный адресный сигнал (фиг. 2 а,б) через первый вход элемента И 8 сначала сбросит Стартстопный триггер 2 и обнулит счетчик 4 тактовых импульсов через . второй элемент ИЛИ 10 (фиг. 2в), а затем с некоторой задержкой, задаваемой блоком 12 задержки, вновь включит Стартстопный триггер 2, а с ним и весь хронизатор через третий элемент ИГЩ 11 (фиг. 2г), т.е. бу-. дет произведен перезапуск хронизатора и начнет вырабатьгоатьс  нова  циклограмма сеансов, начина  с такта приема (фиг. 2д). Это аналогично обычному пуску хрониз атора, наход щегос  в ждущем режиме дежурного приема, благодар  чему помё5созащи щенность синхронизации сеансов передачи данных не ухудшаетс . Задерж5 ка в блоке 12 задержки необходима дл  предотвращени  наложени  столового и пускового импульсов перезапуска , ее величина At где длительность пускового импульса (фиг. 20,г). ЕслиС «Т, где Т - дли тельность такта приема данных, что практически всегда имеет место (или же может быть обеспечено выделением переднего фронта нусковоги импульса), то задержка перезапуска на &4: не оказывает вли ни  на точность синхронизации. Так как сигнал рабочего такта сопр гаейой системы на блок элементов И-ИЛЙ не подаетс , то число элементов И в этом блоке , 626 где nf - число разр дных выходов блока 5 дешифраторов, так как на блок 7 элементов И - ИЛИ не по даетс  также и сигнал с первого разр дного выхода блока 5 дешиф раторов . Таким образом, стартстопный хронизатор сеансов ведомой станции благодар  введению специфического режима ждущего приема без остановки хронизатора, позвол ет обеспечить устойчивую синхронизацию как сеансов передачи данных, так и сеансов работы сопр гаемых систем, например в совмещенньк системах межсамолетных траекторных измерений и передачи данных.
а flUfywf а ш  гееноу tvcmfmi
г
а
t
Us
Таит нных

Claims (1)

  1. СТАРТСТОПНЫЙ ХРОНИЗАТОР’ СЕАНСОВ ВЕДОМОЙ СТАНЦИИ, содержащий обнаружитель адресного сигнала, генератор тактовых импульсов й пбследовательно соединенные стартстопный триггер, счетчик тактовых импульсов и блок дешифраторов, соответствующие разрядные выходы которого, кроме первого и предпоследнего разрядных выходов, подключены к соответствующим входам блока элементов И-ИЛИ, к другим соответствующим входам которого подключены выходы блока определения Глубины синхронизации, предпоследний и последний выходы которого подключены к вКЬдам первого элемента ИЛИ, причем, выход генератора тактовых импульсов подключен к счетному ьходу счетчика тактовых импульсов, а выход обнаружителя адресного сигнала и первый разрядный выход блока дешифраторов подключены соответственно к первому И второму входам блока определения ' глубины синхронизации, о т л и ч βίο щ и й с я тем, что, с целью повышения устойчивости синхронизации без снижения помехозащищенности син хронизации сеансов передачи данных, в него введены второй и третий элементы ИЛИ, блок задержки и элемент И, к первому, второму и третьему входам которого подключены соответственно выход обнаружителя адресного сигнала, предпоследний выход блока определения глубины синхронизации и предпоследний разрядный выход блока дешифраторов, а выход элемента И подключен к входу блока задержки и первому входу второго элемента ИЛИ, к второму входу которого подключен выход блока элементов И-ИЛИ, а выход блока задержки подключен к первому входу третьего элемента ИЛИ, к второму входу которого подключен выход обнаружителя адресного сигнала, при этом выходы второго и третьего элементов ИЛИ подключены соответственно к стоповому и стартовому входам стартстопного триггера, а выход первого элемента ИЛИ подключен к соответствующему входу блока элементов И-ИПИ.
    1125702
SU823457250A 1982-06-24 1982-06-24 Стартстопный хронизатор сеансов ведомой станции SU1125762A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823457250A SU1125762A1 (ru) 1982-06-24 1982-06-24 Стартстопный хронизатор сеансов ведомой станции

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823457250A SU1125762A1 (ru) 1982-06-24 1982-06-24 Стартстопный хронизатор сеансов ведомой станции

Publications (1)

Publication Number Publication Date
SU1125762A1 true SU1125762A1 (ru) 1984-11-23

Family

ID=21018069

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823457250A SU1125762A1 (ru) 1982-06-24 1982-06-24 Стартстопный хронизатор сеансов ведомой станции

Country Status (1)

Country Link
SU (1) SU1125762A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 497741, кл. Н 04 L 7/00 1974. 2. Авторское свидетельство СССР № 661832, кл. Н 04 L 7/02, 1977 (прототип)i *

Similar Documents

Publication Publication Date Title
BR9805112B1 (pt) radiotelefone e método para calibração do cronÈmetro para modo de conexão espaçado em um sistema radiotelefÈnico cdma.
JPH0666740B2 (ja) 一点対多点間通信方法
KR960013077A (ko) 위성 전송 시스템 수신기의 동기 성분 검출 장치
FI92359B (fi) Menetelmä ja piirijärjestely tietojakson bittitahdistuksen varmistamiseksi vastaanottimessa
US20020018402A1 (en) Network subscriber for improved time synchronization accuracy and associated method therefor
SU1125762A1 (ru) Стартстопный хронизатор сеансов ведомой станции
US6154509A (en) Data phase recovery system
KR0180501B1 (ko) 엠펙-2 트랜스포트 스트림 패킷 검출장치 및 그 방법
KR950022324A (ko) 집적회로
GB1156104A (en) Frame Synchronising Circuit for a Time Division Multiplex Communication System.
US5661736A (en) Multiple use timer and method for pulse width generation, echo failure detection, and receive pulse width measurement
SU1651285A1 (ru) Многоканальное устройство приоритета
US6825705B2 (en) Clock signal generation circuit and audio data processing apparatus
SU703900A1 (ru) Устройство синхронизации
RU1786675C (ru) Устройство дл цикловой синхронизации
SU1092715A2 (ru) Селектор импульсов заданной кодовой комбинации
JPH05252128A (ja) 時分割多重通信方式のフレーム同期方法
SU1533011A1 (ru) Устройство дл синхронизации по задержке псевдослучайной последовательности
SU843301A1 (ru) Устройство формировани сигнала кадровойСиНХРОНизАции
SU618066A3 (ru) Устройство дл компенсации совпадени переходов дл синхронной цифровой системы передачи дискретной информации
SU1325719A1 (ru) Система передачи дискретной информации
RU2014757C1 (ru) Способ компенсации фазовых смещений последовательности информационных сигналов
SU1488971A1 (ru) Устройство фазирования тактовых импульсов
KR0154465B1 (ko) 동기망에 있어서 프레임에 따른 타임슬롯의 윈도우제어장치
SU581588A1 (ru) Устройство дл синхронизации дискретных многопозиционных сигналов