Claims (1)
Устройство поиска широкополосных сигналов, содержащее последовательно соединенные линейную часть, сигнальный вход которой является входом устройства, согласованный фильтр, первый детектор и первый блок сравнения с порогом, отличающееся тем, что введены k ключей, k логических элементов «НЕ», (k-1) детекторов, (k-1) блоков сравнения с порогом, первая и вторая схемы каскадов логических элементов «ИЛИ», генератор тактовых импульсов, блок управления переключением каналов, блок таймеров, счетчик, триггер и ключ для подачи решения об обнаружении сигнала, в линейную часть дополнительно введен управляющий вход, соединенный с выходом блока управления переключением каналов; согласованный фильтр выполнен перестраиваемым, и в нем дополнительно введены первый и второй управляющие входы, причем первый управляющий вход перестраиваемого согласованного фильтра соединен с выходом второй схемы каскадов логических элементов «ИЛИ», а также с управляющими входами блока таймеров, триггера и счетчика, второй управляющий вход перестраиваемого согласованного фильтра соединен с выходом первой схемы каскадов логических элементов «ИЛИ», счетным входом счетчика, сигнальным входом блока таймеров и сигнальным входом ключа для подачи решения об обнаружении сигнала, выход которого соединен с сигнальным входом триггера, выход которого соединен с управляющими входами первого ключа и ключа для подачи решения об обнаружении сигнала; выход первого блока сравнения с порогом соединен с сигнальным входом первого ключа, выход которого соединен с первым входом первой схемы каскадов логических элементов «ИЛИ», а через первый логический элемент «НЕ» - с первым входом второй схемы каскадов логических элементов «ИЛИ»; вход первого детектора соединен с входами (k-1) детекторов, выходы которых через соответствующие (k-1) блоки сравнения с порогом соединены с сигнальными входами соответствующих (k-1) ключей, выходы которых соединены с соответствующими (k-1) входами второй схемы каскадов логических элементов «ИЛИ», а через соответствующие (k-1) логические элементы «НЕ» - с соответствующими (k-1) входами первой схемы каскадов логических элементов «ИЛИ»; m выходов блока таймеров, где m=k-1, соединены с управляющими входами соответствующих (k-1) ключей; выход счетчика, являющийся также и выходом устройства, соединен с (k+1)-м входом второй схемы каскадов логических элементов «ИЛИ» и управляющим входом блока управления переключением каналов, тактовый вход которого соединен с выходом генератора тактовых импульсов.
A broadband signal search device comprising a linear part connected in series, the signal input of which is the device input, a matched filter, a first detector and a first threshold comparison unit, characterized in that k keys, k logical elements are NOT entered, k (1) detectors, (k-1) threshold comparison blocks, first or second logic element cascade circuits “OR”, clock pulse generator, channel switching control unit, timer unit, counter, trigger, and key for deciding whether Nala, a linear portion further introduced a control input coupled to the output of the switching control channels; the matched filter is tunable, and the first and second control inputs are additionally introduced in it, and the first control input of the tunable matched filter is connected to the output of the second cascade of logic elements “OR”, as well as to the control inputs of the timer block, trigger and counter, the second control input tunable matched filter connected to the output of the first circuit of the cascades of logical elements "OR", the counting input of the counter, the signal input of the timer block and the signal input of the key for making a decision on detecting a signal whose output is connected to the signal input of a trigger, the output of which is connected to the control inputs of the first key and key for making a decision on detecting a signal; the output of the first comparison unit with a threshold is connected to the signal input of the first key, the output of which is connected to the first input of the first cascade of logical elements "OR", and through the first logical element "NOT", to the first input of the second circuit of cascades of logical elements "OR"; the input of the first detector is connected to the inputs of (k-1) detectors, the outputs of which through the corresponding (k-1) comparison blocks with a threshold are connected to the signal inputs of the corresponding (k-1) keys, the outputs of which are connected to the corresponding (k-1) inputs of the second “OR” logic element cascades, and through the corresponding (k-1) NOT logic elements — with corresponding (k-1) inputs of the first “OR” logic element cascades; m outputs of the timer block, where m = k-1, are connected to the control inputs of the corresponding (k-1) keys; the output of the counter, which is also the output of the device, is connected to the (k + 1) -th input of the second circuit of the cascades of logical elements “OR” and the control input of the channel switching control unit, the clock input of which is connected to the output of the clock generator.