Claims (1)
Матричный приемник, содержащий антенну и N ступеней определения частоты, каждая ступень, кроме последней, состоит из М каналов, каждый из которых, кроме первого, состоит из последовательно соединенных фильтра и смесителя, второй вход которого подключен к выходу соответствующего гетеродина, выход каждого фильтра соединен также с соответствующим детектором, выход смесителя первого канала подключен к входу второй ступени, последняя N-ступень состоит из параллельно включенных М каналов, каждый из которых состоит из последовательно соединенных фильтра и детектора, входы всех фильтров одной ступени объединены и подключены в первой ступени к выходу антенны, а в остальных ступенях - к выходу предыдущей ступени, выходы детекторов всех ступеней и детектора первого канала первой ступени являются выходами устройства, отличающийся тем, что дополнительно введены в каждый канал первой ступени, кроме первого, последовательно соединенные переключатель видеосигналов и линия задержки видеосигналов, а также последовательно соединенные переключатель сигналов на промежуточной частоте и линия задержки сигналов на промежуточной частоте, первый вход переключателя видеосигналов подключен к выходу соответствующего детектора первой ступени, второй выход переключателя видеосигналов соединен с выходом линии задержки видеосигналов и подключен к выходу устройства, первый вход переключателя сигналов на промежуточной частоте подключен к выходу соответствующего смесителя, второй выход переключателя сигналов на промежуточной частоте соединен с выходом линии задержки сигналов на промежуточной частоте и подключен к выходу первой ступени, вторые входы переключателей видеосигналов и сигналов на промежуточной частоте каждого канала объединены между собой и подключены к выходу соответствующего RS-триггера, S-входы каждого RS-триггера соединены с выходом соответствующей схемы И, один вход которой соединен с выходом детектора соответствующего канала, второй вход - с выходом соответствующей схемы ИЛИ, входы которой подключены к выходам детекторов каналов с меньшими номерами, второй вход схемы И второго канала подключен непосредственно к выходу детектора первого канала, выходы RS-триггеров подключены к входам первой схемы ИЛИ, выход которой соединен с S-входом счетчика, R-вход которого соединен с выходом второй схемы ИЛИ, входы которой подключены к выходам схем И и выходу дешифратора, который соединен также с R-входами RS-триггеров, вход дешифратора подключен к выходу счетчика, счетный вход которого соединен с генератором тактовых импульсов.
A matrix receiver containing an antenna and N steps of frequency determination, each step, except the last, consists of M channels, each of which, except the first, consists of a series-connected filter and mixer, the second input of which is connected to the output of the corresponding local oscillator, the output of each filter is connected also with a corresponding detector, the output of the mixer of the first channel is connected to the input of the second stage, the last N-stage consists of M channels connected in parallel, each of which consists of a series connected filter and detector, the inputs of all filters of one stage are combined and connected in the first stage to the output of the antenna, and in the remaining steps to the output of the previous stage, the outputs of the detectors of all stages and the detector of the first channel of the first stage are device outputs, characterized in that they are additionally introduced in each channel of the first stage, in addition to the first, the video signal switch and the video signal delay line are connected in series, as well as the signal switch in series at the intermediate frequency and signal delay line at an intermediate frequency, the first input of the video signal switch is connected to the output of the corresponding first-stage detector, the second output of the video signal switch is connected to the output of the video delay line and connected to the output of the device, the first input of the signal switch at the intermediate frequency is connected to the output of the corresponding mixer, the second output the signal switch at the intermediate frequency is connected to the output of the delay line of the signals at the intermediate frequency and is connected to the output of the the second stage, the second inputs of the video and signal switches on the intermediate frequency of each channel are interconnected and connected to the output of the corresponding RS-trigger, the S-inputs of each RS-trigger are connected to the output of the corresponding circuit And, one input of which is connected to the output of the detector of the corresponding channel, the second input - with the output of the corresponding OR circuit, the inputs of which are connected to the outputs of the channel detectors with lower numbers, the second input of the AND circuit of the second channel is connected directly to the output of the detector of the first Alas, the outputs of the RS-flip-flops are connected to the inputs of the first OR circuit, the output of which is connected to the S-input of the counter, the R-input of which is connected to the output of the second OR circuit, the inputs of which are connected to the outputs of the AND circuit and the output of the decoder, which is also connected to R- RS-triggers inputs, the decoder input is connected to the counter output, the counting input of which is connected to the clock generator.