[go: up one dir, main page]

RU2003124048A - STARTSTOP COMMUNICATION SYSTEM - Google Patents

STARTSTOP COMMUNICATION SYSTEM Download PDF

Info

Publication number
RU2003124048A
RU2003124048A RU2003124048/09A RU2003124048A RU2003124048A RU 2003124048 A RU2003124048 A RU 2003124048A RU 2003124048/09 A RU2003124048/09 A RU 2003124048/09A RU 2003124048 A RU2003124048 A RU 2003124048A RU 2003124048 A RU2003124048 A RU 2003124048A
Authority
RU
Russia
Prior art keywords
output
input
gti
series
demodulator
Prior art date
Application number
RU2003124048/09A
Other languages
Russian (ru)
Other versions
RU2252489C2 (en
Inventor
Герман Борисович Волобуев (RU)
Герман Борисович Волобуев
Валерий Иванович Ледовских (RU)
Валерий Иванович Ледовских
Original Assignee
Воронежский государственный технический университет (RU)
Воронежский государственный технический университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Воронежский государственный технический университет (RU), Воронежский государственный технический университет filed Critical Воронежский государственный технический университет (RU)
Priority to RU2003124048/09A priority Critical patent/RU2252489C2/en
Publication of RU2003124048A publication Critical patent/RU2003124048A/en
Application granted granted Critical
Publication of RU2252489C2 publication Critical patent/RU2252489C2/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Position Fixing By Use Of Radio Waves (AREA)

Claims (1)

Старстопная система связи, содержащая на передающей стороне последовательно соединенные источник информации (ИИ), регистр сдвига (PC), мультиплексор, относительно фазовый манипулятор (ОФМ) и передатчик, последовательно соединенные первый генератор тактовых импульсов (ГТИ) и генератор псевдослучайной последовательности (ГПСП), последовательно соединенные перемножитель и двоичный счетчик (ДС), последовательно соединенные генератор несущей частоты (ГНЧ) и ключ, выход которого соединен с сигнальным входом ОФМ, причем вход первою ГТИ соединен с синхровыходом ИИ, второй выход первого ГТИ соединен с тактовым входом регистра сдвига (PC), а третий выход - со вторыми входами ГПСП и перемножителя, выход перемножителя соединен с управляющими входами ОФМ и ключа, первый выход первого ГТИ соединен с установочным входом ДС, выходы которого соединены шиной с управляющими входами мультиплексора, а на приемной стороне - последовательно соединенные приемник, согласованный фильтр (СФ), амплитудный детектор (АД), накопитель, синхроблок, второй ГТИ и запоминающий блок, последовательно соединенные линию задержки (ЛЗ), вход которой подключен к выходу СФ, и демодулятор, причем выход синхроблока соединен также с управляющим входом демодулятора, второй выход второго ГТИ подключен к соответствующим входам демодулятора и запоминающего блока, третий вход запоминающего блока соединен с выходом демодулятора; передающая и приемная стороны соединены посредством линии связи, отличающаяся тем, что на передающей стороне введены дополнительно последовательно соединенные дешифратор, RS-триггер и коммутатор, причем, входы дешифратора соединены шиной с выходами ДС, второй вход RS-триггера подключен к первому выходу первого ГТИ, третий вход коммутатора соединен с выходом ГПСП, а его выход - с первым входом перемножителя, а на приемной стороне введены последовательно соединенные квадратор, подключенный входом к выходу АД, сумматор - накопитель, пороговое устройство (ПУ), формирователь импульсов (ФИ) и ключ, второй вход которого подключен к выходу запоминающею блока, а выход является выходом устройства, и третий ГТИ, вход которого объединен со вторым входом сумматора - накопителя и соединен с выходом синхроблока, первый выход подключен к тактовому входу ПУ, а второй - к третьему входу сумматора - накопителя.A start-up communication system containing, on the transmitting side, a serially connected information source (AI), a shift register (PC), a multiplexer, a relative phase manipulator (OFM) and a transmitter, a first clock pulse generator (GTI) and a pseudo-random sequence generator (GPS), connected in series a multiplier and a binary counter (DS) connected in series, a carrier frequency generator (LFO) and a key connected in series with the output of the OFM signal, the input of the first GTI being connected with AI clock output, the second output of the first GTI is connected to the clock input of the shift register (PC), and the third output is connected to the second inputs of the GPS and multiplier, the output of the multiplier is connected to the control inputs of the OFM and the key, the first output of the first GTI is connected to the installation input of the DS, outputs which are connected by a bus to the control inputs of the multiplexer, and on the receiving side, series-connected receiver, matched filter (SF), amplitude detector (HELL), drive, synchro block, second GTI and storage unit are connected in series e delay line (LZ), the input of which is connected to the output of the SF, and a demodulator, the output of the sync block being connected also to the control input of the demodulator, the second output of the second GTI connected to the corresponding inputs of the demodulator and the storage unit, the third input of the storage unit connected to the output of the demodulator; the transmitting and receiving sides are connected via a communication line, characterized in that on the transmitting side additionally connected decryptor, RS-trigger and switch are introduced, moreover, the inputs of the decoder are connected by bus to the outputs of the DS, the second input of the RS-trigger is connected to the first output of the first GTI, the third input of the switch is connected to the output of the GPS, and its output is connected to the first input of the multiplier, and on the receiving side, a quadrator connected to the AD output is connected in series, the adder is a drive, the threshold a device (PU), a pulse shaper (FI) and a key, the second input of which is connected to the output of the storage unit, and the output is the output of the device, and the third GTI, the input of which is combined with the second input of the adder-drive and connected to the output of the sync block, the first output is connected to the clock input of the control panel, and the second to the third input of the adder - drive.
RU2003124048/09A 2003-07-31 2003-07-31 Start-stop communication system RU2252489C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2003124048/09A RU2252489C2 (en) 2003-07-31 2003-07-31 Start-stop communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2003124048/09A RU2252489C2 (en) 2003-07-31 2003-07-31 Start-stop communication system

Publications (2)

Publication Number Publication Date
RU2003124048A true RU2003124048A (en) 2005-02-27
RU2252489C2 RU2252489C2 (en) 2005-05-20

Family

ID=35285890

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2003124048/09A RU2252489C2 (en) 2003-07-31 2003-07-31 Start-stop communication system

Country Status (1)

Country Link
RU (1) RU2252489C2 (en)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62217746A (en) * 1986-03-19 1987-09-25 Iwatsu Electric Co Ltd Start bit detection circuit
DE3725298C1 (en) * 1987-07-30 1994-01-20 Siemens Ag Sync. data transmission procedure - removing start and stop bits for character frame prior to transmission to allow increased data transfer rate
US5263054A (en) * 1992-05-21 1993-11-16 International Business Machines Corporation Method and system for interpolating baud rate timing recovery for asynchronous start stop protocol
JP3466738B2 (en) * 1994-11-21 2003-11-17 ヤマハ株式会社 Asynchronous serial data receiver
RU2157053C1 (en) * 1999-01-26 2000-09-27 Государственное унитарное предприятие Воронежский научно-исследовательский институт связи Device for reception of start-stop messages
RU2168867C1 (en) * 2000-03-30 2001-06-10 Государственное унитарное предприятие Воронежский научно-исследовательский институт связи Start-stop communication system

Also Published As

Publication number Publication date
RU2252489C2 (en) 2005-05-20

Similar Documents

Publication Publication Date Title
RU2003124048A (en) STARTSTOP COMMUNICATION SYSTEM
RU2002118133A (en) Start-stop communication system
RU95119875A (en) METHOD AND DEVICE FOR TRANSMISSION OF MESSAGES BY WIDEBAND SIGNALS
RU2271607C1 (en) Radio communication line affording enhanced security of data transferred
RU2005129208A (en) STARTSTOP COMMUNICATION SYSTEM
RU96110946A (en) MULTI-CHANNEL COMMUNICATION SYSTEM
RU2002116494A (en) Device for receiving and transmitting phase-shifted code signals
RU2226037C1 (en) Adaptive communication system of high noise immunity
RU2005105178A (en) STARTSTOP COMMUNICATION SYSTEM
RU2302696C2 (en) Radio line for transmitting and receiving digital information with pseudorandom signals
RU2013014C1 (en) Device for transmission and reception of information with use of linear-frequency-modulated signals
SU1124363A1 (en) Device for transmitting two signals via single communication channel
RU2308155C2 (en) Radio communication line with increased concealment of transferred information
RU2000106980A (en) STARTSTOP COMMUNICATION SYSTEM
RU2037965C1 (en) Device for digital information transmission
SU1566499A1 (en) Device for transmitting and receiving digit signals
RU2000111632A (en) MULTI-CHANNEL COMMUNICATION SYSTEM
RU2169993C1 (en) Serial multiple-frequency signal receiver
US7023792B1 (en) Transmitter for spread-spectrum communication
RU99114033A (en) RADIO COMMUNICATION SYSTEM
RU93051701A (en) DECODER
RU2002114317A (en) Radio communication line with increased stealth of transmitted information
SU1146811A1 (en) Device for transmission and reception using noise signals
SU771887A1 (en) Synchronous receiver of phase-manipulated signals
SU1570015A1 (en) Device for transmission and reception of digital signals

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20050801