Claims (1)
Стартстопная система связи, содержащая на передающей стороне последовательно соединенные источник информации, регистр сдвига, мультиплексор, относительно-фазовый модулятор и передатчик, причем выход регистра сдвига соединен с входом мультиплексора шиной, последовательно соединенные первый генератор тактовых импульсов и генератор псевдослучайной последовательности, а также генератор несущей частоты, первый ключ и первый двоичный счетчик, причем второй выход первого генератора тактовых импульсов соединен с тактовым входом регистра сдвига, а третий выход - со вторым входом генератора псевдослучайной последовательности, при этом первый выход первого генератора тактовых импульсов соединен с установочным входом первого двоичного счетчика, выход которого шиной соединен с управляющим входом мультиплексора, кроме того, счетный вход первого двоичного счетчика и управляющие входы первого ключа и относительно-фазового модулятора соединены, выход первого ключа соединен с сигнальным входом относительно-фазового модулятора, синхровыход источника информации соединен с входом первого генератора тактовых импульсов, на приемной стороне последовательно соединенные приемник, согласованный фильтр, амплитудный детектор, накопитель, пороговый блок, дифференцирующую цепочку, прерыватель, формирователь импульсов, второй генератор тактовых импульсов и запоминающий блок, выход которого является выходом устройства, а также линию задержки и демодулятор, при этом выход согласованного фильтра соединен с входом линии задержки, выход формирователя импульсов соединен с управляющими входами прерывателя и демодулятора, выход которого соединен с третьим входом запоминающего блока, второй выход второго генератора тактовых импульсов соединен с вторыми входами демодулятора и запоминающего блока, передающая и приемная стороны соединены посредством линии связи, отличающаяся тем, что введены на передающей стороне последовательно соединенные схема НЕ, схема И, ждущий мультивибратор и второй ключ, выход которого соединен с входом первого ключа, кроме того, последовательно соединенные сумматор по модулю два и схема ИЛИ, выход которой соединен с управляющим входом первого ключа, а также дифференцирующий блок и первый фазовращатель, выход которого соединен с третьим входом второго ключа, а вход - с вторым входом второго ключа и выходом генератора несущей частоты, синхровыход источника информации соединен с входом схемы НЕ, выход генератора псевдослучайной последовательности соединен с третьим входом схемы И и входом дифференцирующего блока, выход которого соединен с вторым входом схемы И, выход которой соединен с третьим входом сумматора по модулю два, второй вход которого соединен с вторым входом генератора псевдослучайной последовательности, выход ждущего мультивибратора соединен со вторым входом схемы ИЛИ, на приемной стороне последовательно соединенные второй фазовращатель и третий ключ, а также второй двоичный счетчик, выход которого шиной соединен с входом дешифратора, выход которого соединен с управляющим входом третьего ключа, второй вход которого соединен с входом второго фазовращателя и выходом линии задержки, выход третьего ключа соединен с входом демодулятора, при этом второй выход второго генератора тактовых импульсов соединен с входом второго двоичного счетчика.A start-stop communication system containing on the transmitting side a series-connected information source, a shift register, a multiplexer, a relative-phase modulator and a transmitter, the shift register output being connected to the multiplexer input by a bus, a first clock pulse generator and a pseudo-random sequence generator, as well as a carrier generator frequency, the first key and the first binary counter, and the second output of the first clock generator is connected to the clock input of the register shift, and the third output - with the second input of the pseudo-random sequence generator, while the first output of the first clock pulse generator is connected to the installation input of the first binary counter, the output of which is connected via a bus to the control input of the multiplexer, in addition, the counting input of the first binary counter and the control inputs of the first the key and the relative phase modulator are connected, the output of the first key is connected to the signal input of the relative phase modulator, the clock output of the information source is connected to the input the house of the first clock generator, on the receiving side a receiver, a matched filter, an amplitude detector, a drive, a threshold block, a differentiating circuit, a chopper, a pulse shaper, a second clock generator and a memory block, the output of which is the output of the device, as well as a delay line and a demodulator, wherein the output of the matched filter is connected to the input of the delay line, the output of the pulse shaper is connected to the control inputs of the chopper and demodulator, the output of which is connected to the third input of the storage unit, the second output of the second clock pulse generator is connected to the second inputs of the demodulator and the storage unit, the transmitting and receiving sides are connected via a communication line, characterized in that the series-connected NOT circuit is introduced on the transmitting side, AND circuit, waiting a multivibrator and a second key, the output of which is connected to the input of the first key, in addition, a series-connected adder modulo two and an OR circuit, the output of which is connected to the control input the first key, as well as the differentiating unit and the first phase shifter, the output of which is connected to the third input of the second key, and the input - to the second input of the second key and the output of the carrier frequency generator, the clock output of the information source is connected to the input of the NOT circuit, the output of the pseudo-random sequence generator is connected to the third input of the And circuit and the input of the differentiating unit, the output of which is connected to the second input of the And circuit, the output of which is connected to the third input of the adder modulo two, the second input of which is connected to the second input by the generator of the pseudo-random sequence, the output of the waiting multivibrator is connected to the second input of the OR circuit, on the receiving side are the second phase shifter and the third key connected in series, as well as the second binary counter, the output of which is connected to the decoder input by the bus, the output of which is connected to the control input of the third key, the second the input of which is connected to the input of the second phase shifter and the output of the delay line, the output of the third key is connected to the input of the demodulator, while the second output of the second clock pulses connected to the input of the second binary counter.