Claims (1)
Демодулятор сигналов шестнадцатипозиционной квадратурной амплитудной манипуляции, содержащий первый фазовый детектор, первый вход которого подключен к входу устройства и к первому входу первого вычитателя, второй вход которого соединен с выходом первого четырехпозиционного модулятора, первый вход которого соединен с выходом генератора, управляемого напряжением, а второй и третий входы - соответственно с первым и вторым выходами первого решающего устройства, второй вход первого фазового детектора соединен со вторым входом второго фазового детектора и выходом генератора, управляемого напряжением, вход которого соединен с выходом первого фильтра нижних частот, вход которого соединен с выходом второго вычитателя, первый и второй входы которого соединены соответственно с выходами первого и второго перемножителей, первые входы которых соединены соответственно с выходами первого и второго ограничителей, вход первого ограничителя соединен со вторым входом второго перемножителя и вторым выходом второго фазового детектора, вход второго ограничителя соединен со вторым входом первого перемножителя и первым выходом второго фазового детектора, первый вход которого соединен с выходом первого вычитателя, первый, второй, третий и четвертый выходы первого решающего устройства являются соответственно первым, вторым, третьим и четвертым выходами устройства, первый и второй входы третьего вычитателя соединены соответственно с выходами первого вычитателя и второго четырехпозиционного модулятора, первый, второй и третий входы которого соединены, соответственно, с выходом генератора, управляемого напряжением, третьим и четвертым выходами первого решающего устройства, первый, второй, третий и четвертый выходы которого соединены соответственно с первыми входами первого, второго, третьего и четвертого элементов исключающее или, выходы которых являются соответственно пятым, шестым, седьмым и восьмым выходами устройства, а вторые входы соединены, соответственно, с первым, вторым, третьим и четвертым выходами второго решающего устройства, первый и второй входы которого соединены соответственно с первым и вторым выходами третьего фазового детектора, второй вход которого соединен с выходом генератора, управляемого напряжением, а первый вход - с выходом сумматора, первый вход которого соединен с первым входом первого вычитателя, а второй вход - с выходом усилителя, вход которого соединен с выходом третьего вычитателя, каждый фазовый детектор содержит первый и второй перемножители, первый и второй фильтры нижних частот и фазовращатель на 90°, причем первые входы обоих перемножителей соединены с первым входом фазового детектора, второй вход которого соединен со вторым входом первого перемножителя и входом фазовращателя на 90°, выход которого соединен со вторым входом второго перемножителя, выходы первого и второго перемножителей соединены со входами, соответственно, первого и второго фильтров нижних частот, которые являются первым и вторым выходами фазового детектора, каждое решающее устройство содержит первый, второй, третий и четвертый ограничители и первый и второй вычитатели, причем первый вход решающего устройства соединен со входом первого ограничителя и первым входом первого вычитателя, выход которого соединен со входом третьего ограничителя, выход которого является вторым выходом решающего устройства, выход первого ограничителя соединен со вторым входом первого вычитателя и является четвертым выходом решающего устройства, второй вход решающего устройства соединен со входом второго ограничителя и первым входом второго вычитателя, выход которого соединен со входом четвертого ограничителя, выход которого является первым выходом решающего устройства, выход второго ограничителя соединен со вторым входом второго вычитателя и является третьим выходом решающего устройства, отличающийся тем, что он содержит дополнительно первый и второй управляемые усилители, первый, второй и третий счетчики, первый и второй цифро-аналоговые преобразователи, четвертый вычитатель и второй фильтр нижних частот, причем первый и второй выходы первого фазового детектора соединены соответственно с первыми входами первого и второго управляемых усилителей, выходы которых соединены соответственно с первым и вторым входами первого решающего устройства, вторые входы первого и второго управляемых усилителей соединены с выходом второго фильтра нижних частот, вход которого соединен с выходом четвертого вычитателя, первый и второй входы которого соединены, соответственно, с выходами первого и второго цифро-аналоговых преобразователей, входы которых соединены, соответственно, с выходами первого и второго счетчиков, входы которых соединены соответственно с седьмым и восьмым выходами демодулятора, вторые входы первого и второго счетчиков соединены с выходом третьего счетчика.A signal demodulator of sixteen-position quadrature amplitude-shift keying, comprising a first phase detector, the first input of which is connected to the input of the device and to the first input of the first subtracter, the second input of which is connected to the output of the first four-position modulator, the first input of which is connected to the output of the voltage-controlled generator, and the second and the third inputs are, respectively, with the first and second outputs of the first solver, the second input of the first phase detector is connected to the second input of the second phase call detector and the output of the voltage-controlled generator, the input of which is connected to the output of the first low-pass filter, the input of which is connected to the output of the second subtractor, the first and second inputs of which are connected respectively to the outputs of the first and second multipliers, the first inputs of which are connected respectively to the outputs of the first and the second limiter, the input of the first limiter is connected to the second input of the second multiplier and the second output of the second phase detector, the input of the second limiter is connected to the second the course of the first multiplier and the first output of the second phase detector, the first input of which is connected to the output of the first subtractor, the first, second, third and fourth outputs of the first solver are the first, second, third and fourth outputs of the device, the first and second inputs of the third subtractor are connected, respectively with the outputs of the first subtractor and the second four-position modulator, the first, second and third inputs of which are connected, respectively, with the output of the voltage-controlled generator, the third and fourth outputs of the first solver, the first, second, third and fourth outputs of which are connected respectively to the first inputs of the first, second, third and fourth elements exclusive or whose outputs are respectively the fifth, sixth, seventh and eighth outputs of the device, and the second inputs connected, respectively, with the first, second, third and fourth outputs of the second solver, the first and second inputs of which are connected respectively with the first and second outputs of the third phase detector a, the second input of which is connected to the output of the voltage-controlled generator, and the first input - to the output of the adder, the first input of which is connected to the first input of the first subtractor, and the second input - to the output of the amplifier, the input of which is connected to the output of the third subtractor, each phase detector contains the first and second multipliers, the first and second low-pass filters and a 90 ° phase shifter, the first inputs of both multipliers being connected to the first input of the phase detector, the second input of which is connected to the second input of the first ne the multiplier and the input of the phase shifter 90 °, the output of which is connected to the second input of the second multiplier, the outputs of the first and second multipliers are connected to the inputs, respectively, of the first and second low-pass filters, which are the first and second outputs of the phase detector, each solving device contains the first, the second, third and fourth limiters and the first and second subtracters, the first input of the solver connected to the input of the first limiter and the first input of the first subtractor, the output of which n with the input of the third limiter, the output of which is the second output of the solving device, the output of the first limiter is connected to the second input of the first subtractor and is the fourth output of the solving device, the second input of the solving device is connected to the input of the second limiter and the first input of the second subtractor, the output of which is connected to the input the fourth limiter, the output of which is the first output of the deciding device, the output of the second limiter is connected to the second input of the second subtractor and is third the output of the deciding device, characterized in that it further comprises first and second controlled amplifiers, first, second and third counters, first and second digital-to-analog converters, a fourth subtractor and a second low-pass filter, the first and second outputs of the first phase detector being connected respectively, with the first inputs of the first and second controlled amplifiers, the outputs of which are connected respectively with the first and second inputs of the first solver, the second inputs of the first and second controlled luminaires connected to the output of the second low-pass filter, the input of which is connected to the output of the fourth subtractor, the first and second inputs of which are connected, respectively, with the outputs of the first and second digital-to-analog converters, the inputs of which are connected, respectively, with the outputs of the first and second counters, inputs which are connected respectively to the seventh and eighth outputs of the demodulator, the second inputs of the first and second counters are connected to the output of the third counter.