Claims (1)
Устройство для измерения ускорений, содержащее последовательно соединенные чувствительный элемент, датчик угла, полосовой фильтр, усилитель, универсальный JK-триггер один вход которого соединен с выходом усилителя через первую схему согласования (эммитерный повторитель), а другой вход соединен с выходом усилителя через инвертор и вторую схему согласования, ждущие синхронные генераторы, асинхронный RS-триггер,схемы совпадения, первый реверсивный двоичный счетчик, причем один из входов универсального JK-триггера соединен с генератором несущей частоты через последовательно соединенные фазосдвигающую цепь, компаратор и формирователь длительности импульсов, а один из выходов генератора несущей частоты соединен с входом датчика угла, выход которого соединен с усилителем через полосовой фильтр, и дополнительные входы ждущих синхронных генераторов, схем совпадения и первого реверсивного двоичного счетчика соединены с кварцевым генератором через устройство распределения синхроимпульсов, отличающееся тем, что в отрицательную обратную связь введены последовательно по информационным входам с выхода первого реверсивного двоичного счетчика на вход датчика моментов первый, второй, третий регистр стека, первый двоичный умножитель, первая и вторая схема логического умножения И, схемы собирания, второй реверсивный двоичный счетчик, счетчик текущей информации, триггер обратной связи, прецезионный релейный элемент, преобразователь напряжение - ток, причем вторые входы первой и второй схем логического умножения соединены с выходом второго и третьего двоичного умножителя соответственно, третий вход второй схемы логического умножения соединен с выходом второго реверсивного счетчика через последовательно соединенные триггер знака, схему Исключающую ИЛИ, третью схему логического умножения, а третий вход первой схемы логического умножения соединен с выходом схемы Исключающей ИЛИ, второй вход схемы Исключающей ИЛИ соединен с одним из выходов первого регистра стека, вторые входы схем собирания соединены с одним из выходов второго реверсивного двоичного счетчика через элемент задержки, второй вход триггера обратной связи соединен с одним из выходов счетчика интервала преобразования, а другой выход счетчика интервала преобразования соединен с входом счетчика текущей информации, вход второго двоичного умножителя соединен с выходами первого и второго регистра стека через первый сумматор, а третий двоичный умножитель соединен с выходами второго и третьего регистра стека через второй и третий сумматоры, причем один из выходов первого сумматора соединен с входом третьего сумматора, кроме того, дополнительные входы первого, второго, третьего регистра стека, первого, второго, третьего двоичного умножителя, второго реверсивного двоичного счетчика, счетчика текущей информации и счетчика интервала преобразования соединены с выходом устройства распределения синхроимпульсов, и выход со второго реверсивного двоичного счетчика является цифровым кодом, пропорциональным действующему ускорению.An acceleration measuring device comprising a sensing element connected in series, an angle sensor, a band-pass filter, an amplifier, a universal JK trigger, one input of which is connected to the amplifier output through the first matching circuit (emitter follower), and the other input is connected to the amplifier output through an inverter and a second matching circuit, waiting for synchronous generators, asynchronous RS-flip-flop, matching circuits, the first reversible binary counter, moreover, one of the inputs of the universal JK-flip-flop is not connected to the generator frequency channels through a series-connected phase-shifting circuit, a comparator and a pulse shaper, and one of the outputs of the carrier frequency generator is connected to the input of the angle sensor, the output of which is connected to the amplifier through a band-pass filter, and additional inputs of waiting synchronous generators, coincidence circuits, and the first reversible binary counter connected to the crystal oscillator through a clock distribution device, characterized in that the negative feedback is introduced sequentially by inf to the input inputs from the output of the first reversible binary counter to the input of the moment sensor, the first, second, third register of the stack, the first binary multiplier, the first and second logical multiplication circuit AND, the collection circuit, the second reversible binary counter, the current information counter, feedback trigger, precision relay an element, a voltage-current converter, wherein the second inputs of the first and second logical multiplication circuits are connected to the output of the second and third binary multiplier, respectively, the third input of the second circuit logical multiplication is connected to the output of the second reversible counter through a serially connected sign trigger, an exclusive OR circuit, a third logical multiplication circuit, and the third input of the first logical multiplication circuit is connected to the output of the exclusive OR circuit, the second input of the exclusive OR circuit is connected to one of the outputs of the first register of the stack , the second inputs of the collection circuits are connected to one of the outputs of the second reversible binary counter through a delay element, the second input of the feedback trigger is connected to one of the output to the conversion interval counter, and the other output of the conversion interval counter is connected to the input of the current information counter, the input of the second binary multiplier is connected to the outputs of the first and second register of the stack through the first adder, and the third binary multiplier is connected to the outputs of the second and third register of the stack through the second and third adders, moreover, one of the outputs of the first adder is connected to the input of the third adder, in addition, additional inputs of the first, second, third register of the stack, first, second, third a binary multiplier, a second reversible binary counter, a current information counter and a conversion interval counter are connected to the output of the clock distribution device, and the output from the second reversible binary counter is a digital code proportional to the effective acceleration.