[go: up one dir, main page]

RU2000117391A - ELECTRONIC COMPUTING DEVICE - Google Patents

ELECTRONIC COMPUTING DEVICE

Info

Publication number
RU2000117391A
RU2000117391A RU2000117391/09A RU2000117391A RU2000117391A RU 2000117391 A RU2000117391 A RU 2000117391A RU 2000117391/09 A RU2000117391/09 A RU 2000117391/09A RU 2000117391 A RU2000117391 A RU 2000117391A RU 2000117391 A RU2000117391 A RU 2000117391A
Authority
RU
Russia
Prior art keywords
triggers
counters
trigger
additional
inputs
Prior art date
Application number
RU2000117391/09A
Other languages
Russian (ru)
Other versions
RU2192037C2 (en
Inventor
Михаил Сергеевич Беллавин
Original Assignee
Михаил Сергеевич Беллавин
Filing date
Publication date
Application filed by Михаил Сергеевич Беллавин filed Critical Михаил Сергеевич Беллавин
Priority to RU2000117391/09A priority Critical patent/RU2192037C2/en
Priority claimed from RU2000117391/09A external-priority patent/RU2192037C2/en
Publication of RU2000117391A publication Critical patent/RU2000117391A/en
Application granted granted Critical
Publication of RU2192037C2 publication Critical patent/RU2192037C2/en

Links

Claims (1)

Электронно-вычислительное устройство, содержащее n кольцевых счетчиков по n D-триггеров в каждом счетчике, в которых прямой выход последнего n D-триггера соединен с входом первого триггера, отличающееся тем, что в нем имеется цепочка дополнительных D-триггеров, в которой вход D первого дополнительного триггера соединен с прямым выходом n-1 триггера n счетчика, вход D второго дополнительного триггера соединен с прямым выходом n-2 триггера n-1 счетчика через первый дополнительный ключ, управляющий электрод которого соединен с инверсным выходом первого дополнительного триггера, вход D третьего дополнительного триггера соединен с прямым выходом n-3 триггера n-2 счетчика через второй дополнительный ключ, управляющий электрод которого соединен с инверсным выходом второго дополнительного триггера, . . . вход D последнего n-2 дополнительного триггера соединен с прямым выходом второго триггера третьего счетчика через n-3 дополнительный ключ, управляющий электрод которого соединен с инверсным выходом предыдущего n-3 дополнительного триггера и в которой прямой выход первого дополнительного триггера соединен с входом D n триггера n счетчика и с управляющими электродами n-2 ключей, соединяющих прямые выходы n-1 триггеров с входами D n триггеров n-1 счетчиков, а его инверсный выход соединен с управляющими электродами n-2 ключей, соединяющих прямые выходы n-1 триггеров с входами D первых триггеров n-1 счетчиков, прямой выход второго дополнительного триггера соединен с управляющим электродом n-3 ключа, соединяющего входы синхронизации С триггеров n-1 и n счетчиков с генератором тактовых импульсов и с управляющими электродами n-3 ключей, соединяющих прямые выходы n-2 триггеров с D входами n-1 триггеров n-2 счетчиков, а его инверсный выход соединен с управляющими электродами n-3 ключей, соединяющих прямые выходы n-2 триггеров с D входами первых триггеров n-2 счетчиков, . . . прямой выход последнего n-2 дополнительного триггера соединен с управляющим электродом первого ключа, соединяющего входы синхронизации триггеров, кроме первого и второго, всех счетчиков и соединен с управляющими электродами первых ключей, соединяющих прямые выходы вторых триггеров с D входами третьих триггеров первого и второго счетчиков, а его инверсный выход соединен с управляющими электродами первых ключей, соединяющих прямые выходы вторых триггеров с D входами первых триггеров первого и второго счетчиков, входы синхронизации С триггеров счетчиков и дополнительных триггеров соединены с генератором тактовых импульсов через выключатель, генератор импульсов большой длительности соединен через выключатель с входами S первого триггера первого счетчика второго триггера второго счетчика, . . . n триггера n счетчика и входами R остальных триггеров счетчиков и дополнительных триггеров, прямые выходы триггеров первого, второго . . . n счетчиков соединены соответственно с первым, вторым . . . n оперативными устройствами, которые связаны через сумматоры с узлом сравнения и с регистром, соединенным через преобразователи кода с индикаторами, кроме этого прямые выходы триггеров первого, второго . . . n счетчиков соединены соответственно с первым, вторым . . . n регистрами, связанными через преобразователи кода с индикаторами.An electronic computing device containing n ring counters of n D-flip-flops in each counter, in which the direct output of the last n D-flip-flops is connected to the input of the first trigger, characterized in that it has a chain of additional D-flip-flops, in which the input D the first additional trigger is connected to the direct output of n-1 trigger n of the counter, the input D of the second additional trigger is connected to the direct output of n-2 trigger n-1 of the counter through the first additional key, the control electrode of which is connected to the inverse output of Vågå additional trigger input of the third D flip-flop is connected to an additional direct access to n-3, n-2 flip-flop of the counter through a second additional key, the control electrode of which is connected to the inverted output of the second additional trigger. . . the input D of the last n-2 additional trigger is connected to the direct output of the second trigger of the third counter via an n-3 additional key, the control electrode of which is connected to the inverse output of the previous n-3 additional trigger and in which the direct output of the first additional trigger is connected to the input D n of the trigger n counters and with control electrodes of n-2 keys connecting the direct outputs of n-1 triggers to inputs D n of triggers of n-1 counters, and its inverse output is connected to control electrodes of n-2 keys connecting the direct output s of n-1 triggers with inputs D of the first triggers of n-1 counters, the direct output of the second additional trigger is connected to the control electrode n-3 of the key connecting the synchronization inputs C of triggers n-1 and n counters with a clock generator and control electrodes n- 3 keys connecting the direct outputs of n-2 triggers with D inputs of n-1 triggers of n-2 counters, and its inverse output is connected to the control electrodes of n-3 keys connecting direct outputs of n-2 triggers with D inputs of the first triggers n-2 counters. . . the direct output of the last n-2 additional trigger is connected to the control electrode of the first key connecting the trigger synchronization inputs, except for the first and second, all counters and is connected to the control electrodes of the first keys connecting the direct outputs of the second triggers with D inputs of the third triggers of the first and second counters, and its inverse output is connected to the control electrodes of the first keys, connecting the direct outputs of the second triggers with D inputs of the first triggers of the first and second counters, synchronization inputs C trig counters and additional triggers are connected to the clock generator via a switch, a long pulse generator is connected via a switch to the inputs S of the first trigger of the first counter of the second trigger of the second counter,. . . n flip-flops n counters and inputs R of the remaining flip-flops counters and additional triggers, direct outputs of the triggers of the first, second. . . n counters are connected respectively with the first, second. . . n operational devices that are connected through adders with a comparison node and with a register connected via code converters with indicators, in addition, the direct outputs of the triggers of the first and second. . . n counters are connected respectively with the first, second. . . n registers connected through code converters with indicators.
RU2000117391/09A 2000-06-26 2000-06-26 Electronic computing device RU2192037C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2000117391/09A RU2192037C2 (en) 2000-06-26 2000-06-26 Electronic computing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2000117391/09A RU2192037C2 (en) 2000-06-26 2000-06-26 Electronic computing device

Publications (2)

Publication Number Publication Date
RU2000117391A true RU2000117391A (en) 2002-06-10
RU2192037C2 RU2192037C2 (en) 2002-10-27

Family

ID=20237177

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2000117391/09A RU2192037C2 (en) 2000-06-26 2000-06-26 Electronic computing device

Country Status (1)

Country Link
RU (1) RU2192037C2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2328767C1 (en) * 2006-12-13 2008-07-10 Михаил Сергеевич Беллавин Computer device
RU2435195C1 (en) * 2010-08-16 2011-11-27 Михаил Сергеевич Беллавин Electronic computer

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS592143A (en) * 1982-06-29 1984-01-07 Hitachi Ltd information processing equipment
SU1755650A1 (en) * 1988-11-21 1994-08-30 В.Г. Евстигнеев Device for computing functions
JPH07109976B2 (en) * 1989-02-23 1995-11-22 エルエスアイ・ロジック株式会社 Arithmetic device using digital filter
RU2035064C1 (en) * 1992-12-30 1995-05-10 Институт точной механики и вычислительной техники им.С.А.Лебедева РАН Computing unit
RU2129299C1 (en) * 1993-12-28 1999-04-20 Дагестанский Политехнический Институт Transputer gate for homogeneous polynomial calculation network
RU2132083C1 (en) * 1998-02-18 1999-06-20 Военная академия связи Device for calculations
RU2131145C1 (en) * 1998-06-16 1999-05-27 Закрытое акционерное общество Научно-технический центр "Модуль" Neural processor, device for calculation of saturation functions, calculating unit and adder

Similar Documents

Publication Publication Date Title
RU2000117391A (en) ELECTRONIC COMPUTING DEVICE
KR930020842A (en) Trigger signal generator circuit
RU97110500A (en) PARALLEL CODE CONVERTER TO SERIAL
RU2328767C1 (en) Computer device
RU2192037C2 (en) Electronic computing device
SU621103A1 (en) Counter
RU2000115400A (en) PRIORITY DEVICE
SU834860A1 (en) Triangular voltage generator
RU99118604A (en) TIMER WITH CONTROL
RU2003122139A (en) WALSH FUNCTION GENERATOR
SU723554A1 (en) Information input-output arrangement
SU1338059A1 (en) Pulse counter
SU1522411A1 (en) Binary-to-binary-decimal code converter
SU744568A2 (en) Parallel accumulator
SU734676A1 (en) Readout device
SU617846A1 (en) Divider of frequency by six
RU2003127107A (en) DELAY TIME CORRELATION DISCRIMINATOR
SU1522233A2 (en) Device for solving algebraic equations
SU370606A1 (en) DEVICE FOR THE ADDITION OF NUMBERS PRESENTED BY A PHASE-PULSE DECIMAL CODE
RU95114730A (en) TIMER WITH CONTROL
SU656056A1 (en) Arrangement for raising to the power
SU1182639A1 (en) Multichannel pulse generator
RU2261469C1 (en) Accumulation-type adder
RU2005127616A (en) DISCRETE AGREED FILTER
SU1587498A1 (en) Device for multiplying binary numbers