Claims (1)
Электронно-вычислительное устройство, содержащее n кольцевых счетчиков по n D-триггеров в каждом счетчике, в которых прямой выход последнего n D-триггера соединен с входом первого триггера, отличающееся тем, что в нем имеется цепочка дополнительных D-триггеров, в которой вход D первого дополнительного триггера соединен с прямым выходом n-1 триггера n счетчика, вход D второго дополнительного триггера соединен с прямым выходом n-2 триггера n-1 счетчика через первый дополнительный ключ, управляющий электрод которого соединен с инверсным выходом первого дополнительного триггера, вход D третьего дополнительного триггера соединен с прямым выходом n-3 триггера n-2 счетчика через второй дополнительный ключ, управляющий электрод которого соединен с инверсным выходом второго дополнительного триггера, . . . вход D последнего n-2 дополнительного триггера соединен с прямым выходом второго триггера третьего счетчика через n-3 дополнительный ключ, управляющий электрод которого соединен с инверсным выходом предыдущего n-3 дополнительного триггера и в которой прямой выход первого дополнительного триггера соединен с входом D n триггера n счетчика и с управляющими электродами n-2 ключей, соединяющих прямые выходы n-1 триггеров с входами D n триггеров n-1 счетчиков, а его инверсный выход соединен с управляющими электродами n-2 ключей, соединяющих прямые выходы n-1 триггеров с входами D первых триггеров n-1 счетчиков, прямой выход второго дополнительного триггера соединен с управляющим электродом n-3 ключа, соединяющего входы синхронизации С триггеров n-1 и n счетчиков с генератором тактовых импульсов и с управляющими электродами n-3 ключей, соединяющих прямые выходы n-2 триггеров с D входами n-1 триггеров n-2 счетчиков, а его инверсный выход соединен с управляющими электродами n-3 ключей, соединяющих прямые выходы n-2 триггеров с D входами первых триггеров n-2 счетчиков, . . . прямой выход последнего n-2 дополнительного триггера соединен с управляющим электродом первого ключа, соединяющего входы синхронизации триггеров, кроме первого и второго, всех счетчиков и соединен с управляющими электродами первых ключей, соединяющих прямые выходы вторых триггеров с D входами третьих триггеров первого и второго счетчиков, а его инверсный выход соединен с управляющими электродами первых ключей, соединяющих прямые выходы вторых триггеров с D входами первых триггеров первого и второго счетчиков, входы синхронизации С триггеров счетчиков и дополнительных триггеров соединены с генератором тактовых импульсов через выключатель, генератор импульсов большой длительности соединен через выключатель с входами S первого триггера первого счетчика второго триггера второго счетчика, . . . n триггера n счетчика и входами R остальных триггеров счетчиков и дополнительных триггеров, прямые выходы триггеров первого, второго . . . n счетчиков соединены соответственно с первым, вторым . . . n оперативными устройствами, которые связаны через сумматоры с узлом сравнения и с регистром, соединенным через преобразователи кода с индикаторами, кроме этого прямые выходы триггеров первого, второго . . . n счетчиков соединены соответственно с первым, вторым . . . n регистрами, связанными через преобразователи кода с индикаторами.An electronic computing device containing n ring counters of n D-flip-flops in each counter, in which the direct output of the last n D-flip-flops is connected to the input of the first trigger, characterized in that it has a chain of additional D-flip-flops, in which the input D the first additional trigger is connected to the direct output of n-1 trigger n of the counter, the input D of the second additional trigger is connected to the direct output of n-2 trigger n-1 of the counter through the first additional key, the control electrode of which is connected to the inverse output of Vågå additional trigger input of the third D flip-flop is connected to an additional direct access to n-3, n-2 flip-flop of the counter through a second additional key, the control electrode of which is connected to the inverted output of the second additional trigger. . . the input D of the last n-2 additional trigger is connected to the direct output of the second trigger of the third counter via an n-3 additional key, the control electrode of which is connected to the inverse output of the previous n-3 additional trigger and in which the direct output of the first additional trigger is connected to the input D n of the trigger n counters and with control electrodes of n-2 keys connecting the direct outputs of n-1 triggers to inputs D n of triggers of n-1 counters, and its inverse output is connected to control electrodes of n-2 keys connecting the direct output s of n-1 triggers with inputs D of the first triggers of n-1 counters, the direct output of the second additional trigger is connected to the control electrode n-3 of the key connecting the synchronization inputs C of triggers n-1 and n counters with a clock generator and control electrodes n- 3 keys connecting the direct outputs of n-2 triggers with D inputs of n-1 triggers of n-2 counters, and its inverse output is connected to the control electrodes of n-3 keys connecting direct outputs of n-2 triggers with D inputs of the first triggers n-2 counters. . . the direct output of the last n-2 additional trigger is connected to the control electrode of the first key connecting the trigger synchronization inputs, except for the first and second, all counters and is connected to the control electrodes of the first keys connecting the direct outputs of the second triggers with D inputs of the third triggers of the first and second counters, and its inverse output is connected to the control electrodes of the first keys, connecting the direct outputs of the second triggers with D inputs of the first triggers of the first and second counters, synchronization inputs C trig counters and additional triggers are connected to the clock generator via a switch, a long pulse generator is connected via a switch to the inputs S of the first trigger of the first counter of the second trigger of the second counter,. . . n flip-flops n counters and inputs R of the remaining flip-flops counters and additional triggers, direct outputs of the triggers of the first, second. . . n counters are connected respectively with the first, second. . . n operational devices that are connected through adders with a comparison node and with a register connected via code converters with indicators, in addition, the direct outputs of the triggers of the first and second. . . n counters are connected respectively with the first, second. . . n registers connected through code converters with indicators.