[go: up one dir, main page]

JPH038617B2 - - Google Patents

Info

Publication number
JPH038617B2
JPH038617B2 JP58106895A JP10689583A JPH038617B2 JP H038617 B2 JPH038617 B2 JP H038617B2 JP 58106895 A JP58106895 A JP 58106895A JP 10689583 A JP10689583 A JP 10689583A JP H038617 B2 JPH038617 B2 JP H038617B2
Authority
JP
Japan
Prior art keywords
signal
terminal
interrupt
mode
return
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58106895A
Other languages
English (en)
Other versions
JPS59231947A (ja
Inventor
Osamu Akiba
Yoshiharu Suzuki
Motoharu Terada
Takashi Saeki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP10689583A priority Critical patent/JPS59231947A/ja
Publication of JPS59231947A publication Critical patent/JPS59231947A/ja
Publication of JPH038617B2 publication Critical patent/JPH038617B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Small-Scale Networks (AREA)

Description

【発明の詳細な説明】 〔技術分野〕 本発明は時分割多重伝送システムに関するもの
である。
〔背景技術〕
従来、この種の時分割多重伝送システムは第1
図に示すように、中央制御装置1にそれぞれ個有
アドレスを有する複数個の端末器2を同一の信号
線3を介して接続し、中央制御装置1から固有ア
ドレスをアドレスデータとする伝送信号を送出し
て端末器2を個別に呼出し、中央制御装置1と被
呼出端末器2との間で制御データ、監視データな
どのデータの授受を行なうようになつていた。第
2図は伝送信号のフオーマツトの一例を示すもの
で、PSはスタート信号、VAはアドレスデータを
伝送するアドレス信号、VCは制御データを伝送
する制御信号、VWは返送待機期間を設定する返
送待機信号であり、伝送信号はパルス巾変調され
た複極信号である。
いま、端末器2では自己の個有アドレスに一致
するアドレスデータを含む伝送信号が受信される
と、その伝送信号の制御データを取込んで制御出
力CSを出力して負荷を制御するとともに、返送
待機信号VWにて設定される返送待機期間に監視
入力WSに基く監視データなどを中央制御装置1
に返送する返送信号RSを送出する。ところで、
この種の時分割多重伝送システムは各端末器2を
サイクリツクに順次アクセスするため端末器数が
増加するとそれにつれて全端末器2…をアクセス
するに要する時間が長くなつて、端末器2…に監
視入力WSの変化があつてからの応答が遅くなつ
て実用上種々の不都合が発生するという問題があ
つた。すなわち、頻繁に入力の変化する端末器2
に対しても極くまれにしか入力の変化がない端末
器2に対しても同様にアクセスして監視入力WS
の状態をチエツクしているために無駄なアクセス
が多くなり、頻繁に入力のある端末器2をアクセ
スする頻度が下がり、例えば壁スイツチ型の端末
器2を操作しても、対応する照明負荷の制御に時
間がかかり使用者に異和感を与えるという問題が
あつた。
〔発明の目的〕
本発明はこのような問題点に鑑みて為されたも
ので、その目的とするところは監視入力に変化が
発生すると当該端末器より中央制御装置に対して
割込要求信号を出し、中央制御装置側で割込ポー
リングモードに移行して割込要求があつた端末器
から返送される監視データを読み込んで対応処理
することによつて監視入力があつてから中央制御
装置が応答するまでの時間を短縮するとともに、
割込要求信号の発信を禁止するか否かを選択する
割込禁止選択手段を設けることにより、緊急を要
しない監視入力による割込要求を排除して他の監
視入力に対する応答をより早くすることにある。
〔発明の開示〕
実施例 第3図は中央制御装置1から送る伝送信号のフ
オーマツトを示し、スタート信号PSの前に割込要
求信号の返送待機信号VSを設けるとともにスタ
ート信号PSとアドレス信号VAとの間に通常時の
個別ポーリングモードか割込ポーリングモードか
を指定するモード信号VMを設け、これらを1組
とした伝送信号が中央制御装置1から送信され
る。ここで通常の個別ポーリングモードとは前記
従来例と同様予め定めた所定(又は全体)の端末
器2を順次アクセスして制御監視を行なうモード
を言い、割込ポーリングモードとは後述するとこ
ろの端末器2をブロツク単位でアクセスして監視
を行なうモードを言う。端末器2は第4図に示す
ように監視入力WSの変化検出を行なう監視入力
変化検出回路2aを有し、該監視入力変化検出回
路2aが監視入力WSの変化を検出すると割込信
号ISを端末信号処理回路2bに出力する。端末信
号処理回路2bは前記伝送信号の割込要求待機信
号VSの受信中に信号線3を介して割込要求信号
IRQを中央制御装置1へ送出するようになつてい
る。スイツチなどにより形成される割込選択手段
4は割込要求信号IRQの発信を禁止するか否かを
選択するもので、端末器2は割込選択信号E/D
が“1”の場合には監視入力の変化時に割込要求
信号IRQを出力する高速応答モードで動作し、割
込選択信号E/Dが“0”の場合は割込要求信号
IRQを出力しない低速応答モードで動作する。但
し、低速応答モードで動作している場合にはタイ
マにより定期的に監視入力の変化の有無が個別ポ
ーリングモードでチエツク(以後タイマモードと
称する。)される。また、端末処理回路2bは監
視入力WSを取込んで監視データを返送待機信号
VWの受信中に返送信号RSとして中央制御装置1
へ送出させたり、或いはアドレス信号VAのアド
レスデータが設定アドレスと一致したときに次の
制御信号VCの制御データを読み取つて制御出力
CSを出力し負荷を制御したりする端末器2とし
ての演算制御動作を行なうものである。また各端
末器2は第5図に示すようにブロツク区分化され
て、上述の割込ポーリングモード時にはブロツク
ごとにアクセスされるようになつており、例えば
アドレス信号VAが8ビツトとすると上位4ビツ
トが同じ端末器2群、つまり16個ごとに1ブロツ
クとして16ブロツクに分割され、割込ポーリング
モード時には送られてくるブロツク呼出用の上位
4ビツトのアドレスデータが一致すると、これら
ブロツクの各端末器2は同時に呼出され、呼出さ
れた端末器2の内監視入力変換検出回路2aの割
込信号が出力している端末器2では自己のアドレ
スの下位4ビツトを返送待機信号VWの受信中に
中央制御装置1へ送出するようになつている。こ
の下位4ビツトのデータは次のような方法によつ
て送出される。つまり返送信号を8ビツトで設定
してアドレスの下位4ビツトの各ビツトの論理値
データを2ビツトのコード信号で形成し、例えば
論理値“1”であれば“10”のコード信号を、ま
た論理値“0”であれば“01”のコード信号を割
当てるのである。従つて“0000”である下位4ビ
ツトのアドレスデータは“01”“01”“01”“01”
の8ビツトの返送信号RSとなり、また“1100”
である下位4ビツトのアドレスデータは“10”
“10”“01”“01”の8ビツトの返送信号となる。
ここで返送信号RSは論理値“1”であれば巾広
のパルスで、論理値“0”であれば巾狭のパルス
で夫々1ビツトの信号を構成するため、例えばア
ドレスの下位の4ビツトのデータの内所定ビツト
の値が“1”であると、これに対応する返送信号
RSは第6図aで示すように“10”の2ビツトの
信号となり、一方所定ビツトの値が“0”である
と、これに対応する返送信号RSは第6図bのよ
うに“01”の2ビツトの信号となる。従つてこれ
らの信号が同時に送出されると、信号線3上に送
出される前記所定ビツトに対応した返送信号RS
は“11”となる。この“11”のコード信号は論理
値“1”、“0”を示さないため、中央制御装置1
ではこのコード信号を検出することにより複数の
端末器2から同時に返送信号RSがあつたことを
判定できることになるわけである。ところで、中
央制御装置1は返送された下位4ビツトのアドレ
スデータとブロツク呼出用の上位4ビツトのアド
レスデータとを合成して割込要求信号IRQを発信
した割込要求端末器2を特定し、その割込要求端
末器2に対して個別呼出しモードの伝送信号を送
つて監視データを返送させるようになつている。
但し、複数の端末器2から同時に返送信号RSが
あつた場合、割込要求端末器2を特定することが
できないので、そのブロツクの端末器2をそれぞ
れ個別ポーリングモードで呼出して監視データを
返送させてチエツクする。この場合、返送信号
RSにて割込ステータスSTも同時に返送されてお
り、この割込ステータスSTが“1”になつてお
れば入力が変化したことすなわち割込要求端末器
2であることを示している。このようにして、割
込要求端末器2の監視データを返送させて取込ん
だ後、中央制御装置1からは割込要求端末器2の
割込ステータスSTを“0”にリセツトする割込
確認モード(モード信号VMにて所定モードを伝
送)の伝送信号を送り、端末器2の割込動作を解
除して割込動作を完了する。
以下、実施例の動作について第7図および第8
図のフローチヤートを用いて説明する。いま、中
央制御装置1の動作がスタートすると、第7図a
に示すようにまず最初に(71)で低速応答モード
に設定されている端末器2のチエツクタイミング
を設定するタイマが“1”であるかどうかがチエ
ツクされ、タイマが“0”であれば(73)で割込
ポーリングモード(以下IRQモードと称する)か
どうかがチエツクされる。一方、タイマが“1”
であれば(72)でタイマフラツグFTが“1”に
セツトされるとともにタイマモードで監視入力を
チエツクする端末器2のアドレスデータATtが
セツトされ、(73)でIRQモードかどうかがチエ
ツクされる。ここに、IRQモードとなるのは、
(78)で割込要求信号IRQの“1”が検出され、
(79)でIRQモードが設定されるとともにIRQモ
ードでチエツクすべき端末器2ブロツクのアドレ
スAHiが設定された場合である。ところで、ス
タート時にはFTが“0”、IRQが“0”であるの
で、(752)で個別ポーリングモード(以下MZP
モードと称する)の伝送信号を各端末器2に順次
サイクリツクに伝送するとともに、(753)で各端
末器2からの返送信号RSを受信し、さらに(78)
でIRQが“1”かどうかをチエツクする。もし
IRQが“1”であれば、IRQモードが設定され、
次のルーチンで(741)に移りIRQモードの伝送
信号を送出するとともに(751)で端末器2から
の返送信号RSを受信して(761)のポーリング処
理サブルーチンSUBに移行する。なお、この場
合IRQ=1がFT=1に対して優先度が高いので、
FTが“1”であつてもIRQモード動作が優先的に
行なわれる。次にFTが“1”であつて、IRQモー
ド動作が完了するかあるいはIRQが“0”である
とき、(753)でタイマモードの伝送信号が低速応
答モードの端末器2に対して送出され、(764)で
返送信号RSを受信し、(774)でポーリング処理
サブルーチンSUBを実行する。なお、実施例で
はタイマモード動作はIRQモード動作と略同一で
ある。第7図bはポーリング処理サブルーチン
SUBのフローチヤートであり、(S1)で前に送出
した伝送信号がブロツク毎に端末器2を呼出すブ
ロツクポーリングモードかどうかをチエツクし、
ブロツクポーリングモードの場合には(S31)で
返送信号RSのチエツクをし、返信がないときポ
ーリングしたブロツク内にIRQを発した端末器2
がないものと判断し、(S33)でアドレスAHを1
だけアツプするとともに(S36)でタイマモード
かどうかをチエツクし、タイマモードでないとき
RETする。一方、返信があつた場合には(S32)
で返送信号RSの重複の有無をチエツクし、重複
がない場合には(S35)で返送されたアドレスデ
ータの下位4ビツトに基いて特定される端末器2
を直接呼出すためのMZPモードの伝送信号のア
ドレスデータ(8ビツト)を設定してリターン
(RET)する。また、返送信号RSが重複してい
る場合には(S34)でブロツク内の端末器2を個
別に呼出すMZPモードの伝送信号の下位4ビツ
トのアドレスデータALを“0”にセツトしてリ
ターン(RET)する。ここに(S34)(S35)
(S33)でそれぞれ設定されたアドレスデータは
(741)(752)(753)で使用される。次に(S21)
でMZPモードかどうかがチエツクされ、MZPモ
ードであれば、(S22)で返信の有無がチエツク
され、続いて(S24)で割込ステータスSTが
“1”になつているかどうかすなわち割込要求端
末器2からの返信かどうかがチエツクされSTが
“1”であれば、(S25)で返信された監視データ
を監視入力の変化としてデータ処理し、IRQモー
ドであれば(S27)でIRQモードを解除してリタ
ーン(RET)する。もしタイマモードであれば
(S28)でモードをポーリングモードに設定し、
次のルーチンの(S36)(S37)でタイマモードで
監視すべき端末器2のアクセスが完了したかをチ
エツクし、完了しておれば(S38)でタイマフラ
ツグFTを“0”にしてリターン(RET)する。
第8図は端末器2の動作を示すフローチヤート
であり、(81)で伝送信号を受信すると、まず
(82)でモード信号VMに基いて通常のMZPモー
ドかどうかがチエツクされ、通常のMZPモード
である場合(831)でアドレスチエツクが行なわ
れ、アドレス一致が得られたとき、(832)〜
(834)で割込フラツグが“1”かどうかをチエツ
クするとともに割込ステータスSTをセツトし、
(835)で監視データと割込ステータスSTとより
なる返送信号RSを送出する。続いて(836)で伝
送信号の制御データに基いた負荷制御用の制御出
力を形成する。次に、MZPモードでない場合、
(84)で割込確認モード(以下ACKモードと称す
る)かIRQモードかがチエツクされ、ACKモー
ドの場合には(852)でアドレスチエツクが行な
われアドレス一致が得られると(862)で割込フ
ラツグが“0”にリセツトされ割込動作を完了す
る。一方、IRQモードの場合、(851)で上位アド
レスが比較され、上位アドレスの一致が得られる
と、(861)で割込フラツグが“1”かどうかをチ
エツクし、“1”であれば(862)で返送信号RS
としてアドレスの下位データ(4ビツト)を送出
する。次に(871)では割込選択信号E/Dが
“1”かどうかをチエツクしており、“1”であれ
ば(872)で監視入力を検出するとともに(873)
で監視入力の変化があるかどうかをチエツクし、
変化があれば(874)で割込フラツグを“1”に
セツトする。このようにして割込フラツグが
“1”にセツトされると、(875)(876)で割込要
求信号の返送待機期間がチエツクされて割込要求
信号IRQが所定のタイミングで送出される。とこ
ろで、割込選択信号E/Dが“0”であれば
(871)〜(876)の処理は行なわれず、監視入力
が変化しても割込要求信号IRQが発生されること
がない。したがつて、低速応答であつてもかまわ
ない監視用端末器2の割込選択信号E/Dを
“0”に設定しておくことにより、緊急を要しな
い監視入力の変化による割込要求を排除すること
ができ、割込選択信号E/Dが“1”となつてい
る高速応答用の他の端末器の監視入力の変化に対
してより高速に応答できることになる。
〔発明の効果〕
本発明は上述のように、中央制御装置に信号線
を介して多数の端末器を接続し、端末器を個別に
呼出す個別呼出用アドレスデータ、制御データお
よび返送待機期間を設定する返送待機信号を中央
制御装置から順次サイクリツクに伝送することに
より被呼出端末器に制御データを伝送するととも
に返送待機期間に被呼出端末器から中央制御装置
に監視データを返送させる個別ポーリングモード
と、端末器から監視入力の変化時に発信される割
込要求信号が受信されたとき端末器群をブロツク
毎に呼出すブロツク呼出用アドレスデータおよび
返送待機信号を中央制御装置から伝送することに
より割込要求端末器からアドレスデータを返送さ
せるとともに該割込要求端末器を個別に呼出して
監視データを返送させる割込ポーリングモードと
を切換自在とし、端末器に割込要求信号の発信を
禁止するか否かを選択する割込選択手段を設ける
とともに、中央制御装置から割込要求信号の発信
が禁止された端末器を適宜個別ポーリングモード
にて呼出して監視データを返送させるようにした
ものであり、監視入力に変化が発生すると当該端
末器より中央制御装置に対して割込要求信号を出
し、中央制御装置で割込ポーリングモードに移行
して割込要求があつた端末器から返送される監視
データを読み込んで対応処理するようにしている
ので、監視入力があつてから中央制御装置が応答
するまでの時間を短縮することができるととも
に、割込要求信号の発信を禁止するか否かを選択
する割込禁止選択手段を設けているので、緊急を
要しない監視入力による割込要求を排除して他の
監視入力に対する応答をより早くすることができ
るという利点がある。
【図面の簡単な説明】
第1図は時分割多重遠隔制御システムの概略構
成図、第2図は同上の伝送信号のフオーマツトの
説明図、第3図は本発明一実施例の伝送信号のフ
オーマツトの説明図、第4図は同上の端末器の概
略ブロツク図、第5図は同上に用いるブロツク化
の説明用の概略構成図、第6図a〜cは同上の端
末器の返送信号の説明用の波形図、第7図a,b
は同上の中央制御装置のフローチヤート、第8図
は同上の端末器のフローチヤートであり、1は中
央制御装置、2は端末器、3は信号線、4は割込
選択手段である。

Claims (1)

    【特許請求の範囲】
  1. 1 中央制御装置に信号線を介して多数の端末器
    を接続し、端末器を個別に呼出す個別呼出用アド
    レスデータ、制御データおよび返送待機期間を設
    定する返送待機信号を中央制御装置から順次サイ
    クリツクに伝送することにより、被呼出端末器に
    制御データを伝送するとともに返送待機期間に被
    呼出端末器から中央制御装置に監視データを返送
    させる個別ポーリングモードと、端末器から監視
    入力の変化時に発信される割込要求信号が受信さ
    れたとき端末器群をブロツク毎に呼出すブロツク
    呼出用アドレスデータおよび返送待機信号を中央
    制御装置から伝送することにより割込要求端末器
    からアドレスデータを返送させるとともに該割込
    要求端末器を個別に呼出して監視データを返送さ
    せる割込ポーリングモードとを切換自在とし、端
    末器に割込要求信号の発信を禁止するか否かを選
    択する割込選択手段を設けるとともに、中央制御
    装置から割込要求信号の発信が禁止された端末器
    を適宜個別ポーリングモードにて呼出して監視デ
    ータを返送させるようにして成る時分割多重伝送
    システム。
JP10689583A 1983-06-15 1983-06-15 時分割多重伝送システム Granted JPS59231947A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10689583A JPS59231947A (ja) 1983-06-15 1983-06-15 時分割多重伝送システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10689583A JPS59231947A (ja) 1983-06-15 1983-06-15 時分割多重伝送システム

Publications (2)

Publication Number Publication Date
JPS59231947A JPS59231947A (ja) 1984-12-26
JPH038617B2 true JPH038617B2 (ja) 1991-02-06

Family

ID=14445201

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10689583A Granted JPS59231947A (ja) 1983-06-15 1983-06-15 時分割多重伝送システム

Country Status (1)

Country Link
JP (1) JPS59231947A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61170159A (ja) * 1985-01-24 1986-07-31 Nippon Telegr & Teleph Corp <Ntt> 多元接続方式

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5242338B2 (ja) * 1971-12-16 1977-10-24
JPS5242490B2 (ja) * 1972-10-23 1977-10-25
JPS5654106B2 (ja) * 1974-12-13 1981-12-23
JPS57190442A (en) * 1981-05-18 1982-11-24 Nec Corp Branch line communication system

Also Published As

Publication number Publication date
JPS59231947A (ja) 1984-12-26

Similar Documents

Publication Publication Date Title
JPH0141075B2 (ja)
JPH0325103B2 (ja)
JPH0817394B2 (ja) 時分割多重伝送システムの割込処理方式
JPH038617B2 (ja)
JPS6340079B2 (ja)
JP2793811B2 (ja) 遠隔監視制御システム
JP3108478B2 (ja) 多重伝送システムの割込処理方法
JP3069409B2 (ja) 多重伝送システムの割込応答時間の自己診断方法
JP3351885B2 (ja) 遠隔監視制御システム
JPH0342757B2 (ja)
JP3151966B2 (ja) バス制御装置
JPS6019819B2 (ja) バス使用権制御方式
JPH0417595B2 (ja)
JPH0561824B2 (ja)
JP2905572B2 (ja) 時分割多重伝送システムの割込処理方式
JPH027240B2 (ja)
JPS6322515B2 (ja)
JPH0351141B2 (ja)
JPH0720284B2 (ja) 時分割多重信号伝送方式
JPH04123692A (ja) 時分割多重伝送システムの割込処理方式
JPH04269099A (ja) 多重伝送システムの割込解除方式
JP2642676B2 (ja) 遠隔監視制御システム
JPH07101877B2 (ja) 端末装置
JPS61245740A (ja) 時分割多重伝送方式
JPH0720285B2 (ja) 時分割多重伝送方式