JPH0944281A - デジタル入力信号の多重入力装置 - Google Patents
デジタル入力信号の多重入力装置Info
- Publication number
- JPH0944281A JPH0944281A JP19747895A JP19747895A JPH0944281A JP H0944281 A JPH0944281 A JP H0944281A JP 19747895 A JP19747895 A JP 19747895A JP 19747895 A JP19747895 A JP 19747895A JP H0944281 A JPH0944281 A JP H0944281A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- gates
- input
- digital
- digital input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 230000005856 abnormality Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
Landscapes
- Maintenance And Management Of Digital Transmission (AREA)
Abstract
(57)【要約】
【課題】デジタル装置への信号入力用のデジタル入力カ
ードの必要数を減ずる。 【解決手段】デジタル装置への入力信号を出力する信号
接点A〜Jの信号経路を2分割し,分割した経路がそれ
ぞれ別のワイヤードオアゲートに入力されるように接続
する。各ワイヤードオアゲートa〜eは4入力1出力の
ゲートであり,その出力はデジタル入力カード1〜5に
入力される。デジタル入力カード1〜5で信号変換され
た後の信号は演算処理装置6に入力され,「オン」出力
である信号接点を抽出するためのデコード処理が行われ
る。
ードの必要数を減ずる。 【解決手段】デジタル装置への入力信号を出力する信号
接点A〜Jの信号経路を2分割し,分割した経路がそれ
ぞれ別のワイヤードオアゲートに入力されるように接続
する。各ワイヤードオアゲートa〜eは4入力1出力の
ゲートであり,その出力はデジタル入力カード1〜5に
入力される。デジタル入力カード1〜5で信号変換され
た後の信号は演算処理装置6に入力され,「オン」出力
である信号接点を抽出するためのデコード処理が行われ
る。
Description
【0001】
【発明の属する技術分野】本発明は,デジタル入力カー
ドを備えた装置に関する。
ドを備えた装置に関する。
【0002】
【0003】デジタル入力カードとは,外部からの接点
信号をデジタル装置に入力するに際し,同信号をデジタ
ル装置が読み込み可能な信号レベルに変換する装置であ
る。このようなデジタル入力カードにおいて,従来,入
力信号が重要な信号である場合には,何らかの作用によ
り誤った信号がデジタル装置に入力されることを防ぐた
め,同一の入力信号をもう1枚の別のデジタル入力カー
ドにも入力し,2つのデジタル入力カードからの出力信
号が一致する場合の入力信号のみをデジタル装置に伝搬
していた。
信号をデジタル装置に入力するに際し,同信号をデジタ
ル装置が読み込み可能な信号レベルに変換する装置であ
る。このようなデジタル入力カードにおいて,従来,入
力信号が重要な信号である場合には,何らかの作用によ
り誤った信号がデジタル装置に入力されることを防ぐた
め,同一の入力信号をもう1枚の別のデジタル入力カー
ドにも入力し,2つのデジタル入力カードからの出力信
号が一致する場合の入力信号のみをデジタル装置に伝搬
していた。
【0004】
【発明が解決しようとする課題】上記従来の方式におい
ては,信号接点からの入力信号点数の倍の数のデジタル
入力カードが必要となり,多重入力を必要とするデジタ
ル装置においては,入力信号点数が多ければ多いほどデ
ジタル入力カード分の費用が嵩むといった課題があっ
た。本発明はこのような課題を解決することを目的とす
る。
ては,信号接点からの入力信号点数の倍の数のデジタル
入力カードが必要となり,多重入力を必要とするデジタ
ル装置においては,入力信号点数が多ければ多いほどデ
ジタル入力カード分の費用が嵩むといった課題があっ
た。本発明はこのような課題を解決することを目的とす
る。
【0005】
【課題を解決するための手段】上記の課題を解決するた
め,本発明は,デジタル装置への入力信号を出力する複
数の信号接点からの信号経路を2本に分割し,同分割さ
れた各信号経路が重複して同一のオアゲートに入力され
ないように設けた複数のオアゲートと,上記オアゲート
と1対1に対応し同オアゲートの出力を入力とするデジ
タル入力カードと,上記デジタル入力カードからの出力
を基に,「オン」若しくは「オフ」入力した信号接点を
抽出する演算処理装置とから成り,信号接点の数をp
個,デジタル入力カードの数をn枚としたときに下記の
(イ)及び(ロ)の関係を満たすことを特徴とする。
(イ) nとpの間には次の関係式が成り立つ。 (ロ) オアゲートの入力ピンの数は(n−1)本であ
り,かつ出力ピンの数は1本である。
め,本発明は,デジタル装置への入力信号を出力する複
数の信号接点からの信号経路を2本に分割し,同分割さ
れた各信号経路が重複して同一のオアゲートに入力され
ないように設けた複数のオアゲートと,上記オアゲート
と1対1に対応し同オアゲートの出力を入力とするデジ
タル入力カードと,上記デジタル入力カードからの出力
を基に,「オン」若しくは「オフ」入力した信号接点を
抽出する演算処理装置とから成り,信号接点の数をp
個,デジタル入力カードの数をn枚としたときに下記の
(イ)及び(ロ)の関係を満たすことを特徴とする。
(イ) nとpの間には次の関係式が成り立つ。 (ロ) オアゲートの入力ピンの数は(n−1)本であ
り,かつ出力ピンの数は1本である。
【0006】また,本発明における作用は,以下の通り
である。即ち,信号接点からの入力信号を2分割し,そ
れぞれ異なるオアゲートに入力する。各信号接点から分
割した信号経路が接続されたオアゲートの組み合わせと
同じ組み合わせのオアゲートには,別の信号接点からの
信号経路を接続しない。ようにする。各オアゲートで
は,入力された信号の論理和を演算し,1ビットの信号
として出力する。各オアゲートからの信号は,それぞれ
のオアゲートに1対1で対応したデジタル入力カードに
入力され,デジタル装置への信号に変換される。演算処
理装置では,各デジタル入力カードからの信号の組み合
わせを基に,どの信号接点からの入力信号が入力された
かを抽出し,また,伝送状態に異常がないか確認する。
である。即ち,信号接点からの入力信号を2分割し,そ
れぞれ異なるオアゲートに入力する。各信号接点から分
割した信号経路が接続されたオアゲートの組み合わせと
同じ組み合わせのオアゲートには,別の信号接点からの
信号経路を接続しない。ようにする。各オアゲートで
は,入力された信号の論理和を演算し,1ビットの信号
として出力する。各オアゲートからの信号は,それぞれ
のオアゲートに1対1で対応したデジタル入力カードに
入力され,デジタル装置への信号に変換される。演算処
理装置では,各デジタル入力カードからの信号の組み合
わせを基に,どの信号接点からの入力信号が入力された
かを抽出し,また,伝送状態に異常がないか確認する。
【0007】n個存在するオアゲートの内の2個のオア
ゲートの出力が「1」となるような組み合わせは, 通りあるので,信号接点がp個存在する場合には, を満足するオアゲートの数,即ちデジタル入力カードの
数nが求まる。信号接点数に対するデジタル入力数は図
3のようになる。
ゲートの出力が「1」となるような組み合わせは, 通りあるので,信号接点がp個存在する場合には, を満足するオアゲートの数,即ちデジタル入力カードの
数nが求まる。信号接点数に対するデジタル入力数は図
3のようになる。
【0008】また,n個のオアゲートで信号接点数pの
倍の数の信号経路をまかなうこととなるので,オアゲー
トへの入力用のピン数は(n−1)本必要となる。
倍の数の信号経路をまかなうこととなるので,オアゲー
トへの入力用のピン数は(n−1)本必要となる。
【0009】
【発明の実施の形態】以下,本発明の一実施例を図面に
基づいて説明する。図1は,本発明にかかるデジタル入
力信号の多重入力装置の例である。同図においては,外
部の信号接点はA〜Jまでの10点が存在している。同
信号接点A〜Jからの信号経路は2分割され,それぞれ
異なるワイヤードオアゲートa〜eに接続されている。
ワイヤードオアゲートa〜eは4入力1出力のゲートを
使用している。
基づいて説明する。図1は,本発明にかかるデジタル入
力信号の多重入力装置の例である。同図においては,外
部の信号接点はA〜Jまでの10点が存在している。同
信号接点A〜Jからの信号経路は2分割され,それぞれ
異なるワイヤードオアゲートa〜eに接続されている。
ワイヤードオアゲートa〜eは4入力1出力のゲートを
使用している。
【0010】信号接点A〜Jからの経路は2分割された
後,それぞれ異なるワイヤードオアゲートに接続されて
いる。各信号接点から分割した信号経路が接続されたオ
アゲートの組み合わせと同じ組み合わせのオアゲートに
は,別の信号接点からの信号経路を接続しないこととす
る。即ち,例えば,信号接点Aを2分割した信号経路が
オアゲートa及びbに接続されているときには,別の信
号接点B〜Jからの信号経路はa及びbというオアゲー
トの組み合わせには接続しないこととする。各信号接点
とオアゲートを上記のように接続すると,「1」を出力
している信号接点と接続している2個のオアゲートの出
力のみが「1」となり,他の信号接点が「1」を出力す
る場合にはこれと同じ組み合わせでオアゲートの出力が
「1」となることは起こり得ない。従って,オアゲート
の出力の結果から信号接点の状態を検出することが可能
となり,かつ信号の伝送状態が正常であるか異常である
か確認することができる。
後,それぞれ異なるワイヤードオアゲートに接続されて
いる。各信号接点から分割した信号経路が接続されたオ
アゲートの組み合わせと同じ組み合わせのオアゲートに
は,別の信号接点からの信号経路を接続しないこととす
る。即ち,例えば,信号接点Aを2分割した信号経路が
オアゲートa及びbに接続されているときには,別の信
号接点B〜Jからの信号経路はa及びbというオアゲー
トの組み合わせには接続しないこととする。各信号接点
とオアゲートを上記のように接続すると,「1」を出力
している信号接点と接続している2個のオアゲートの出
力のみが「1」となり,他の信号接点が「1」を出力す
る場合にはこれと同じ組み合わせでオアゲートの出力が
「1」となることは起こり得ない。従って,オアゲート
の出力の結果から信号接点の状態を検出することが可能
となり,かつ信号の伝送状態が正常であるか異常である
か確認することができる。
【0011】本実施例の場合,信号接点Aからの経路は
2分割された後,ワイヤードオアゲートa及びbに接続
されている。同様に,信号接点Bからの経路はワイヤー
ドオアゲートa及びcに,信号接点Cからの経路はワイ
ヤードオアゲートa及びdに,信号接点Dからの経路は
ワイヤードオアゲートa及びeに,信号接点Eからの経
路はワイヤードオアゲートb及びcに,信号接点Fから
の経路はワイヤードオアゲートb及びdに,信号接点G
からの経路はワイヤードオアゲートb及びeに,信号接
点Hからの経路はワイヤードオアゲートc及びdに,信
号接点Iからの経路はワイヤードオアゲートc及びe
に,そして信号接点Iからの経路はワイヤードオアゲー
トd及びeにそれぞれ接続されている。
2分割された後,ワイヤードオアゲートa及びbに接続
されている。同様に,信号接点Bからの経路はワイヤー
ドオアゲートa及びcに,信号接点Cからの経路はワイ
ヤードオアゲートa及びdに,信号接点Dからの経路は
ワイヤードオアゲートa及びeに,信号接点Eからの経
路はワイヤードオアゲートb及びcに,信号接点Fから
の経路はワイヤードオアゲートb及びdに,信号接点G
からの経路はワイヤードオアゲートb及びeに,信号接
点Hからの経路はワイヤードオアゲートc及びdに,信
号接点Iからの経路はワイヤードオアゲートc及びe
に,そして信号接点Iからの経路はワイヤードオアゲー
トd及びeにそれぞれ接続されている。
【0012】ワイヤードオアゲートa〜eの出力は,そ
れぞれデジタル入力カード1〜5に接続されている。デ
ジタル入力カード1〜5は,それぞれワイヤードオアゲ
ートa〜eからの信号をデジタル装置への入力信号に変
換し,演算処理装置6へ送る。演算処理装置6では,デ
ジタル入力カードからの信号を基に,信号接点A〜Jま
でのどの信号が入力されたかを図2の規則より抽出する
デコード処理を行う。即ち,例えばワイヤードオアゲー
トa及びbからの信号出力が「1」であり,かつワイヤ
ードオアゲートc,d及びeの信号出力が「0」である
ときは,信号接点Aからの入力信号「1」が入力された
旨を抽出する処理を行う。ワイヤードオアゲートa〜e
の出力の組み合わせが図2の関係を満たしていないとき
には,演算処理装置6は信号の伝送状態に異常があると
判断し,図示しない警報装置や表示装置等にその旨を伝
える。
れぞれデジタル入力カード1〜5に接続されている。デ
ジタル入力カード1〜5は,それぞれワイヤードオアゲ
ートa〜eからの信号をデジタル装置への入力信号に変
換し,演算処理装置6へ送る。演算処理装置6では,デ
ジタル入力カードからの信号を基に,信号接点A〜Jま
でのどの信号が入力されたかを図2の規則より抽出する
デコード処理を行う。即ち,例えばワイヤードオアゲー
トa及びbからの信号出力が「1」であり,かつワイヤ
ードオアゲートc,d及びeの信号出力が「0」である
ときは,信号接点Aからの入力信号「1」が入力された
旨を抽出する処理を行う。ワイヤードオアゲートa〜e
の出力の組み合わせが図2の関係を満たしていないとき
には,演算処理装置6は信号の伝送状態に異常があると
判断し,図示しない警報装置や表示装置等にその旨を伝
える。
【0013】
【発明の効果】本発明により,信号接点からの入力信号
点数が増加しても,デジタル入力カードの数を少なくす
ることができ,同カードにかかる費用等を節約すること
が可能となる。なお,本発明と従来の方式おいて,同じ
数の信号接点に対して必要となるデジタル入力カードの
枚数は,図4に示す通りである。
点数が増加しても,デジタル入力カードの数を少なくす
ることができ,同カードにかかる費用等を節約すること
が可能となる。なお,本発明と従来の方式おいて,同じ
数の信号接点に対して必要となるデジタル入力カードの
枚数は,図4に示す通りである。
【図1】本発明の一実施例にかかるデジタル入力信号の
多重入力装置の構成図。
多重入力装置の構成図。
【図2】本発明の一実施例にかかる演算処理部でのデコ
ード処理規則を示した図。
ード処理規則を示した図。
【図3】本発明にかかる信号接点数に対して必要なデジ
タル入力カードの数を示した対応表。
タル入力カードの数を示した対応表。
【図4】本発明と従来の方式におけるデジタル入力カー
ドの必要数を示した表。
ドの必要数を示した表。
1,2,3,4,5 デジタル入力カード 6 演算処理装置 A,B,C,D,E, F,G,H,I,J 信号接点 a,b,c,d,e ワイヤードオアゲート
Claims (1)
- 【請求項1】デジタル装置への入力信号を出力する複数
の信号接点からの信号経路を2本に分割し,同分割され
た各信号経路が重複して同一のオアゲートに入力されな
いように設けた複数のオアゲートと,上記オアゲートと
1対1に対応し同オアゲートの出力を入力とするデジタ
ル入力カードと,上記デジタル入力カードからの出力を
基に,「オン」若しくは「オフ」入力した信号接点を抽
出する演算処理装置とから成り,信号接点の数をp個,
デジタル入力カードの数をn枚としたときに下記の
(イ)及び(ロ)の関係を満たすことを特徴とするデジ
タル入力信号の多重入力装置。 (イ) nとpの間には次の関係式が成り立つ。 (ロ) オアゲートの入力ピンの数は(n−1)本であ
り,かつ出力ピンの数は1本である。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP19747895A JPH0944281A (ja) | 1995-08-02 | 1995-08-02 | デジタル入力信号の多重入力装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP19747895A JPH0944281A (ja) | 1995-08-02 | 1995-08-02 | デジタル入力信号の多重入力装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0944281A true JPH0944281A (ja) | 1997-02-14 |
Family
ID=16375155
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP19747895A Withdrawn JPH0944281A (ja) | 1995-08-02 | 1995-08-02 | デジタル入力信号の多重入力装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0944281A (ja) |
-
1995
- 1995-08-02 JP JP19747895A patent/JPH0944281A/ja not_active Withdrawn
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW347639B (en) | System and method for processing video data | |
| WO1999040522A3 (en) | Digital signal processor using a reconfigurable array of macrocells | |
| WO1997008620A3 (en) | Data processing system comprising an asynchronously controlled pipeline | |
| JPH0944281A (ja) | デジタル入力信号の多重入力装置 | |
| GB1359748A (en) | Data processing system | |
| JP3141472B2 (ja) | 切替制御方式 | |
| US7467178B2 (en) | Dual mode arithmetic saturation processing | |
| JPS62293441A (ja) | デ−タ出力方式 | |
| US6339835B1 (en) | Pseudo-anding in dynamic logic circuits | |
| SU1605935A3 (ru) | Способ перекодировани @ -разр дных кодовых слов и устройство дл его осуществлени | |
| JPS57201953A (en) | Information transmitting method of multiple cpu system | |
| JPH0573791A (ja) | アラーム情報出力方式 | |
| KR930007326B1 (ko) | 가변비트 필드부호 및 비부호 추출처리회로 | |
| JPH0789610B2 (ja) | 信号引伸ばし回路 | |
| JPH01286620A (ja) | n進カウンタ回路 | |
| JPH0512052A (ja) | パイプラインによる内部障害検出方式 | |
| JPH02280256A (ja) | 接続位置の検出方式 | |
| JPS639245A (ja) | デイジタルデ−タ受信装置の誤入力防止装置 | |
| JPS61153739A (ja) | マイクロプロセツサの割込み回路 | |
| JPS63288346A (ja) | 設備管理システム | |
| JPS5678295A (en) | Digital signal reception system | |
| JPH04172833A (ja) | バス伝送方式 | |
| JPS6450135A (en) | Fault processing system | |
| JPS63231633A (ja) | フオルト処理回路 | |
| JPH04102956A (ja) | 割込み制御方式 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20021105 |