JP5330115B2 - 積層配線基板 - Google Patents
積層配線基板 Download PDFInfo
- Publication number
- JP5330115B2 JP5330115B2 JP2009144038A JP2009144038A JP5330115B2 JP 5330115 B2 JP5330115 B2 JP 5330115B2 JP 2009144038 A JP2009144038 A JP 2009144038A JP 2009144038 A JP2009144038 A JP 2009144038A JP 5330115 B2 JP5330115 B2 JP 5330115B2
- Authority
- JP
- Japan
- Prior art keywords
- silicon substrate
- resistance silicon
- recess
- passage portion
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10W70/698—
-
- H10W70/635—
-
- H10W70/662—
-
- H10W70/685—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/80—Constructional details of image sensors
- H10F39/811—Interconnections
-
- H10W70/68—
-
- H10W90/724—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Parts Printed On Printed Circuit Boards (AREA)
- Micromachines (AREA)
Description
[第1の実施形態]
[第2の実施形態]
Claims (7)
- 厚さ分の深さを有する環状溝によって包囲された電気通路部を含む低抵抗シリコン基板と、
前記低抵抗シリコン基板の一方側の主面に積層され、厚さ方向に貫通する第1の開口が前記電気通路部に対応するように形成された第1の絶縁層と、
前記第1の絶縁層の一方側の主面に積層され、厚さ分の深さを有する第1の凹部が前記第1の開口に対応するように形成された第1の高抵抗シリコン基板と、を備え、
前記低抵抗シリコン基板は、所定の比抵抗を有し、前記第1の高抵抗シリコン基板は、前記所定の比抵抗よりも高い比抵抗を有し、
前記第1の高抵抗シリコン基板の一方側の主面、及び前記第1の凹部の内面には、第1の絶縁膜を介して第1の配線膜が設けられており、前記第1の配線膜は、前記第1の開口を介して前記電気通路部と電気的に接続されていることを特徴とする積層配線基板。 - 前記第1の凹部は、前記第1の高抵抗シリコン基板の厚さ方向から見た場合に、前記第1の凹部の他方側の端部が前記電気通路部の一方側の端面に含まれるように形成されていることを特徴とする請求項1記載の積層配線基板。
- 前記第1の凹部は、前記第1の高抵抗シリコン基板の他方側の主面から一方側の主面に向かって末広がりとなるように形成されていることを特徴とする請求項1又は2記載の積層配線基板。
- 前記第1の凹部は、前記第1の高抵抗シリコン基板の厚さ方向から見た場合に、前記第1の凹部の一方側の端部が前記電気通路部の一方側の端面に含まれるように形成されていることを特徴とする請求項3記載の積層配線基板。
- 前記環状溝内は、空隙となっていることを特徴とする請求項1〜4のいずれか一項記載の積層配線基板。
- 前記電気通路部の他方側の端面には、電極膜が設けられていることを特徴とする請求項1〜5のいずれか一項記載の積層配線基板。
- 前記低抵抗シリコン基板の他方側の主面に積層され、厚さ方向に貫通する第2の開口が前記電気通路部に対応するように形成された第2の絶縁層と、
前記第2の絶縁層の他方側の主面に積層され、厚さ分の深さを有する第2の凹部が前記第2の開口に対応するように形成された第2の高抵抗シリコン基板と、を更に備え、
前記第2の高抵抗シリコン基板は、前記所定の比抵抗よりも高い比抵抗を有し、
前記第2の高抵抗シリコン基板の他方側の主面、及び前記第2の凹部の内面には、第2の絶縁膜を介して第2の配線膜が設けられており、前記第2の配線膜は、前記第2の開口を介して前記電気通路部と電気的に接続されていることを特徴とする請求項1〜5のいずれか一項記載の積層配線基板。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009144038A JP5330115B2 (ja) | 2009-06-17 | 2009-06-17 | 積層配線基板 |
| CN201080026802.XA CN102460687B (zh) | 2009-06-17 | 2010-06-03 | 层叠配线基板 |
| PCT/JP2010/059457 WO2010147000A1 (ja) | 2009-06-17 | 2010-06-03 | 積層配線基板 |
| EP10789375.2A EP2445004B1 (en) | 2009-06-17 | 2010-06-03 | Laminated wiring board |
| US13/378,110 US8847080B2 (en) | 2009-06-17 | 2010-06-03 | Laminated wiring board |
| TW099118602A TWI508240B (zh) | 2009-06-17 | 2010-06-08 | Laminated wiring board |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009144038A JP5330115B2 (ja) | 2009-06-17 | 2009-06-17 | 積層配線基板 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2011003633A JP2011003633A (ja) | 2011-01-06 |
| JP5330115B2 true JP5330115B2 (ja) | 2013-10-30 |
Family
ID=43356321
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009144038A Expired - Fee Related JP5330115B2 (ja) | 2009-06-17 | 2009-06-17 | 積層配線基板 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US8847080B2 (ja) |
| EP (1) | EP2445004B1 (ja) |
| JP (1) | JP5330115B2 (ja) |
| CN (1) | CN102460687B (ja) |
| TW (1) | TWI508240B (ja) |
| WO (1) | WO2010147000A1 (ja) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2014087877A1 (ja) * | 2012-12-07 | 2014-06-12 | 信越化学工業株式会社 | インターポーザー用基板及びその製造方法 |
| TWI548052B (zh) * | 2014-04-22 | 2016-09-01 | 矽品精密工業股份有限公司 | 半導體中介板及封裝結構 |
| JP6693068B2 (ja) * | 2015-03-12 | 2020-05-13 | ソニー株式会社 | 固体撮像装置および製造方法、並びに電子機器 |
| EP3891815A4 (en) * | 2018-12-03 | 2022-09-07 | Aayuna Inc. | HIGH DENSITY OPTICAL CONNECTOR ARRANGEMENT |
| JP7503541B2 (ja) * | 2019-04-25 | 2024-06-20 | 三洋電機株式会社 | 電圧検出線および電圧検出線モジュール |
| CN110071047B (zh) * | 2019-04-28 | 2020-12-18 | 北京航天控制仪器研究所 | 一种微系统集成应用的硅基转接板制作方法 |
| EP3855483A1 (en) * | 2020-01-21 | 2021-07-28 | Murata Manufacturing Co., Ltd. | Through-interposer connections using blind vias |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6221769B1 (en) * | 1999-03-05 | 2001-04-24 | International Business Machines Corporation | Method for integrated circuit power and electrical connections via through-wafer interconnects |
| US20030086248A1 (en) * | 2000-05-12 | 2003-05-08 | Naohiro Mashino | Interposer for semiconductor, method for manufacturing same, and semiconductor device using same |
| JP3530149B2 (ja) * | 2001-05-21 | 2004-05-24 | 新光電気工業株式会社 | 配線基板の製造方法及び半導体装置 |
| EP1419526A2 (en) * | 2001-08-24 | 2004-05-19 | MCNC Research and Development Institute | Through-via vertical interconnects, through-via heat sinks and associated fabrication methods |
| US6818464B2 (en) * | 2001-10-17 | 2004-11-16 | Hymite A/S | Double-sided etching technique for providing a semiconductor structure with through-holes, and a feed-through metalization process for sealing the through-holes |
| US7030481B2 (en) * | 2002-12-09 | 2006-04-18 | Internation Business Machines Corporation | High density chip carrier with integrated passive devices |
| SE526366C3 (sv) * | 2003-03-21 | 2005-10-26 | Silex Microsystems Ab | Elektriska anslutningar i substrat |
| JP2005136266A (ja) | 2003-10-31 | 2005-05-26 | Matsushita Electric Ind Co Ltd | セラミック多層配線基板およびセラミック多層配線基板の製造方法ならびに半導体装置 |
| US7276787B2 (en) * | 2003-12-05 | 2007-10-02 | International Business Machines Corporation | Silicon chip carrier with conductive through-vias and method for fabricating same |
| JP4564342B2 (ja) * | 2004-11-24 | 2010-10-20 | 大日本印刷株式会社 | 多層配線基板およびその製造方法 |
| CN101589543B (zh) | 2005-05-18 | 2012-10-31 | 科隆科技公司 | 微机电换能器 |
| JP5025922B2 (ja) * | 2005-06-30 | 2012-09-12 | オンセミコンダクター・トレーディング・リミテッド | 回路基板、回路基板の製造方法および半導体装置 |
| US8633572B2 (en) * | 2006-03-27 | 2014-01-21 | Koninklijke Philips N.V. | Low ohmic through substrate interconnection for semiconductor carriers |
| JP5179046B2 (ja) * | 2006-11-22 | 2013-04-10 | 新光電気工業株式会社 | 電子部品および電子部品の製造方法 |
| JP4970979B2 (ja) * | 2007-02-20 | 2012-07-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP2009054824A (ja) * | 2007-08-28 | 2009-03-12 | Panasonic Electric Works Co Ltd | 貫通配線付基板の製造方法 |
-
2009
- 2009-06-17 JP JP2009144038A patent/JP5330115B2/ja not_active Expired - Fee Related
-
2010
- 2010-06-03 US US13/378,110 patent/US8847080B2/en not_active Expired - Fee Related
- 2010-06-03 CN CN201080026802.XA patent/CN102460687B/zh not_active Expired - Fee Related
- 2010-06-03 EP EP10789375.2A patent/EP2445004B1/en not_active Not-in-force
- 2010-06-03 WO PCT/JP2010/059457 patent/WO2010147000A1/ja not_active Ceased
- 2010-06-08 TW TW099118602A patent/TWI508240B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| US20120132460A1 (en) | 2012-05-31 |
| CN102460687A (zh) | 2012-05-16 |
| EP2445004A4 (en) | 2018-02-14 |
| EP2445004B1 (en) | 2019-05-01 |
| TWI508240B (zh) | 2015-11-11 |
| TW201110289A (en) | 2011-03-16 |
| EP2445004A1 (en) | 2012-04-25 |
| CN102460687B (zh) | 2016-01-20 |
| JP2011003633A (ja) | 2011-01-06 |
| US8847080B2 (en) | 2014-09-30 |
| WO2010147000A1 (ja) | 2010-12-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5330115B2 (ja) | 積層配線基板 | |
| JP4145301B2 (ja) | 半導体装置及び三次元実装半導体装置 | |
| JP4787559B2 (ja) | 半導体装置およびその製造方法 | |
| JP5734878B2 (ja) | 低温ウエハ接合によって作製されるモノリシック集積型cmutの作製方法 | |
| US8497534B2 (en) | Chip package with heavily doped regions and fabrication method thereof | |
| JP5248084B2 (ja) | シリコンインターポーザとこれを用いた半導体装置用パッケージおよび半導体装置 | |
| JP2011049196A (ja) | 静電チャック | |
| CN110447079A (zh) | 检流电阻器 | |
| CN104620442A (zh) | 有效辐射的集成天线 | |
| JP6325424B2 (ja) | 静電チャック | |
| JP2021184487A (ja) | 実装基板及び実装基板の製造方法 | |
| JP2016152260A (ja) | 電子装置 | |
| JP6021378B2 (ja) | 基板および半導体装置 | |
| JP5026025B2 (ja) | 半導体装置 | |
| JP2016157901A (ja) | 電子装置 | |
| JP6021383B2 (ja) | 基板および半導体装置 | |
| JP2016152342A (ja) | 電子装置 | |
| JP2013214556A (ja) | ウェハ積層体、半導体装置およびその製造方法 | |
| JP2004363351A (ja) | 積層型の半導体装置 | |
| CN112054013A (zh) | 功率电子开关装置及其生产方法 | |
| JP2015115425A (ja) | 貫通電極を備える構造体の製造方法 | |
| JP5171725B2 (ja) | ホール素子の製造方法およびホール素子 | |
| JP7448382B2 (ja) | パッケージ及びパッケージの製造方法 | |
| JP2011054820A (ja) | 半導体装置 | |
| JP2018031659A (ja) | 回路装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120220 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130702 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130725 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5330115 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |