[go: up one dir, main page]

JP4568215B2 - 回路装置および回路装置の製造方法 - Google Patents

回路装置および回路装置の製造方法 Download PDF

Info

Publication number
JP4568215B2
JP4568215B2 JP2005347284A JP2005347284A JP4568215B2 JP 4568215 B2 JP4568215 B2 JP 4568215B2 JP 2005347284 A JP2005347284 A JP 2005347284A JP 2005347284 A JP2005347284 A JP 2005347284A JP 4568215 B2 JP4568215 B2 JP 4568215B2
Authority
JP
Japan
Prior art keywords
electrode
protruding electrode
circuit device
insulating resin
wiring layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005347284A
Other languages
English (en)
Other versions
JP2007157795A (ja
Inventor
清司 柴田
良輔 臼井
恭典 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2005347284A priority Critical patent/JP4568215B2/ja
Priority to US12/085,822 priority patent/US20090250251A1/en
Priority to KR1020087015534A priority patent/KR101011882B1/ko
Priority to PCT/JP2006/323972 priority patent/WO2007063954A1/ja
Priority to CN2010101650263A priority patent/CN101924085A/zh
Priority to CN2006800451391A priority patent/CN101331604B/zh
Publication of JP2007157795A publication Critical patent/JP2007157795A/ja
Application granted granted Critical
Publication of JP4568215B2 publication Critical patent/JP4568215B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • H10W74/129
    • H10W70/60
    • H10W40/228
    • H10W46/00
    • H10W70/042
    • H10W70/635
    • H10W72/00
    • H10W72/20
    • H10W72/30
    • H10W74/012
    • H10W74/15
    • H10P72/7438
    • H10W46/301
    • H10W46/601
    • H10W70/05
    • H10W70/65
    • H10W72/01231
    • H10W72/01251
    • H10W72/07251
    • H10W72/073
    • H10W72/242
    • H10W72/251
    • H10W72/29
    • H10W72/856
    • H10W72/877
    • H10W74/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49144Assembling to base an electrical component, e.g., capacitor, etc. by metal fusion

Landscapes

  • Wire Bonding (AREA)

Description

本発明は、回路装置および回路装置の製造方法に関する。
近年、電子機器の小型化、高機能化に伴い、電子機器に使用される回路素子のさらなる小型化が求められている。回路素子の小型化に伴い、配線基板に実装するための電極間の狭ピッチ化が不可欠となっている。回路素子の表面実装方法として、回路素子の電極にはんだバンプを形成し、はんだバンプと配線基板の電極パッドとをはんだ付けするフリップチップ実装方法が知られている。フリップチップ実装方法では、はんだバンプ自体の大きさや、はんだ付け時のブリッジ発生などが制約となり、電極の狭ピッチ化に限界があった。このような限界を克服するための構造として、基材をハーフエッチすることによって形成した突起構造を電極またはビアとし、基材にエポキシ樹脂などの絶縁樹脂を介して回路素子を装着し、突起構造に回路素子の電極を接続する構造が知られている(特許文献1および特許文献2参照)。
特開平9−289264号公報 特開2000−68641号公報
従来のように絶縁樹脂としてエポキシ樹脂を用いて、突起構造を絶縁樹脂に埋め込むようにして配線層、絶縁樹脂および回路素子を積層させると、エポキシ樹脂の流動性の低さが原因となって、突起構造とこれに対向する回路素子の電極との界面に樹脂の残膜が介在し、接続信頼性が低下するという問題があった。
本発明はこうした課題に鑑みてなされたものであり、その目的は、突起構造を絶縁樹脂に埋め込むようにして配線層、絶縁樹脂および回路素子を積層した回路装置において、突起構造と回路素子の電極との接続信頼性を向上させる技術の提供にある。
本発明のある態様は、回路装置である。この回路装置は、突起電極が設けられた配線層と、突起電極に対向する素子電極が設けられた回路素子と、配線層と回路素子との間に設けられ、加圧によって可塑流動性を起こす絶縁樹脂層と、を備え、配線層を絶縁樹脂層に圧着することにより、突起電極が絶縁樹脂層を貫通し、突起電極と素子電極とが電気的に接続されている。
この態様によれば、突起電極と素子電極との界面に、絶縁樹脂層の残膜が介在することが抑制されるため、回路装置の接続信頼性が向上する。
上記態様において、突起電極は、素子電極の接触面と平行な上面部と、上面部に近づくにつれて径が細くなるように形成された側面部と、を有してもよい。
この態様によれば、配線層、絶縁樹脂層および回路素子を圧着により積層する際に、突起電極を絶縁樹脂層にスムースに貫通させることができる。
また、上記態様において、上面部に近づくにつれて突起電極の径が細くなる度合いが、上端部において上端部以外に比べてより大きくてもよい。
この態様によれば、突起電極と絶縁樹脂層との界面の面積が増加するため、突起電極と絶縁樹脂層との密着性を向上させることができる。
本発明の他の態様は、回路装置の製造方法である。この回路装置の製造方法は、突起電極を金属板上に形成する突起電極形成工程と、金属板と、突起電極に対応する素子電極が設けられた回路素子とを、加圧によって可塑流動性を起こす絶縁樹脂層を介して圧着し、突起電極が絶縁樹脂層を貫通することにより、突起電極と素子電極とを電気的に接続する圧着工程と、を備える。
上記突起電極形成工程において、突起電極の形状を上面部に近づくにつれて径が細くなるように形成してもよい。また、上記突起電極形成工程において、上面部に近づくにつれて突起電極の径が細くなる度合いが、上端部において上端部以外に比べてより大きくなるように形成してもよい。
なお、上述した各要素を適宜組み合わせたものも、本件特許出願によって特許による保護を求める発明の範囲に含まれうる。
本発明によれば、突起構造を絶縁樹脂に埋め込むようにして配線層、絶縁樹脂および回路素子を積層した回路装置において、突起構造と回路素子の電極との接続信頼性が向上する。
本発明の実施の形態を図面を参照して説明する。
(実施形態1)
図1は、実施形態1に係る回路装置10の構造を示す断面図である。回路装置10は、配線層20、絶縁樹脂層30および回路素子40がこの順で積層された構造を備える。
配線層20は、銅などの金属部材からなり、所定の配線パターンを備える。配線層20には、回路素子40の各素子電極42と対応する位置に突起電極22が設けられている。また、各突起電極22が形成されている部分の配線層20の外面側にはんだバンプ26が設けられている。
突起電極22は、後述する素子電極42の接触面と平行な上面部27と、上面部27に近づくにつれて径が細くなるように形成された側面部28とを備えている。さらに、本実施形態の突起電極22は、上面部27に近づくにつれて突起電極22の径が細くなる度合いが、上端部29において上端部29以外に比べてより大きくなっている。これにより、突起電極22と絶縁樹脂層30との界面の面積が増加するため、突起電極22と絶縁樹脂層と30の密着性が向上し、ひいては回路装置10の信頼性が向上する。なお、本実施形態では、上面部27を上辺とする台形の両上端部の角が削がれたような断面形状の突起電極22が例示されている。突起電極22は、絶縁樹脂層30を貫通し、回路素子40に設けられた素子電極42と電気的に接続されている。
絶縁樹脂層30は、配線層20と回路素子40との間に設けられ、一方の面が配線層20と圧着し、他方の面が回路素子40と圧着している。絶縁樹脂層30は、加圧したときに塑性流動を引き起こす材料で形成されている。加圧したときに塑性流動を引き起こす材料としては、エポキシ系熱硬化型樹脂が挙げられる。絶縁樹脂層30に用いられるエポキシ系熱硬化型樹脂は、たとえば、温度160℃、圧力8MPaの条件下で、粘度が1kPa・sの特性を有する材料であればよい。また、温度160℃の条件下で、この材料は、15MPaで加圧した場合に、加圧しない場合と比較して、樹脂の粘度が約1/8に低下する。これに対して、熱硬化前のBステージのエポキシ樹脂は、ガラス転移温度Tg以下の条件下では、樹脂の加圧しない場合と同程度に、粘性がなく、加圧しても粘性は生じない。
回路素子40は、素子電極42が設けられた電極面を絶縁樹脂層30側に向けて絶縁樹脂層30に圧着されている。回路素子40の具体例は、集積回路(IC)、大規模集積回路(LSI)などの半導体チップである。
本実施形態の回路装置10は、絶縁樹脂層30として加圧により塑性流動を起こす材料が用いられているため、配線層20、絶縁樹脂層30および回路素子40をこの順で圧着し、一体化する際に、突起電極22と素子電極42との間に絶縁樹脂層30の残膜が介在することが抑制され、接続信頼性の向上が図られる。
(回路装置の製造方法)
図2(A)〜図2(C)は、突起電極22の形成方法を示す工程断面図である。
まず、図2(A)に示すように、少なくとも、突起電極22の高さと配線層20の厚さとの和より大きい厚さを有する銅板24を用意する。本実施形態では、銅板24の厚さは125μmである。
次に、図2(B)に示すように、リソグラフィ法により、電極形成領域にレジスト(図示せず)を選択的に形成し、レジストをマスクとして、銅板24に所定のパターンの突起部25を形成する。各突起部25は、回路素子40に形成された各素子電極42の位置に対応して設けられる(図3(A)参照)。
次に、図2(C)に示すように、アルゴン(Ar)スパッタにより、突起部25の頂部のエッジを削ぎ、突起電極22を形成する。本実施形態の突起電極22の高さ、上面の径および基面の径は、それぞれ60μm、20μmφおよび60μmφである。
図3(A)〜図3(E)は、突起電極22と素子電極42との接続方法および配線層20の形成方法を示す工程断面図である。
図3(A)に示すように、所定パターンの素子電極42が形成された回路素子40と、上述の方法で突起電極22が作り込まれた銅板24との間に、絶縁樹脂層30を狭持する。絶縁樹脂層30の膜厚は、突起電極22の高さ程度である。プレス装置を用いて加圧成形することにより、回路素子40、絶縁樹脂層30および銅板24を一体化する。プレス加工時の圧力および温度は、それぞれ約15MPaおよび180℃である。プレス加工により、突起電極22が絶縁樹脂層30を貫通し、突起電極22と素子電極42とが電気的に接続される。突起電極22が上面部に近づくにつれて径が細くなるように形成された側面部を有することにより、突起電極22が絶縁樹脂層30にスムースに貫通する。
プレス加工時の圧力により、絶縁樹脂層30の粘度が低下し、絶縁樹脂層30は塑性流動を起こす。これにより、突起電極22と素子電極42との界面50から絶縁樹脂層30が押し出されて、絶縁樹脂層30の一部が界面50に残存しにくくなる(図3(B)参照)。
次に、図3(C)に示すように、銅板24の裏面側の全体をエッチングすることにより、銅板24を配線層の厚さに調整する。本実施形態の配線層の厚さは35μmである。
次に、図3(D)に示すように、リソグラフィ法により、配線層のパターンに合わせてレジスト60を選択的に形成する。具体的には、ラミネーター装置を用いて銅板24に膜厚20μmのレジスト膜を貼り付け、配線層のパターンを有するフォトマスクを用いてUV露光した後、Na2CO3溶液を用いて現像し、未露光領域のレジストを除去することによって、銅板24の上にレジスト60が選択的に形成される。なお、レジスト60との密着性向上のために、レジスト膜のラミネート前に、銅板24の表面に研磨、洗浄等の前処理を必要に応じて施すことが望ましい。
次に、図3(E)に示すように、塩化第二鉄溶液を用いて、銅板24の露出部分をエッチングすることにより、所定の配線パターンを有する配線層20を形成する。レジストをNaOH溶液などの剥離剤を用いて剥離した後、突起電極22に対応する部分の配線層20上にはんだバンプ26を形成する。
以上説明した製造工程により、図1に示した構造の回路装置10が得られる。なお、上述の回路装置10では、プレス加工によって突起電極22が素子電極42に接続したときに、素子電極42は変形を受けていないが、図4に示すように、突起電極22の先端部分が素子電極42に食い込むようにしてもよい。これによれば、突起電極22と素子電極42とをより確実に電気的に接続することができ、回路装置10の接続信頼性がさらに向上する。図4のように、突起電極22の先端部分を素子電極42に食い込ませるためには、プレス加工時の圧力、加圧時間等の加圧条件を調節すればよい。
(実施形態2)
上述した実施形態1では、配線層20が単層であったが、配線層は多層であってもよい。図5は、実施形態2に係る回路装置10の断面構造を示す。本実施形態の回路装置10は、配線層が多層になっている。
実施形態2の回路装置10の製造方法は、実施形態1と基本的には同様である。実施形態2の回路装置10の製造方法では、1層目の絶縁樹脂層30aを介して、配線層20aと回路素子40を圧着し、突起電極22aと素子電極42とを電気的に接続した後、図3(E)に示したはんだバンプ26の形成に代えて、2層目となる絶縁樹脂層30bを介して、2層目となる配線層20bが圧着される。2層目となる配線層20bにも、図2(A)〜図2(C)と同様な工程を経ることにより、配線層20aと同様に突起電極22bが設けられている。2層目の配線層20bの圧着は、図3(A)〜図3(E)に示した工程を繰り返すことにより実現される。これにより、突起電極22bと配線層20aとが電気的に接続する。
これによれば、多層配線のビルドアップをより簡便に行うことができるとともに、多層配線内の接続信頼性および多層配線と回路素子との接続信頼性を向上させることができる。
本発明は、上述の各実施の形態に限定されるものではなく、当業者の知識に基づいて各種の設計変更等の変形を加えることも可能であり、そのような変形が加えられた実施の形態も本発明の範囲に含まれうるものである。
例えば、上述の各実施の形態では、配線層の最外面にはんだバンプが形成されているが、これに限られない。たとえば、最外層の配線層にMOSトランジスタを接着し、MOSトランジスタのソース電極、ドレイン電極およびゲート電極を最外層の配線層に電気的に接続してもよい。
また、上述したような突起電極を用いて加圧により塑性流動を引き起こす絶縁樹脂層を介して異なる配線層間を電気的に接続する手段は、ウエハレベルCSP(Chip Size Package)プロセスと呼ばれる半導体パッケージの製造プロセスに適用することができる。ウエハレベルCSPプロセスは、半導体装置のパッケージサイズを半導体チップとほぼ同じ寸法にする目的で、チップを切断することなく、ウエハ状態のままでパッケージングまでの工程を行う技術である。たとえば、ウエハレベルCSPプロセスにおける再配線層の形成プロセスにおいて、加圧により塑性流動を引き起こす材料で構成された絶縁樹脂層を介して、上述したような突起電極が形成された配線層を構築する工程をウエハ全体で必要に応じて繰り返すことができる。これによれば、接続信頼性を損なうことなく、ウエハレベルCSPのさらなる小型化を図ることができる。また、従来の半導体パッケージ製造プロセスに比べて、配線層の構築を簡便に行うことができるため、半導体パッケージの製造コストを低減することができる。
実施形態1に係る回路装置の構造を示す断面図である。 突起電極の形成方法を示す工程断面図である。 突起電極と素子電極との接続方法および配線層の形成方法を示す工程断面図である。 突起電極の先端部分が素子電極に食い込んだ状態の回路装置の構造を示す断面図である。 実施形態2に係る回路装置の構造を示す断面図である。
符号の説明
10 回路装置、20 配線層、22 突起電極、24 銅板、26 はんだバンプ、30 絶縁樹脂層、40 回路素子、42 素子電極。

Claims (7)

  1. 突起電極が設けられた金属板をパターン化した配線層と、
    前記突起電極に対向する素子電極が設けられた回路素子と、
    前記配線層と前記回路素子との間に設けられ、加圧によって可塑流動性を起こす絶縁樹脂層と、
    を備え、
    前記配線層を前記絶縁樹脂層に圧着することにより、前記突起電極は前記絶縁樹脂層を貫通し、前記突起電極と前記素子電極とが電気的に接続されており、前記突起電極は、前記配線層と同一材料からなり前記配線層と一体的に設けられていることを特徴とする回路装置。
  2. 前記突起電極は、
    前記素子電極の接触面と平行な上面部と、
    前記上面部に近づくにつれて径が細くなるように形成された側面部と、
    を有することを特徴とする請求項1に記載の回路装置。
  3. 前記上面部に近づくにつれて前記突起電極の径が細くなる度合いが、上端部において前記上端部以外に比べてより大きいことを特徴とする請求項2に記載の回路装置。
  4. 前記配線層の前記回路素子形成側とは反対側に、はんだバンプが設けられていることを特徴とする請求項1〜3のうちいずれか1項に記載の回路装置。
  5. 突起電極の高さと配線層の厚さとの和より大きい厚さを有する金属板を準備する工程と、
    前記金属板をエッチングすることにより、前記配線層と一体的に突起電極を形成する突起電極形成工程と、
    前記金属板と、前記突起電極に対応する素子電極が設けられた回路素子とを、加圧によって可塑流動性を起こす絶縁樹脂層を介して圧着し、前記突起電極が前記絶縁樹脂層を貫通することにより、前記突起電極と前記素子電極とを電気的に接続する圧着工程と、
    を備えることを特徴とする回路装置の製造方法。
  6. 前記突起電極形成工程において、前記突起電極の形状を上面部に近づくにつれて径が細くなるように形成することを特徴とする請求項5に記載の回路装置の製造方法。
  7. 前記突起電極形成工程において、前記上面部に近づくにつれて前記突起電極の径が細くなる度合いが、上端部において前記上端部以外に比べてより大きくなるように形成することを特徴とする請求項6に記載の回路装置の製造方法。
JP2005347284A 2005-11-30 2005-11-30 回路装置および回路装置の製造方法 Expired - Fee Related JP4568215B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2005347284A JP4568215B2 (ja) 2005-11-30 2005-11-30 回路装置および回路装置の製造方法
US12/085,822 US20090250251A1 (en) 2005-11-30 2006-11-30 Circuit Device and Method for Manufacturing the Circuit Device
KR1020087015534A KR101011882B1 (ko) 2005-11-30 2006-11-30 회로 장치 및 회로 장치의 제조 방법
PCT/JP2006/323972 WO2007063954A1 (ja) 2005-11-30 2006-11-30 回路装置および回路装置の製造方法
CN2010101650263A CN101924085A (zh) 2005-11-30 2006-11-30 电路装置和电路装置的制造方法
CN2006800451391A CN101331604B (zh) 2005-11-30 2006-11-30 电路装置和电路装置的制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005347284A JP4568215B2 (ja) 2005-11-30 2005-11-30 回路装置および回路装置の製造方法

Publications (2)

Publication Number Publication Date
JP2007157795A JP2007157795A (ja) 2007-06-21
JP4568215B2 true JP4568215B2 (ja) 2010-10-27

Family

ID=38092287

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005347284A Expired - Fee Related JP4568215B2 (ja) 2005-11-30 2005-11-30 回路装置および回路装置の製造方法

Country Status (5)

Country Link
US (1) US20090250251A1 (ja)
JP (1) JP4568215B2 (ja)
KR (1) KR101011882B1 (ja)
CN (2) CN101331604B (ja)
WO (1) WO2007063954A1 (ja)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4902558B2 (ja) * 2007-01-31 2012-03-21 三洋電機株式会社 半導体モジュールの製造方法
JP2009027042A (ja) * 2007-07-20 2009-02-05 Sanyo Electric Co Ltd 回路モジュール、回路モジュールの製造方法および携帯機器
JP5134899B2 (ja) * 2007-09-26 2013-01-30 三洋電機株式会社 半導体モジュール、半導体モジュールの製造方法および携帯機器
JP4698722B2 (ja) * 2007-11-08 2011-06-08 三洋電機株式会社 素子搭載用基板、半導体モジュールおよびその製造方法、ならびに携帯機器
US20090168391A1 (en) * 2007-12-27 2009-07-02 Kouichi Saitou Substrate for mounting device and method for producing the same, semiconductor module and method for producing the same, and portable apparatus provided with the same
JP2009158751A (ja) * 2007-12-27 2009-07-16 Sanyo Electric Co Ltd 素子搭載用基板およびその製造方法、半導体モジュールおよびその製造方法、ならびに携帯機器
JP5022963B2 (ja) * 2008-03-26 2012-09-12 三洋電機株式会社 突起電極の構造、素子搭載用基板およびその製造方法、半導体モジュール、ならびに携帯機器
JP2009182272A (ja) * 2008-01-31 2009-08-13 Sanyo Electric Co Ltd 素子搭載用基板およびその製造方法、半導体モジュールおよびその製造方法、ならびに携帯機器
JP5028291B2 (ja) * 2008-01-31 2012-09-19 三洋電機株式会社 素子搭載用基板、素子搭載用基板の製造方法、半導体モジュールおよび半導体モジュールの製造方法
US8309864B2 (en) 2008-01-31 2012-11-13 Sanyo Electric Co., Ltd. Device mounting board and manufacturing method therefor, and semiconductor module
JP4806468B2 (ja) * 2008-02-29 2011-11-02 三洋電機株式会社 半導体モジュール
JP4588091B2 (ja) * 2008-02-29 2010-11-24 三洋電機株式会社 半導体モジュールの製造方法
WO2009122912A1 (ja) * 2008-03-31 2009-10-08 三洋電機株式会社 はんだ構造体、はんだ構造体の形成方法、はんだ構造体を含む半導体モジュール、および携帯機器
JP2010087229A (ja) * 2008-09-30 2010-04-15 Sanyo Electric Co Ltd 半導体モジュール、半導体モジュールの製造方法および携帯機器
JP5173758B2 (ja) * 2008-11-17 2013-04-03 新光電気工業株式会社 半導体パッケージの製造方法
JP2010129914A (ja) * 2008-11-28 2010-06-10 Sanyo Electric Co Ltd 素子搭載用基板およびその製造方法、半導体モジュールおよびその製造方法、ならびに携帯機器
JP5002633B2 (ja) * 2009-09-30 2012-08-15 三洋電機株式会社 半導体モジュールおよび携帯機器
CN102870209B (zh) * 2010-04-28 2016-04-20 松下知识产权经营株式会社 电路装置的制造方法
US8759691B2 (en) * 2010-07-09 2014-06-24 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
JP5306443B2 (ja) * 2011-12-27 2013-10-02 三洋電機株式会社 素子搭載用基板、素子搭載用基板の製造方法、半導体モジュールおよび半導体モジュールの製造方法
US9123732B2 (en) * 2012-09-28 2015-09-01 Intel Corporation Die warpage control for thin die assembly
US10194537B2 (en) * 2013-03-25 2019-01-29 International Business Machines Corporation Minimizing printed circuit board warpage
KR102449353B1 (ko) * 2015-11-18 2022-09-30 삼성전기주식회사 인쇄회로기판 및 회로배선
CN113410203A (zh) * 2020-03-17 2021-09-17 群创光电股份有限公司 电子装置
CN113692142B (zh) * 2020-05-19 2023-03-24 庆鼎精密电子(淮安)有限公司 电路基板及其制造方法、电路板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5600103A (en) * 1993-04-16 1997-02-04 Kabushiki Kaisha Toshiba Circuit devices and fabrication method of the same
EP0647090B1 (en) * 1993-09-03 1999-06-23 Kabushiki Kaisha Toshiba Printed wiring board and a method of manufacturing such printed wiring boards
WO1996009647A1 (de) * 1994-09-23 1996-03-28 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zum kontaktieren eines elektronischen bauelementes auf einem substrat
JP3533284B2 (ja) * 1996-04-24 2004-05-31 新光電気工業株式会社 半導体装置用基板及びその製造方法並びに半導体装置
JP3934565B2 (ja) * 2003-02-21 2007-06-20 富士通株式会社 半導体装置
JP4108643B2 (ja) * 2004-05-12 2008-06-25 日本電気株式会社 配線基板及びそれを用いた半導体パッケージ

Also Published As

Publication number Publication date
WO2007063954A1 (ja) 2007-06-07
JP2007157795A (ja) 2007-06-21
US20090250251A1 (en) 2009-10-08
KR20080069712A (ko) 2008-07-28
CN101924085A (zh) 2010-12-22
CN101331604B (zh) 2010-06-09
CN101331604A (zh) 2008-12-24
KR101011882B1 (ko) 2011-02-01

Similar Documents

Publication Publication Date Title
JP4568215B2 (ja) 回路装置および回路装置の製造方法
CN101312169B (zh) 半导体模块、半导体模块的制造方法以及便携式设备
CN204792778U (zh) 半导体衬底结构及半导体封装
US20030197285A1 (en) High density substrate for the packaging of integrated circuits
JP2002261190A (ja) 半導体装置、その製造方法及び電子機器
US20100225001A1 (en) Manufacturing method of semiconductor device, semiconductor device, and electronic device
CN102598250A (zh) 元件搭载用基板及其制造方法、半导体组件以及便携设备
US8288865B2 (en) Semiconductor module having semiconductor device mounted on device mounting substrate
US6518090B2 (en) Semiconductor device and manufacturing method thereof
JP4446772B2 (ja) 回路装置およびその製造方法
CN101567355B (zh) 半导体封装基板及其制法
CN101290892A (zh) 感测式半导体装置及其制法
JP5134899B2 (ja) 半導体モジュール、半導体モジュールの製造方法および携帯機器
CN101488487B (zh) 元件搭载用基板、半导体组件及其制造方法及便携式设备
JP2008218521A (ja) 回路装置およびその製造方法
JPH11317472A (ja) 半導体装置およびその製造方法
CN101290890B (zh) 具有内埋式导电线路的电路板及其制造方法
JP5295211B2 (ja) 半導体モジュールの製造方法
JP5258208B2 (ja) 回路装置及びその製造方法
JP6607771B2 (ja) 半導体装置
JP2005026636A (ja) 半導体装置及びその製造方法
US9974166B2 (en) Circuit board and manufacturing method thereof
CN101494213A (zh) 元件安装用基板、半导体组件及其制造方法及便携式设备
CN101231963A (zh) 半导体模块、半导体模块的制造方法和便携设备
JP2009212114A (ja) 突起電極の構造、素子搭載用基板およびその製造方法、半導体モジュール、ならびに携帯機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081128

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20091002

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20091015

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091027

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091228

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100115

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100420

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100621

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100713

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100806

R151 Written notification of patent or utility model registration

Ref document number: 4568215

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130813

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees