JP3311345B2 - ビデオ信号受信装置 - Google Patents
ビデオ信号受信装置Info
- Publication number
- JP3311345B2 JP3311345B2 JP24861090A JP24861090A JP3311345B2 JP 3311345 B2 JP3311345 B2 JP 3311345B2 JP 24861090 A JP24861090 A JP 24861090A JP 24861090 A JP24861090 A JP 24861090A JP 3311345 B2 JP3311345 B2 JP 3311345B2
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- analog
- output
- digital converter
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000001960 triggered effect Effects 0.000 claims 1
- 238000006243 chemical reaction Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/52—Automatic gain control
- H04N5/53—Keyed automatic gain control
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
- Television Receiver Circuits (AREA)
- Control Of Amplification And Gain Control (AREA)
- Radar Systems Or Details Thereof (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明はビデオ信号受信装置に関する。
テレビジョン信号は、夫々同期化パルス、画像の黒レ
ベルについての基準として作用する、バックポーチと呼
ばれる一定レベル、およびアナログ形のビデオ信号を伴
う、連続的になったラインの形で伝送されることは知ら
れている。
ベルについての基準として作用する、バックポーチと呼
ばれる一定レベル、およびアナログ形のビデオ信号を伴
う、連続的になったラインの形で伝送されることは知ら
れている。
テレビジョン受像機、あるいは一般にビデオ信号受信
装置では画像品質を良好にするために受け入れ可能な限
界間にビデオ信号の振幅を維持させることの出来る自動
利得制御回路が設けてある。この自動利得制御は一般に
予定レベルのビデオ信号の、特にピーク値を検出するこ
とで行われており、このように検出された信号が上記の
限界内にビデオ信号を維持するように利得制御装置また
は可変利得増幅器を作動させるために用いられる。
装置では画像品質を良好にするために受け入れ可能な限
界間にビデオ信号の振幅を維持させることの出来る自動
利得制御回路が設けてある。この自動利得制御は一般に
予定レベルのビデオ信号の、特にピーク値を検出するこ
とで行われており、このように検出された信号が上記の
限界内にビデオ信号を維持するように利得制御装置また
は可変利得増幅器を作動させるために用いられる。
従来のこれら回路は、特にビデオ信号をディジタル形
に変換しなければならない場合にその振幅を常に満足に
調整するとは限らない。事実この場合にはアナログビデ
オ信号のダイナミックレンジの問題は、アナログ/ディ
ジタル変換器が下レベルと上レベルの間に維持されねば
ならず、それが出来ないとこれら限界を越える値が正確
に回復されないから特に重要である。
に変換しなければならない場合にその振幅を常に満足に
調整するとは限らない。事実この場合にはアナログビデ
オ信号のダイナミックレンジの問題は、アナログ/ディ
ジタル変換器が下レベルと上レベルの間に維持されねば
ならず、それが出来ないとこれら限界を越える値が正確
に回復されないから特に重要である。
本発明は特にアナログ/ディジタル変換器のある場合
にビデオ信号の振幅を正確に調整しうるようにする。
にビデオ信号の振幅を正確に調整しうるようにする。
本発明によれば、ライン同期化パルスの振幅をほヾ一
定に維持するように、可変利得エレメントの利得を制御
する回路を含む装置が与えられる。
定に維持するように、可変利得エレメントの利得を制御
する回路を含む装置が与えられる。
ライン同期化パルスの振幅が一定となるからビデオ信
号は同じ程に維持される。
号は同じ程に維持される。
更に、ビデオ信号の振幅の調整は画像の内容には無関
係である。
係である。
ビデオ信号を受ける可変利得エレメントの出力が予定
の下レベルと予定の上レベルの間のアナログ信号をディ
ジタル信号に変換するアナログ/ディジタル変換器に入
力する場合には、ライン同期化パルスの底をほヾこの下
レベルに保持する手段が設けられる。
の下レベルと予定の上レベルの間のアナログ信号をディ
ジタル信号に変換するアナログ/ディジタル変換器に入
力する場合には、ライン同期化パルスの底をほヾこの下
レベルに保持する手段が設けられる。
アナログ/ディジタル変換器はアナログ/ディジタル
変換機能の他にライン同期化パルスの底レベルとビデオ
信号の予定の下レベルとを比較する機能を有し、ライン
同期化パルスの底レベルが予定の値より下か否かを示す
信号が変換器の出力端にビット(2進)で示される。こ
の回路はかくして製造が簡単である。
変換機能の他にライン同期化パルスの底レベルとビデオ
信号の予定の下レベルとを比較する機能を有し、ライン
同期化パルスの底レベルが予定の値より下か否かを示す
信号が変換器の出力端にビット(2進)で示される。こ
の回路はかくして製造が簡単である。
一実施例においてはライン同期化パルスの底レベルが
上記下レベルの下になったことを示す信号が単安定装置
をトリガーし、約60マイクロ秒の幅のその出力信号がビ
デオ信号の振幅を制御するために用いられる。
上記下レベルの下になったことを示す信号が単安定装置
をトリガーし、約60マイクロ秒の幅のその出力信号がビ
デオ信号の振幅を制御するために用いられる。
本発明は予定の下レベルと予定の上レベルの間のアナ
ログビデオ信号をディジタル信号に変換するためのアナ
ログ/ディジタル変換器を含み、そしてライン同期化パ
ルスの底をほヾこの下レベルに維持する手段を含む、ビ
デオ信号受信装置である。
ログビデオ信号をディジタル信号に変換するためのアナ
ログ/ディジタル変換器を含み、そしてライン同期化パ
ルスの底をほヾこの下レベルに維持する手段を含む、ビ
デオ信号受信装置である。
第1図の装置はスクランブルされた受信テレビジョン
信号がスクランブルを解く動作を行うためにディジタル
形に変換されるようになったスクランブルされたテレビ
ジョン信号の受信器を含む。
信号がスクランブルを解く動作を行うためにディジタル
形に変換されるようになったスクランブルされたテレビ
ジョン信号の受信器を含む。
この装置は可変利得増幅器10を含み、その入力端11に
ビデオ信号が入り、その出力端12はアナログ/ディジタ
ル変換器14の入力端13に接続する。この変換器は並列出
力端15と他の出力端16を有し、この出力端16には同期化
パルスの底レベルが第2、3図で詳述するように予定の
値より下のとき2進信号「1」(または「0」)が生じ
る。
ビデオ信号が入り、その出力端12はアナログ/ディジタ
ル変換器14の入力端13に接続する。この変換器は並列出
力端15と他の出力端16を有し、この出力端16には同期化
パルスの底レベルが第2、3図で詳述するように予定の
値より下のとき2進信号「1」(または「0」)が生じ
る。
出力端16は増幅器10の利得制御入力端17に単安定装置
18と低域フィルタ20を介して接続しており、この装置18
の出力信号19の保持時間は約60マイクロ秒(すなわち殆
んど1ライン期間)である。
18と低域フィルタ20を介して接続しており、この装置18
の出力信号19の保持時間は約60マイクロ秒(すなわち殆
んど1ライン期間)である。
アナログ/ディジタル変換器14の他の出力端21にはこ
の変換器の入力端13に入力される信号に対し許容しうる
電位の下限を表わす電位が生じる。出力端21の信号は加
算器22により0.7ボルトの信号が加算され、この加算器2
2の出力信号が標準型のクランプ回路23に入力される。
そしてこのクランプ回路23によってビデオ信号(第2
図)の黒レベル24またはバックポーチが変換器14の出力
端21から出力される信号25より0.7ボルト高い値すなわ
ち、加算器22の出力信号レベルに固定される。詳細に
は、このクランプ回路23はコンデンサを含み、その電荷
は加算器22からの信号によりバックポーチ24(第2図)
に対応する期間固定されそしてこの電荷がラインのビデ
オ信号の一般的レベルを決定する。
の変換器の入力端13に入力される信号に対し許容しうる
電位の下限を表わす電位が生じる。出力端21の信号は加
算器22により0.7ボルトの信号が加算され、この加算器2
2の出力信号が標準型のクランプ回路23に入力される。
そしてこのクランプ回路23によってビデオ信号(第2
図)の黒レベル24またはバックポーチが変換器14の出力
端21から出力される信号25より0.7ボルト高い値すなわ
ち、加算器22の出力信号レベルに固定される。詳細に
は、このクランプ回路23はコンデンサを含み、その電荷
は加算器22からの信号によりバックポーチ24(第2図)
に対応する期間固定されそしてこの電荷がラインのビデ
オ信号の一般的レベルを決定する。
動作は次の通りである。
変換器14はその入力端13に入力されたアナログ信号を
ディジタル信号に変換し、この変換出力が並列出力端15
に生じる。しかしながら、この変換は入力端13の信号の
電位が下レベル25と上レベル26(第2図)の間であると
きにのみ忠実に行われる。例えば、ビデオ信号28が時間
tだけレベル26を越えると、この変換器はその並列出力
端15に時間tにおいて、このレベル26に対応する信号を
出す。第1図の装置はビデオ信号28を利得制御増幅器10
およびクランプ回路23によりこのレベル26より下に保持
しうるようにする。
ディジタル信号に変換し、この変換出力が並列出力端15
に生じる。しかしながら、この変換は入力端13の信号の
電位が下レベル25と上レベル26(第2図)の間であると
きにのみ忠実に行われる。例えば、ビデオ信号28が時間
tだけレベル26を越えると、この変換器はその並列出力
端15に時間tにおいて、このレベル26に対応する信号を
出す。第1図の装置はビデオ信号28を利得制御増幅器10
およびクランプ回路23によりこのレベル26より下に保持
しうるようにする。
加算器22とクランプ回路23を含むループは夫々のライ
ンにおいて黒レベル24をレベル25より0.7ボルト高いレ
ベルに保持しうるようにする。
ンにおいて黒レベル24をレベル25より0.7ボルト高いレ
ベルに保持しうるようにする。
更に本発明によれば、同期化パルス29の最大振幅Sが
ビデオ信号の最大振幅Vに比例するという事実にもとづ
き、レベル26よい低いビデオ信号28を保持するために増
幅器10の利得がライン同期化パルス29の低レベル30とレ
ベル25の間の差を表わす(その符号により)信号によっ
て制御される。
ビデオ信号の最大振幅Vに比例するという事実にもとづ
き、レベル26よい低いビデオ信号28を保持するために増
幅器10の利得がライン同期化パルス29の低レベル30とレ
ベル25の間の差を表わす(その符号により)信号によっ
て制御される。
限界を越えたことを示すパルス31(第3図)は、パル
ス29の底30がレベル25より低くなるときに変換器14の出
力端16から出力される。このパルス31は単安定装置18を
トリガーし、その出力端19に、60マイクロ秒、すなわち
問題とするビデオラインの休止期間だけ一定レベルの信
号32(第4図)を出力す。この信号32は低域フィルタ20
を介して増幅器10の利得制御入力端17に加えられる。こ
の入力端は、底30がレベル25より低くなるときに出力さ
れるパルス31の周波数によりきまるレベルを有する連続
信号を受ける。入力端17に入力されるこの連続信号は、
同期化パルス29の振幅Sがすべてのラインについて高す
ぎるときに最大となり、そしてこの場合には増幅器10の
利得低下の最大値はレベル30がレベル25より再び上とな
るように選ばれる。他方、振幅Sが高すぎるときに出力
されるパルス31の周波数が比較的低いときには、利得低
下は比較的小さくなる。このようにビデオ信号28の振幅
の減少はビデオ信号の最大レベルが許容レベル26を越え
る程度が大きい程大きくなる。
ス29の底30がレベル25より低くなるときに変換器14の出
力端16から出力される。このパルス31は単安定装置18を
トリガーし、その出力端19に、60マイクロ秒、すなわち
問題とするビデオラインの休止期間だけ一定レベルの信
号32(第4図)を出力す。この信号32は低域フィルタ20
を介して増幅器10の利得制御入力端17に加えられる。こ
の入力端は、底30がレベル25より低くなるときに出力さ
れるパルス31の周波数によりきまるレベルを有する連続
信号を受ける。入力端17に入力されるこの連続信号は、
同期化パルス29の振幅Sがすべてのラインについて高す
ぎるときに最大となり、そしてこの場合には増幅器10の
利得低下の最大値はレベル30がレベル25より再び上とな
るように選ばれる。他方、振幅Sが高すぎるときに出力
されるパルス31の周波数が比較的低いときには、利得低
下は比較的小さくなる。このようにビデオ信号28の振幅
の減少はビデオ信号の最大レベルが許容レベル26を越え
る程度が大きい程大きくなる。
以上述べた利点とは別に、本発明はビデオ信号がスク
リーン上に可視表示されないときの修正を可能にする。
リーン上に可視表示されないときの修正を可能にする。
加算器22の第2の入力端に加えられる0.7ボルトの値
は、正常時にライン同期化パルス29の底30が実用上レベ
ル25に保持されることを可能にする。その理由はライン
同期化パルス29の振幅Sの標準値は0.6ボルト、すなわ
ち0.7ボルトとあまりかわらない値であるからである。
は、正常時にライン同期化パルス29の底30が実用上レベ
ル25に保持されることを可能にする。その理由はライン
同期化パルス29の振幅Sの標準値は0.6ボルト、すなわ
ち0.7ボルトとあまりかわらない値であるからである。
このように、本装置の作用は次のようにも説明出来
る。黒レベル24と変換器14の下レベル25の間の0.7ボル
トの差により、ライン同期化パルス29の底のレベル30と
レベル25の間の差は小さい。そのため、まず、全ビデオ
信号(ライン同期化パルスとビデオ信号の和)が高限界
26よりも低限界25に近くなり、そして第2に、実際上、
ライン同期化パルス29の底30がこの調整の効果により下
レベル25と一致する。
る。黒レベル24と変換器14の下レベル25の間の0.7ボル
トの差により、ライン同期化パルス29の底のレベル30と
レベル25の間の差は小さい。そのため、まず、全ビデオ
信号(ライン同期化パルスとビデオ信号の和)が高限界
26よりも低限界25に近くなり、そして第2に、実際上、
ライン同期化パルス29の底30がこの調整の効果により下
レベル25と一致する。
本発明はアナログ/ディジタル変換器の入力端に加え
られるビデオ信号の振幅制御に限られない。これは、一
般にテレビジョン放送の受信用の装置のビデオ信号振幅
のサーボ制御に関する。これは、ビデオ信号を受けるエ
レメント(増幅器または自動利得制御装置)の利得が同
期化パルスの振幅を一定となるように制御されることを
特徴とする。
られるビデオ信号の振幅制御に限られない。これは、一
般にテレビジョン放送の受信用の装置のビデオ信号振幅
のサーボ制御に関する。これは、ビデオ信号を受けるエ
レメント(増幅器または自動利得制御装置)の利得が同
期化パルスの振幅を一定となるように制御されることを
特徴とする。
第1図は本発明の装置のブロック図、第2図、第3図、
第4図は第1図の装置の動作を説明するグラフである。 10……可変利得増幅器、14……アナログ/ディジタル変
換器、18……単安定装置、20……低域フィルタ、22……
加算器。
第4図は第1図の装置の動作を説明するグラフである。 10……可変利得増幅器、14……アナログ/ディジタル変
換器、18……単安定装置、20……低域フィルタ、22……
加算器。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭58−154982(JP,A) 特開 昭62−189885(JP,A)
Claims (3)
- 【請求項1】アナログ/ディジタル変換器と、 ビデオ信号を予定の限界値間に保持するとともに、前記
ビデオ信号を前記アナログ/ディジタル変換器に出力す
る可変利得要素と、 前記予定の限界値の内の低い値を表す信号を前記アナロ
グ/ディジタル変換器から受信する加算器によって実現
される一定レベルに、前記可変利得要素の出力端で前記
ビデオ信号のバックポーチを保持するクランプ手段と、 を備え、ライン同期化パルスの振幅が前記予定の限界値
の内の低い値を超える度に前記アナログ/ディジタル変
換器はオーバーステップ指示パルスを発生し、このオー
バーステップ指示パルスは低域フィルタを介して前記可
変利得要素を制御することを特徴とするビデオ信号受信
装置。 - 【請求項2】各オーバーステップ指示パルスによってト
リガーされる単安定装置を更に備え、この単安定装置の
出力信号の持続期間は実質的に1ラインの持続期間に等
しく、前記低域フィルタは前記単安定装置から前記出力
信号を受け、前記低域フィルタの出力は、前記可変利得
要素の利得制御入力に接続されていることを特徴とする
請求項1記載のビデオ信号受信装置。 - 【請求項3】前記アナログ/ディジタル変換器は、並列
出力端子を有し、その内の1つの出力端子は、前記オー
バーステップ指示パルスを発生するために、前記ライン
同期化パルスの振幅と前記予定の限界値の内の低い値と
の差の符号を表す1ビット信号を発生することを特徴と
する請求項1記載のビデオ信号受信装置。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR8912483 | 1989-09-22 | ||
| FR8912483A FR2652473B1 (fr) | 1989-09-22 | 1989-09-22 | Equipement de reception de signaux video. |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH03145287A JPH03145287A (ja) | 1991-06-20 |
| JP3311345B2 true JP3311345B2 (ja) | 2002-08-05 |
Family
ID=9385770
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP24861090A Expired - Fee Related JP3311345B2 (ja) | 1989-09-22 | 1990-09-18 | ビデオ信号受信装置 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US5157493A (ja) |
| EP (1) | EP0419341B1 (ja) |
| JP (1) | JP3311345B2 (ja) |
| BR (1) | BR9004742A (ja) |
| DE (1) | DE69027568T2 (ja) |
| ES (1) | ES2090112T3 (ja) |
| FR (1) | FR2652473B1 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2648554B2 (ja) * | 1992-08-13 | 1997-09-03 | インターナショナル・ビジネス・マシーンズ・コーポレイション | Prmlディスク駆動システムの非同期ゲイン調整方法および装置 |
| JPH06243580A (ja) * | 1993-02-15 | 1994-09-02 | Hitachi Ltd | Agc回路 |
| US5451948A (en) * | 1994-02-28 | 1995-09-19 | Cubic Communications, Inc. | Apparatus and method for combining analog and digital automatic gain control in receivers with digital signal processing |
| US5838390A (en) * | 1995-12-22 | 1998-11-17 | Cirrus Logic, Inc. | System and method for multi-level gain control |
| US5614948A (en) * | 1996-04-26 | 1997-03-25 | Intel Corporation | Camera having an adaptive gain control |
| EP0920195A1 (fr) * | 1997-11-28 | 1999-06-02 | Koninklijke Philips Electronics N.V. | Dispositif d'acquisition et d'amplification de signaux électroniques |
| EP1071281B1 (en) * | 1998-03-06 | 2003-06-04 | Matsushita Electric Industrial Co., Ltd. | Automatic luminance adjustment device and method |
| TW539893B (en) * | 1998-03-30 | 2003-07-01 | Toshiba Corp | Flat-panel display device |
| US7206030B2 (en) * | 2003-01-30 | 2007-04-17 | Texas Instruments Incorporated | Fast-convergence two-stage automatic gain control (AGC) |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US1680390A (en) * | 1925-01-23 | 1928-08-14 | American Telephone & Telegraph | Picture-transmitting system |
| GB515209A (en) * | 1938-08-26 | 1939-11-29 | Emi Ltd | Improvements in or relating to television systems |
| US2240600A (en) * | 1938-07-16 | 1941-05-06 | Philco Radio & Television Corp | Automatic gain control system |
| US2938950A (en) * | 1954-01-08 | 1960-05-31 | Ferguson Radio Corp | Automatic gain control circuits for television signal amplifiers |
| US2934602A (en) * | 1954-02-09 | 1960-04-26 | Pye Ltd | Television receivers |
| US3560648A (en) * | 1968-08-29 | 1971-02-02 | Bell Telephone Labor Inc | Sampled data automatic gain control circuit |
| US4149190A (en) * | 1977-10-17 | 1979-04-10 | Xerox Corporation | Automatic gain control for video amplifier |
| US4434439A (en) * | 1982-02-22 | 1984-02-28 | Rca Corporation | Digital television AGC arrangement |
| US4628362A (en) * | 1985-05-02 | 1986-12-09 | American Dynamics Corporation | Combined video AGC and digitizing circuit |
| JPS6229377A (ja) * | 1985-07-31 | 1987-02-07 | Toshiba Corp | 自動利得制御回路 |
| FR2606956A1 (fr) * | 1986-11-14 | 1988-05-20 | Radiotechnique Compelec | Dispositif de conversion analogique-numerique comportant un dispositif de controle automatique de gain |
| US4827191A (en) * | 1987-09-08 | 1989-05-02 | Motorola, Inc. | Adaptive range/DC restoration circuit or use with analog to digital convertors |
-
1989
- 1989-09-22 FR FR8912483A patent/FR2652473B1/fr not_active Expired - Fee Related
-
1990
- 1990-09-18 ES ES90402564T patent/ES2090112T3/es not_active Expired - Lifetime
- 1990-09-18 DE DE69027568T patent/DE69027568T2/de not_active Expired - Fee Related
- 1990-09-18 EP EP90402564A patent/EP0419341B1/fr not_active Expired - Lifetime
- 1990-09-18 JP JP24861090A patent/JP3311345B2/ja not_active Expired - Fee Related
- 1990-09-21 US US07/585,942 patent/US5157493A/en not_active Expired - Lifetime
- 1990-09-21 BR BR909004742A patent/BR9004742A/pt not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| FR2652473B1 (fr) | 1991-11-29 |
| FR2652473A1 (fr) | 1991-03-29 |
| US5157493A (en) | 1992-10-20 |
| ES2090112T3 (es) | 1996-10-16 |
| DE69027568T2 (de) | 1996-11-21 |
| BR9004742A (pt) | 1991-09-10 |
| EP0419341A1 (fr) | 1991-03-27 |
| JPH03145287A (ja) | 1991-06-20 |
| DE69027568D1 (de) | 1996-08-01 |
| EP0419341B1 (fr) | 1996-06-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4989074A (en) | Digital automatic gain control apparatus | |
| JP3311345B2 (ja) | ビデオ信号受信装置 | |
| US5057923A (en) | Image pickup device capable of picking up images while electronically enlarging the same | |
| US5008753A (en) | Clamp system used for television signal | |
| KR930009363B1 (ko) | 디지탈 신호 클램프 회로 | |
| US5386231A (en) | Video camera | |
| US4731652A (en) | Shading correction signal generating device for a television camera apparatus | |
| US4701786A (en) | Pedestal control circuit | |
| JPH01226284A (ja) | 自動利得制御装置 | |
| JP3281419B2 (ja) | リミッタ回路 | |
| US5243427A (en) | Contour correction apparatus and contour correction method | |
| JPH0797831B2 (ja) | ビデオ信号の白圧縮回路 | |
| JP2568515B2 (ja) | 撮像装置 | |
| JPH074003B2 (ja) | 信号圧縮装置 | |
| JP2576517B2 (ja) | ノイズ低減回路 | |
| JPH0683434B2 (ja) | 自動利得制御装置 | |
| JP2631987B2 (ja) | 輝度信号処理装置 | |
| EP0271954A2 (en) | Television signal processing apparatus including rise time normalization and noise reduction | |
| JPH0813135B2 (ja) | 信号レベル自動制御方法 | |
| JP2778973B2 (ja) | Muse信号のa/d変換回路 | |
| JP2598120Y2 (ja) | 信号レベル自動制御回路 | |
| JPH06113230A (ja) | 自動レベル制御装置 | |
| JPS61102871A (ja) | 画像a/d変換回路 | |
| JP2911902B2 (ja) | クランプ増幅回路 | |
| JP2538366B2 (ja) | ビデオト―ン回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |