[go: up one dir, main page]

JP2018116184A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2018116184A
JP2018116184A JP2017007599A JP2017007599A JP2018116184A JP 2018116184 A JP2018116184 A JP 2018116184A JP 2017007599 A JP2017007599 A JP 2017007599A JP 2017007599 A JP2017007599 A JP 2017007599A JP 2018116184 A JP2018116184 A JP 2018116184A
Authority
JP
Japan
Prior art keywords
region
liquid crystal
common electrode
pixel electrode
regions
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2017007599A
Other languages
English (en)
Inventor
寿治 松島
Toshiharu Matsushima
寿治 松島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2017007599A priority Critical patent/JP2018116184A/ja
Priority to US15/848,308 priority patent/US10317752B2/en
Publication of JP2018116184A publication Critical patent/JP2018116184A/ja
Priority to US16/391,412 priority patent/US10684518B2/en
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】 配向安定性を一層高めた高速応答モードの液晶表示装置を提供する。【解決手段】 一実施形態の表示装置は、第1及び第2基板と、液晶層とを有する。第1基板は、複数の副画素と、共通電位の第1共通電極と、第1共通電極と液晶層の間にある共通電位の第2共通電極と、第1及び第2共通電極の間にある画素電位の画素電極とを備える。副画素ごとに、第1方向に並ぶ第1縁部及び第2縁部を有し第2方向に沿って延在する軸領域と、第1縁部から第1方向に沿って延出する複数の枝領域と、複数の枝領域の間にある複数の隙間領域とが設けられる。第2縁部は、第2方向に並ぶ複数の凹部を有する。軸領域及び各枝領域は、第2共通電極がなく画素電極がある領域である。各隙間領域は、第2共通電極がある領域である。各凹部は、第2共通電極及び画素電極がなく第1共通電極がある領域である。【選択図】 図4

Description

本発明の実施形態は、液晶表示装置に関する。
表示装置の一例として、IPS(In-Plane-Switching)モードの液晶表示装置が知られている。IPSモードの液晶表示装置は、液晶層を介して対向する一対の基板のうちの一方に画素電極及び共通電極が設けられ、これら電極間に発生する横電界を利用して液晶層の液晶分子の配向を制御する。また、IPSモードの中で、画素電極及び共通電極を異なる層に配置し、これらの電極間に発生するフリンジ電界を利用して液晶分子の配向を制御するFFS(Fringe Field Switching)モードの液晶表示装置が実用化されている。
一方で、下記の特許文献1,2には、画素電極及び共通電極を異なる層に配置するとともに、液晶層に近い側の電極にスリットを設け、このスリットの幅方向における両側辺の近傍の液晶分子を互いに逆方向に回転させる液晶表示装置が開示されている。この液晶表示装置はFFSモードの一種ではあるが、従来広く知られていたFFSモードとは液晶分子の回転の態様が明確に異なる方式である。このモードは、従来のFFSモードに比べて応答速度を速めるとともに配向安定性を向上させることができる。以下、この種の液晶表示装置の構成を、高速応答モードと呼ぶ。
特開2013−109309号公報 特開2014−71309号公報
高速応答モードの液晶表示装置において、配向安定性のさらなる改善が求められている。そこで、本開示の一態様における目的は、配向安定性を一層高めた高速応答モードの液晶表示装置を提供することである。
一実施形態に係る表示装置は、第1基板と、第2基板と、前記第1基板と前記第2基板の間に配置された液晶分子を含む液晶層と、を有する。前記第1基板は、複数の副画素と、共通電位の第1共通電極と、前記第1共通電極と前記液晶層の間にある前記共通電位の第2共通電極と、前記複数の副画素ごとに設けられるとともに前記第1共通電極と前記第2共通電極の間にある画素電位の画素電極と、を備える。前記副画素ごとに、第1方向に並ぶ第1縁部および第2縁部を有するとともに前記第1方向と交わる第2方向に沿って延在する軸領域と、前記軸領域の前記第1縁部から前記第1方向に沿って延出する複数の枝領域と、前記複数の枝領域の間にある複数の隙間領域とが設けられている。前記第2縁部は、前記第2方向に並ぶ複数の凹部を有する。前記軸領域および前記複数の枝領域は、前記第2共通電極がなく前記画素電極がある領域である。前記複数の隙間領域は、前記第2共通電極がある領域である。前記複数の凹部は、前記第2共通電極および前記画素電極がなく、前記第1共通電極がある領域である。
他の実施形態に係る表示装置は、第1基板と、第2基板と、前記第1基板と前記第2基板の間に配置された液晶分子を含む液晶層と、を有する。前記第1基板は、複数の副画素と、前記複数の副画素ごとに設けられる画素電位の第1画素電極と、前記複数の副画素ごとに設けられるとともに前記第1画素電極と前記液晶層の間にある画素電位の第2画素電極と、前記第1画素電極と前記第2画素電極の間にある共通電位の共通電極と、を備える。前記副画素ごとに、第1方向に並ぶ第1縁部および第2縁部を有するとともに前記第1方向と交わる第2方向に沿って延在する軸領域と、前記軸領域の前記第1縁部から前記第1方向に沿って延出する複数の枝領域と、前記複数の枝領域の間にある複数の隙間領域とが設けられている。前記第2縁部は、前記第2方向に並ぶ複数の凸部を有する。前記複数の枝領域は、前記第2画素電極がある領域である。前記複数の隙間領域は、前記第2画素電極がなく前記共通電極がある領域である。前記複数の凸部は、前記第2画素電極および前記共通電極がなく、前記第1画素電極がある領域である。
図1は、第1実施形態に係る表示装置の概略的な構成を示す斜視図である。 図2は、第1実施形態に係る表示装置の概略的な等価回路を示す図である。 図3は、第1実施形態に係る表示装置の断面の一例を示す図である。 図4は、第1実施形態における副画素の一例を概略的に示す平面図である。 図5Aは、図4に示す第1共通電極の概略的な平面図である。 図5Bは、図4に示す画素電極の概略的な平面図である。 図5Cは、図4に示す第2共通電極の概略的な平面図である。 図6は、図4に示す軸領域及び各枝領域の部分拡大図である。 図7は、オフ状態における液晶分子の配向状態を示す図である。 図8は、オン状態における液晶分子の配向状態を示す図である。 図9は、第1実施形態との比較例を示す図である。 図10は、第1実施形態との比較例を示す図である。 図11は、第1実施形態の変形例を示す図である。 図12は、第2実施形態に係る表示装置の断面の一例を示す図である。 図13は、第2実施形態における副画素の一例を概略的に示す平面図である。 図14Aは、図13に示す第1画素電極の概略的な平面図である。 図14Bは、図13に示す共通電極の概略的な平面図である。 図14Cは、図13に示第2画素電極の概略的な平面図である。 図15は、第2実施形態の変形例を示す図である。
いくつかの実施形態につき、図面を参照しながら説明する。
なお、開示はあくまで一例に過ぎず、当業者において、発明の主旨を保っての適宜変更について容易に想到し得るものについては、当然に本発明の範囲に含有される。また、図面は、説明をより明確にするため、実際の態様に比べて模式的に表される場合があるが、あくまで一例であって、本発明の解釈を限定するものではない。各図において、連続して配置される同一又は類似の要素については符号を省略することがある。また、本明細書と各図において、既出の図に関して前述したものと同一又は類似した機能を発揮する構成要素には同一の参照符号を付し、重複する詳細な説明を省略することがある。
また、本明細書において「αはA,B又はCを含む」、「αはA,B及びCのいずれかを含む」、「αはA,B及びCからなる群から選択される一つを含む」といった表現は、特に明示がない限り、αがA〜Cの複数の組み合わせを含む場合を排除しない。さらに、これらの表現は、αが他の要素を含む場合も排除しない。
各実施形態においては、液晶表示装置の一例として、透過型の液晶表示装置を開示する。ただし、各実施形態は、他種の表示装置に対する、各実施形態にて開示される個々の技術的思想の適用を妨げるものではない。他種の表示装置としては、例えば、外光を利用して画像を表示する反射型の液晶表示装置や、透過型と反射型の双方の機能を備えた液晶表示装置などが想定される。
[第1実施形態]
図1は、第1実施形態に係る液晶表示装置1(以下、表示装置1と呼ぶ)の概略的な構成を示す斜視図である。表示装置1は、例えば、スマートフォン、タブレット端末、携帯電話端末、パーソナルコンピュータ、テレビ受像装置、車載装置、ゲーム機器、ウェアラブル端末等の種々の装置に用いることができる。
表示装置1は、表示パネル2と、表示パネル2に対向するバックライト3と、表示パネル2を駆動するドライバIC4と、表示パネル2及びバックライト3の動作を制御する制御モジュール5と、表示パネル2及びバックライト3へ制御信号を伝達するフレキシブル回路基板FPC1,FPC2とを備えている。
本実施形態において、第1方向D1は後述する枝領域40が延出する方向であり、第2方向D2は後述する軸領域30が延出する方向である。図1においては、第1方向D1は、表示パネル2の短辺に沿う方向にも該当する。第2方向D2は、例えば表示パネル2の長辺に沿う方向にも該当する。図示した例において、各方向D1,D2は互いに垂直に交わるが、各方向D1,D2は他の角度で交わってもよい。
表示パネル2は、互いに対向する第1基板SUB1及び第2基板SUB2と、各基板SUB1,SUB2の間に配置された液晶層(後述の液晶層LC)とを備えている。表示パネル2は、画像を表示する表示領域DAを有している。表示パネル2は、例えば、表示領域DAにおいて、各方向D1,D2にマトリクス状に並ぶ複数の画素PXを備えている。
図2は、表示装置1の概略的な等価回路を示す図である。表示装置1は、第1ドライバDR1と、第2ドライバDR2と、第1ドライバDR1に接続された複数の走査信号線Gと、第2ドライバDR2に接続された複数の映像信号線Sとを備えている。各走査信号線Gは、表示領域DAにおいて第1方向D1に延びるとともに第2方向D2に並んでいる。各映像信号線Sは、表示領域DAにおいて第2方向D2に延びるとともに第1方向D1に並び、各走査信号線Gと交差している。
画素PXは、複数の副画素SPを有している。本実施形態においては、1つの画素PXが赤色、緑色、青色をそれぞれ表示する副画素SPR,SPG,SPBを1つずつ含む場合を想定する。但し、画素PXは、白色を表示する副画素SPなどをさらに含んでもよいし、同一の色に対応する複数の副画素SPを含んでもよい。本開示においては、副画素を単に画素と呼ぶことがある。
各副画素SPは、スイッチング素子SWと、画素電極PEと、画素電極PEに対向する共通電極CEとを備えている。共通電極CEは、複数の副画素SPに亘って形成されている。共通電極CEには共通電位が印加される。スイッチング素子SWは、走査信号線G、映像信号線S、及び画素電極PEと接続されている。画素電極PEは、スイッチング素子SWを介して映像信号線Sと電気的に接続されている。
第1ドライバDR1は、各走査信号線Gに対して走査信号を順次供給する。第2ドライバDR2は、各映像信号線Sに対して映像信号を選択的に供給する。あるスイッチング素子SWに対応する走査信号線Gに走査信号が供給され、かつこのスイッチング素子SWに接続された映像信号線Sに映像信号が供給されると、この映像信号に応じた画素電位が画素電極PEに印加される。このとき画素電極PEと共通電極CEとの間に生じる電界によって、液晶層LCの液晶分子の配向が電圧の印加されていない初期配向状態から変化する。このような動作により、表示領域DAに画像が表示される。
図3は、表示装置1の断面の一部を示す図である。この図においては、1つの副画素SPの概略的な断面を示している。
第1基板SUB1は、光透過性を有するガラス基板や樹脂基板などの第1絶縁基板10を備えている。第1絶縁基板10は、第2基板SUB2と対向する第1主面10Aと、第1主面10Aの反対側の第2主面10Bとを有している。さらに、第1基板SUB1は、スイッチング素子SWと、画素電極PEと、共通電極CEと、第1絶縁層11と、第2絶縁層12(第1誘電体層)と、第3絶縁層13(第2誘電体層)と、第1配向膜14とを備えている。本実施形態において、共通電極CEは、第1共通電極CE1と、第2共通電極CE2とを含む。各共通電極CE1,CE2には、それぞれ同一の共通電位が印加される。
スイッチング素子SWは、第1絶縁基板10の第1主面10Aに設けられ、第1絶縁層11によって覆われている。なお、図3においては、走査信号線Gや映像信号線Sの図示を省略している。さらに、図3においては、スイッチング素子SWを簡略化して示している。実際には、第1絶縁層11が複数の層を含んでおり、スイッチング素子SWはこれらの層に形成された半導体層や各種電極を含む。
第1共通電極CE1は、第1絶縁層11の上に形成されている。第1共通電極CE1は、第2絶縁層12によって覆われている。画素電極PEは、第2絶縁層12の上に形成されている。画素電極PEは、各絶縁層11,12を貫通するコンタクトホールH11及び第1共通電極CE1に設けられた開口部A11を通じてスイッチング素子SWに接続されている。
画素電極PEは、第3絶縁層13によって覆われている。第2共通電極CE2は、第3絶縁層13の上に形成されている。第2共通電極CE2は、各絶縁層12,13を貫通するコンタクトホールH12を通じて第1共通電極CE1に接続されている。第1配向膜14は、第2共通電極CE2及び第3絶縁層13を覆い、液晶層LCと接している。画素電極PE及び各共通電極CE1,CE2は、例えば、インジウム・ティン・オキサイド(ITO)などの透明な導電材料で形成することができる。
第2共通電極CE2は、開口部A12を有している。画素電極PE及び第1共通電極CE1は、この開口部A12と平面視で重畳する位置にも形成されている。
第2基板SUB2は、光透過性を有するガラス基板や樹脂基板などの第2絶縁基板20を備えている。第2絶縁基板20は、第1基板SUB1と対向する第1主面20Aと、第1主面20Aの反対側の第2主面20Bとを有している。さらに、第2基板SUB2は、遮光層21と、カラーフィルタ22と、オーバーコート層23と、第2配向膜24とを備えている。なお、遮光層21及びカラーフィルタ22の少なくとも一方は、第1基板SUB1に備えられていてもよい。
遮光層21は、平面視において副画素SPの境界に配置されている。このように配置された遮光層21により、実質的に画像表示に寄与する画素開口部PAが形成される。カラーフィルタ22は、第2絶縁基板20の第1主面20A及び遮光層21を覆っている。カラーフィルタ22は、例えば副画素SPに対応する色に着色されている。オーバーコート層23は、カラーフィルタ22を覆うとともに、カラーフィルタ22の表面を平坦化している。第2配向膜24は、オーバーコート層23を覆っており、液晶層LCと接している。
各配向膜14,24は、液晶層LCに含まれる液晶分子を初期配向方向に配向する機能を有している。一例として、各配向膜14,24は、ポリイミドなどの高分子膜に紫外線を照射して異方性を持たせる光配向処理が施された光配向膜である。但し、各配向膜14,24は、ラビング処理が施されたラビング配向膜であってもよい。また、各配向膜14,24のいずれか一方が光配向膜であり、他方がラビング配向膜であってもよい。
図3の例において、第1絶縁基板10の第2主面10Bには、第1偏光板PL1を含む第1光学素子OD1が配置されている。また、第2絶縁基板20の第2主面20Bには、第2偏光板PL2を含む第2光学素子OD2が配置されている。
図4は、副画素SPの一例を概略的に示す平面図である。図5A、図5B、及び図5Cは、それぞれ図4に示す第1共通電極CE1、画素電極PE、及び第2共通電極CE2の概略的な平面図である。図4に示す副画素SPは、第2方向D2に隣り合う2本の走査信号線G(G1,G2)と、第1方向D1に隣り合う2本の映像信号線S(S1,S2)とで囲われた領域に対応する。上述のスイッチング素子SWなどの要素は図示を省略している。
図5Aに示すように、第1共通電極CE1は、上述の開口部A11を有している。上述のコンタクトホールH11は、この開口部A11と平面視で重畳する位置に設けられている。
図4及び図5Bの例において、画素電極PEは、各走査信号線G1,G2及び各映像信号線S1,S2で囲われた領域内に配置されている。但し、画素電極PEの一部が当該領域の外に延出してもよい。図4及び図5Bに示すように、画素電極PEは、走査信号線G1と映像信号線S1とが交差する位置の近傍に凹部Rを有している。各共通電極CE1,CE2を接続するためのコンタクトホールH12は、この凹部Rに設けられている。なお、コンタクトホールH12は、全ての副画素SPに設ける必要はない。複数の副画素SPに対して1つの割合でコンタクトホールH12を設けた場合でも、各共通電極CE1,CE2の導通を確保できる。また、各共通電極CE1,CE2は、周辺領域SAにおいて電気的に接続されてもよい。
例えば、第1共通電極CE1は、画素電極PE及び第2共通電極CE2の略全てと重畳している。但し、画素電極PE及び第2共通電極CE2は第1共通電極CE1と重畳しない部分を有してもよい。
図4及び図5Cに示すように、第2共通電極CE2は、上述の開口部A12を有している。開口部A12は、軸領域30と、複数の枝領域40と、延在領域50とを含む。軸領域30は、第2方向D2に沿って延在し、映像信号線S2寄りに設けられている。軸領域30は、映像信号線S1側の第1縁部E1と、映像信号線S2側の第2縁部E2とを有している。
各枝領域40は、軸領域30の第1縁部E1から映像信号線S1に向けて、第1方向D1に沿って延在している。枝領域40は、例えば先端に向けて先細る形状である。第2方向D2において隣り合う2つの枝領域40の間には、隙間領域60が形成されている。延在領域50は、軸領域30の第2縁部E2に沿って、第2方向D2に延在している。
図4の例においては、各枝領域40が全て同じ形状であり、且つ等ピッチで第2方向D2に配列されている。同様に、各隙間領域60が全て同じ形状であり、且つ等ピッチで第2方向D2に配列されている。但し、各枝領域40及び各隙間領域60の形状やピッチは全て同じである必要はなく、一部が異なってもよい。
また、図4の例においては、軸領域30と延在領域50の第2方向D2における両端部が揃っている。但し、走査信号線G1側及び走査信号線G2側の少なくとも一方において、軸領域30の端部と延在領域50の端部とが揃っていなくてもよい。
1点鎖線で示す画素開口部PAは、各枝領域40及び各隙間領域60と重畳している。図4の例においては、画素開口部PAが各枝領域40及び各隙間領域60それぞれの先端部分及び根本部分を含んでいない。すなわち、各枝領域40及び各隙間領域60それぞれの先端部分及び根本部分は、上述の遮光層21と重畳する。軸領域30、延在領域50、走査信号線G1,G2、映像信号線S1,S2、及び各コンタクトホールH11,H12も遮光層21と重畳する。但し、遮光層21は、軸領域30及び延在領域50の少なくとも一部と重畳しなくてもよい。また、遮光層21は、各枝領域40及び各隙間領域60の先端部分及び根本部分の少なくとも一方と重畳しなくてもよい。
軸領域30の第2縁部E2は、第2方向D2に並ぶ複数の凹部70を有している。各凹部70は、それぞれ各枝領域40と第1方向D1に並ぶ。例えば、第2方向D2における枝領域40の中心と、第2方向D2における凹部70の中心(例えば枝領域40側に最も窪んだ位置)とが一致してもよい。図4においては半円状の凹部70を示しているが、凹部70の形状はこの例に限られない。
他の観点から言えば、軸領域30の第2縁部E2は、第2方向D2に並ぶ複数の凸部80を有している。各凸部80は、それぞれ各隙間領域60と第1方向D1に並ぶ。例えば、第2方向D2における隙間領域60の中心と、第2方向D2における凸部80の中心(例えば延在領域50側に最も突出した位置)とが一致してもよい。
本実施形態において、軸領域30及び各枝領域40は、第2共通電極CE2がなく画素電極PEがある領域である。したがって、第2縁部E2は、画素電極PEの映像信号線S2側の縁部に相当する。各隙間領域60は、第2共通電極CE2がある領域である。また、延在領域50は、第2共通電極CE2及び画素電極PEがなく、第1共通電極CE1がある領域である。したがって、各凹部70(より正確には各凹部70の内側の延在領域50)は、第2共通電極CE2及び画素電極PEがなく、第1共通電極CE1がある領域である。その他の領域は、第2共通電極CE2がある領域である。このような構成においては、軸領域30及び各枝領域40が画素電位となり、他の領域が共通電位となる。
図3に示した第1配向膜14及び第2配向膜24には、第1方向D1と平行な配向処理方向ADに沿って配向処理が施されている。これにより、各配向膜14,24は、液晶分子を配向処理方向ADと平行な初期配向方向に配向する機能を有している。すなわち、本実施形態においては、各枝領域40及び各隙間領域60の延在方向と、液晶分子の初期配向方向とが一致している。
続いて、画素電位である軸領域30及び各枝領域40の形状の詳細について説明する。図6は、図4に示した軸領域30及び各枝領域40の部分拡大図である。枝領域40は、第2方向D2において第1辺41と第2辺42とを有している。さらに、枝領域40は、先端において、第1辺41及び第2辺42を繋ぐ頂辺43を有している。隣り合う2本の枝領域40の間において、軸領域30は、底辺31を有している。第1辺41は配向処理方向ADに対して反時計回りに鋭角である角度θ(例えば約1.0度)だけ傾いており、第2辺42は配向処理方向ADに対して時計回りに角度θだけ傾いている。
底辺31及び第1辺41により角部C1が形成され、第1辺41及び頂辺43により角部C2が形成され、底辺31及び第2辺42により角部C3が形成され、第2辺42及び頂辺43により角部C4が形成されている。
軸領域30は、枝領域40が接続される接続領域32と、隙間領域60と第1方向D1において隣り合う非接続領域33とを有している。接続領域32と非接続領域33は、第2方向D2において交互に並んでいる。凹部70は、接続領域32に形成されている。凹部70の両端(凹部70と凸部80との境界)には、それぞれ屈曲部BP1,BP2が形成される。図6の例においては、屈曲部BP1,BP2がいずれも接続領域32に位置している。他の例として、屈曲部BP1,BP2は、それぞれ枝領域40の各辺41,42の延長線上に位置してもよい。また、屈曲部BP1,BP2は、非接続領域33に位置してもよい。
接続領域32の第2方向D2における長さはL1であり、非接続領域33の第2方向D2における長さはL2である。図6の例では、長さL1が長さL2より大きい(L1>L2)。但し、長さL1が長さL2以下の構成を採用することも可能である(L1≦L2)。
凹部70の第1方向D1における長さ(深さ)は、L3である。なお、長さL3は、凸部80の第1方向D1における長さ(高さ)にも相当する。非接続領域33の第1方向D1における長さ(幅)は、L4である。接続領域32の第1方向D1における最大長さもL4である。一例として、長さL3は、1μm以上が好ましい。また、長さL3は、長さL4の1/3以上であることが好ましい(L3≧L4/3)。
枝領域40の第1方向D1における長さは、L5である。枝領域40は、表示に実質的に寄与する領域である。上述の通り、軸領域30は遮光層21と重畳している。したがって、長さL4が長さL5に対して大きすぎると、表示に寄与しない領域が大きくなり、表示品位が低下する。この観点から、長さL4は、長さL4と長さL5の合計の5分の1以下であることが好ましい(L4≦(L4+L5)/5)。
本実施形態によれば、一般的なFFSモードよりも応答速度の速い高速応答モードを実現することができる。なお、ここにいう応答速度は、例えば、画素電極PE及び共通電極CE(CE1,CE2)の間への電圧印加により液晶層LCの光の透過率を所定レベルの間で遷移させる際の速度として定義することができる。
高速応答モードの動作原理につき、図7及び図8を用いて説明する。
図7は、軸領域30及び各枝領域40の一部と、液晶層LCに含まれる液晶分子LMの初期配向状態とを示す図である。画素電極PEと共通電極CE(CE1,CE2)との間に電圧が印加されていないオフ状態において、液晶分子LMは、図7に示すようにその長軸が配向処理方向ADと一致するように初期配向される。
一般的に広く使用されているFFSモードにおいて、2つの電極間にフリンジ電界が形成された場合、液晶分子は全て同一の方向に回転する。しかし、高速応答モードにおける液晶分子の回転は、FFSモードの液晶分子の回転とは異なっている。
図8は、画素電極PE及び共通電極CE(CE1,CE2)の間に電圧が印加されたオン状態における液晶分子LMの配向状態を示す図である。図中に符号EL1,EL2で示すラインは、軸領域30及び各枝領域40の周囲に生じる電界の等電位線の一例である。本実施形態における液晶分子LMは、誘電率異方性が正(ポジ型)である。そのため、図7に示したオフ状態から画素電極PE及び共通電極CE(CE1,CE2)の間に電圧が印加されると、これにより生じる電界の方向に対して長軸が平行となる(或いは等電位線EL1,EL2に直交する)ように液晶分子LMを回転させる力が働く。
角部C1,C2の近傍においては、液晶分子LMが実線矢印で示す第1回転方向R1に回転する。また、角部C3,C4の近傍においては、液晶分子LMが破線矢印で示す第2回転方向R2に回転する。第1回転方向R1及び第2回転方向R2は、互いに異なる方向(反対の回転方向)である。
角部C1〜C4は、第1辺41及び第2辺42の近傍における液晶分子LMの回転方向を制御する配向制御機能(換言すると、配向を安定化する機能)を有している。すなわち、第1辺41の近傍の液晶分子LMは、角部C1,C2の近傍における液晶分子LMの回転の影響を受けて、第1回転方向R1に回転する。また、第2辺42の近傍の液晶分子LMは、角部C3,C4の近傍における液晶分子LMの回転の影響を受けて、第2回転方向R2に回転する。一方で、第2方向D2における枝領域40の中心及び隙間領域60の中心の近傍においては、第1回転方向R1に回転する液晶分子LMと第2回転方向R2に回転する液晶分子LMとが拮抗している。このため、このような領域の液晶分子LMは、初期配向状態に維持され、殆ど回転しない。
このように、高速応答モードにおいては、各辺41,42の近傍において、根本から先端まで液晶分子LMの回転方向が揃う。これにより、電圧印加時における応答速度を速めるとともに、液晶分子LMの回転方向のバラつきを抑えて配向安定性を高めることが可能となる。
なお、枝領域40において、各辺41,42が配向処理方向ADに対して傾いていることも、配向安定性の向上に寄与している。すなわち、配向処理方向ADに対して傾いた各辺41,42の近傍においては、電界の方向が配向処理方向ADに対して直角以外の角度で交わるために、電圧印加時における液晶分子LMの回転方向を概ね一定に定めることができる。
ここで、軸領域30の第2縁部E2の近傍に着目する。上述の通り、第2縁部E2は、凹部70及び凸部80を有している。等電位線EL2は、凹部70及び凸部80の形状に応じて蛇行している。屈曲部BP1,BP2から凹部70の第2方向D2における中心にかけては、等電位線EL2が各方向D1,D2と交差する方向に傾く。これにより、屈曲部BP1の近傍では液晶分子LMが第1回転方向R1に回転し、屈曲部BP2の近傍では液晶分子LMが第2回転方向R2に回転する。一方で、第2方向D2における凹部70の中心及び凸部80の中心の近傍においては、第1回転方向R1に回転する液晶分子LMと第2回転方向R2に回転する液晶分子LMとが拮抗している。このため、このような領域の液晶分子LMは、初期配向状態に維持され、殆ど回転しない。
第2縁部E2の近傍の液晶分子LMが上記のように回転すると、第1辺41から屈曲部BP1に亘って液晶分子LMの回転方向が揃い、第2辺42から屈曲部BP2に亘って液晶分子LMの回転方向が揃う。さらに、枝領域40から凹部70に亘って、これらの第2方向D2における中心では液晶分子LMが回転しない。同様に、隙間領域60から凸部80に亘って、これらの第2方向D2における中心では液晶分子LMが回転しない。
ここで、本実施形態との比較例を図9に示す。この比較例においては、軸領域30の第2縁部E2が第2方向D2に沿って平坦な場合を想定する。この場合、第2縁部E2の全体に亘って等電位線EL2が第2方向D2と平行となる。すなわち、等電位線EL2が配向処理方向ADと直交するために、第2縁部E2の近傍の液晶分子LMが各回転方向R1,R2のいずれにも回転し得る不安定な状態となる。例えば、高精細な画素になると電極の大きさも小さくなり、第2縁部E2近傍の液晶分子LMの各回転方向R1,R2は、より不安定になりやすい。
仮に、第1辺41の延長線付近にある液晶分子LMが第2回転方向R2に回転すれば、第1辺41の近傍と第2縁部E2の近傍とで液晶分子の回転方向が揃わない。同様に、第2辺42の延長線付近にある液晶分子LMが第1回転方向R1に回転すれば、第2辺42の近傍と第2縁部E2の近傍とで液晶分子の回転方向が揃わない。このように回転方向が不揃いになると、各辺41,42の近傍における応答速度が遅くなる。
一方で、凹部70或いは凸部80を第2縁部E2に設けて等電位線EL2を図8のように曲げると、各辺41,42の近傍のみならず第2縁部E2の近傍まで液晶分子LMの回転方向が揃う。これにより、高速応答モードにおける応答速度を一層高めることが可能となる。
応答速度を高めることで、表示装置1が表示する画像の切り替わりが早くなる。したがって、例えば高品位で映像を表示できるなど、種々の好適な効果を奏する。
また、本実施形態においては、異なる3層に形成された電極(PE,CE1,CE2)を用いて、画素電位である領域と共通電位である領域とを各副画素SPに対し形成している。この構成の効果につき、図4及び図10を用いて説明する。
図10は、本実施形態との比較例を示す図である。この比較例は、1層の共通電極CEaと、1層の画素電極PEaとが設けられた2層構造である点で本実施形態と異なる。すなわち、共通電極CEaは副画素SPごとに開口部A12aを有しており、この開口部A12aが平面視において画素電極PEaと重畳する。開口部A12aは、軸領域30aと、軸領域30aから延出する複数の枝領域40aと、複数の凹部70aと、複数の凸部80aとを備えている。この比較例において、副画素SPを高精細化すると、図10中に矢印で示す様に、隙間領域60aの先端と、その近傍の凹部70aとの距離W0が小さくなり、両者が短絡する可能性がある。特に、高精細(例えば700ppi以上)の表示装置の副画素SPにおいてはこの可能性が高まる。
これに対し、本実施形態では、凹部70の内側(すなわち延在領域50)と隙間領域60とがそれぞれ異なる層に配置された第1共通電極CE1と第2共通電極CE2で形成されている。したがって、図4中に矢印で示す距離W1が小さくなったとしても、上記のような短絡は生じない。他の観点から言えば、凹部70を十分な深さに形成することができ、これにより上述の配向安定性を一層高めることができる。
また、延在領域50を設けたことで、図4中に矢印で示すように、隙間領域60の先端から開口部A12の映像信号線S2側の縁部までの距離W2を長くすることができる。具体的には、このように距離W2を長くした場合であっても、延在領域50がある分だけ軸領域30の第1方向D1における長さを小さくできる。また、3層化することで、距離W1とW2を長くしても隣接する画素電極PE間の干渉や短絡を低減できるため、高精細の副画素SPを実現し易くなる。また、図6を用いて上述した長さL1〜L5の各関係を実現し易くなる。
以上述べた他にも、本実施形態によれば、副画素SPの電極形状に関する種々の点において設計自由度を高めることができる。
なお、軸領域30、枝領域40、延在領域50、隙間領域60、凹部70、及び凸部80の形状は、種々の態様に変形できる。
例えば、凹部70及び凸部80は、三角形状や台形状などの多角形状であってもよい。また、凹部70は、枝領域40の先端と相似した形状であってもよい。同様に、凸部80は、隙間領域60の先端と相似した形状であってもよい。本開示における「相似」は、比較対象となる2つの形状の一方を縮小又は拡大すると他方と完全に一致するという数学上の相似の意味だけでなく、2つの形状が類似しているという意味も含む。
軸領域30、枝領域40、延在領域50、隙間領域60、凹部70、及び凸部80は、例えば図11に示すように、滑らかな輪郭形状を有してもよい。この図の例においては、枝領域40及び隙間領域60のそれぞれの先端が円弧状である。また、凹部70及び凸部80の境界も滑らかである。これにより、軸領域30の第2縁部E2が滑らかに蛇行する円弧状である。この場合、凸部80は、隙間領域60と相似した形状であり、凹部70も枝領域40の先端と相似した形状である。一例として、枝領域40の先端の曲率は、凹部70の曲率より大きい。また、隙間領域60の先端の曲率は、凸部80の曲率より大きい。
[第2実施形態]
第2実施形態について説明する。第1実施形態と同一又は類似する要素には同一の符号を付し、重複する説明を省略することがある。特に言及しない構成は、第1実施形態と同様である。
図12は、第2実施形態に係る表示装置1が備える表示パネル2の断面の一部を示す図である。図3と同じく、1つの副画素SPの概略的な断面を示している。
本実施形態において、画素電極PEは、第1画素電極PE1と、第2画素電極PE2とを含む。第1実施形態では、表示パネル2が2つの共通電極CE1,CE2を備えたが、本実施形態では1つの共通電極CEのみ備える。
第1画素電極PE1は、第1絶縁層11の上に形成されている。第1画素電極PE1は、第2絶縁層12(第1誘電体層)によって覆われている。共通電極CEは、第2絶縁層12の上に形成されている。共通電極CEは、第3絶縁層13(第2誘電体層)によって覆われている。第2画素電極PE2は、第3絶縁層13の上に形成されている。第2画素電極PE2は、第1配向膜14によって覆われている。第1画素電極PE1は、第1絶縁層11を貫通するコンタクトホールH21を通じてスイッチング素子SWに接続されている。第2画素電極PE2は、各絶縁層12,13を貫通するコンタクトホールH22及び共通電極CEに設けられた開口部A21を通じて第1画素電極PE1に接続されている。各画素電極PE1,PE2及び共通電極CEは、例えばITOなどの透明な導電材料で形成することができる。
図13は、本実施形態における副画素SPの一例を概略的に示す平面図である。図14A、図14B、及び図14Cは、それぞれ図13に示す第1画素電極PE1、共通電極CE、及び第2画素電極PE2の概略的な平面図である。
図13及び図14Aの例において、第1画素電極PE1は、大部分が各走査信号線G1,G2及び各映像信号線S1,S2で囲われた領域内に配置されているが、映像信号線S1の左隣りの領域にも延出している。第1画素電極PE1は、各走査信号線G1,G2及び各映像信号線S1,S2で囲われた領域内に収まるように配置されてもよい。
図13及び図14Bに示すように、共通電極CEは、複数の副画素SPに亘って形成されている。共通電極CEは、上述の開口部A21に加え、開口部A22を有している。上述のコンタクトホールH22は、開口部A21と平面視で重畳する位置に設けられている。なお、開口部A22は隣接する副画素領域と重畳しているが、重畳している位置は遮光層21に覆われている。このため、一方の副画素領域における電界が、他方の副画素領域の液晶分子の配向に少し影響があっても問題はない。
図13及び図14Cに示すように、第2画素電極PE2は、各走査信号線G1,G2及び各映像信号線S1,S2で囲われた領域内に配置されている。第2画素電極PE2は、当該領域の外に延出してもよい。
例えば、第1画素電極PE1は、開口部A21,A22の部分を除き、共通電極CEと重畳している。例えば、共通電極CEは、第2画素電極PE2の全てと重畳している。但し、第2画素電極PE2は、共通電極CEと重畳しない部分を有してもよい。
本実施形態の副画素SPにおいても、軸領域30と、複数の枝領域40と、複数の隙間領域60とが設けられている。軸領域30及び各枝領域40は画素電位であり、各隙間領域60を含む他の領域は共通電位である。軸領域30は、映像信号線S2側の第1縁部E1と、映像信号線S1側の第2縁部E2とを有している。各枝領域40は、軸領域30の第1縁部E1から映像信号線S2に向けて、第1方向D1に沿って延在している。
軸領域30は、映像信号線S2側の第1部分P1と、映像信号線S1側の第2部分P2とを含む。第1部分P1は、上述の第1縁部E1を有する。第2部分P2は、上述の第2縁部E2を有する。各部分P1,P2は、いずれも第2方向D2に沿って延在する。図13の例では、第2方向D2において、第1部分P1よりも第2部分P2の方が短い。但し、各部分P1,P2は同じ長さであってもよい。また、第1部分P1よりも第2部分P2の方が長くてもよい。第2方向D2における各部分P1,P2の両端が揃っていてもよいし、ずれていてもよい。
軸領域30の第2縁部E2(第2部分P2の縁部)は、第2方向D2に並ぶ複数の凸部80を有している。各凸部80は、それぞれ各隙間領域60と第1方向D1に並ぶ。例えば、第2方向D2における隙間領域60の中心と、第2方向D2における凸部80の中心(例えば最も突出した位置)とが一致してもよい。図13においては半円状の凸部80を示しているが、凸部80の形状はこの例に限られない。
他の観点から言えば、軸領域30の第2縁部E2は、第2方向D2に並ぶ複数の凹部70を有している。各凹部70は、それぞれ各枝領域40と第1方向D1に並ぶ。例えば、第2方向D2における枝領域40の中心と、第2方向D2における凹部70の中心(例えば枝領域40側に最も窪んだ位置)とが一致してもよい。
共通電極CEの開口部A22は、第2部分P2と凸部80とを含む形状である。開口部A22の映像信号線S2側の縁部は、平面視において第2画素電極PE2の映像信号線S1側の縁部と一致するか、或いは第2画素電極PE2の映像信号線S1側の縁部と第1縁部E1の間に位置している。
本実施形態において、軸領域30の第1部分P1及び各枝領域40は、第2画素電極PE2がある領域である。各隙間領域60は、第2画素電極PE2がなく、共通電極CEがある領域である。軸領域30の第2部分P2は、第2画素電極PE2及び共通電極CEがなく、第1画素電極PE1がある領域である。したがって、各凸部80(より正確には各凸部80の内側の第2部分P2)は、第2画素電極PE2及び共通電極CEがなく、第1画素電極PE1がある領域である。その他の領域は、第2画素電極PE2がなく、共通電極CEがある領域である。このような構成においては、軸領域30及び各枝領域40が画素電位となり、他の領域が共通電位となる。
図12に示した第1配向膜14及び第2配向膜24には、第1方向D1と平行な配向処理方向ADに沿って配向処理が施されている。すなわち、本実施形態においても第1実施形態と同じく、各枝領域40及び各隙間領域60の延在方向と、液晶分子の初期配向方向とが一致している。また、液晶層LCにおける液晶分子は、誘電率異方性が正(ポジ型)である。
軸領域30、各枝領域40、及び各隙間領域60の形状は、例えば図6に示す長さL1〜L5について上述した関係など、第1実施形態と同様の構成を適用できる。凹部70及び凸部80の形状も第1実施形態にて述べた種々の形状を適用できる。例えば、軸領域30、枝領域40、延在領域50、隙間領域60、凹部70、及び凸部80は、図11に示した例と同様に、滑らかな輪郭形状を有してもよい。
以上の本実施形態の構成においても、図7及び図8を用いて説明した通り、応答速度を速めるとともに、配向安定性を高めた高速応答モードの表示装置1を得ることができる。
本実施形態のように凸部80を軸領域30に設けると、図13中に矢印で示すように、副画素SPにおける枝領域40の先端と、この副画素SPに隣接する副画素SPの凸部80との距離W3が小さくなる。仮に、枝領域40と凸部80とが同じ層の導電層で形成されている場合、この距離W3が小さくなると、両者が短絡する可能性がある。特に、高精細な副画素SPにおいてはこの可能性が高まる。これに対し、本実施形態では、枝領域40と凸部80とがそれぞれ異なる層に配置された第1画素電極PE1と第2画素電極PE2で形成されている。したがって、距離W3が小さくなったとしても、上記のような短絡は生じない。他の観点から言えば、凸部80を十分な高さに形成することができ、これにより上述の配向安定性を一層高めることができる。
以上の他にも、本実施形態からは第1実施形態と同様の効果を得ることができる。
なお、本実施形態では軸領域30が第1部分P1と第2部分P2を含む例を示した。しかしながら、軸領域30は、第2部分P2を含まなくてもよい。この場合に採用し得る共通電極CEの平面形状の一例を図15に示す。この図の例において、共通電極CEは、第2方向D2に沿って並ぶ複数の開口部A23を有している。平面視において、複数の開口部A23は、軸領域30(第2画素電極PE2の第2部分P2)に接する。この場合、開口部A23から露出する第1画素電極PE1(図15には示していない)が軸領域30に接続され、結果として軸領域30の凸部80を形成する。
各実施形態においては、液晶層LCの液晶分子の誘電率異方性が正である場合に採用し得る構成を例示した。しかしながら、誘電率異方性が負(ネガ型)である液晶分子により液晶層LCを構成することもできる。この場合においては、配向処理方向AD(液晶分子の初期配向方向)を枝領域40の延在方向(第1方向D1)に直交する方向(第2方向D2)とすればよい。
本発明の実施形態として説明した表示装置を基にして、当業者が適宜設計変更して実施し得る全ての表示装置も、本発明の要旨を包含する限り、本発明の範囲に属する。
本発明の思想の範疇において、当業者であれば、各種の変形例に想到し得るものであり、それら変形例についても本発明の範囲に属するものと解される。例えば、上述の各実施形態に対して、当業者が適宜、構成要素の追加、削除、若しくは設計変更を行ったもの、又は、工程の追加、省略若しくは条件変更を行ったものも、本発明の要旨を備えている限り、本発明の範囲に含まれる。
また、各実施形態において述べた態様によりもたらされる他の作用効果について、本明細書の記載から明らかなもの、又は当業者において適宜想到し得るものについては、当然に本発明によりもたらされるものと解される。
1…液晶表示装置、2…表示パネル、3…バックライト、4…ドライバIC、5…制御モジュール、30…軸領域、50…延在領域、60…隙間領域、70…凹部、80…凸部、SUB1…第1基板、SUB2…第2基板、DA…表示領域、SA…周辺領域、PX…画素、G…走査信号線、S…映像信号線、SP…副画素、PE(PE1,PE2)…画素電極、CE(CE1,CE2)…共通電極、LC…液晶層、PA…画素開口部、E1…第1縁部、E2…第2縁部、P1…軸領域の第1部分、P2…軸領域の第2部分、AD…配向処理方向。

Claims (9)

  1. 第1基板と、第2基板と、前記第1基板と前記第2基板の間に配置された液晶分子を含む液晶層と、を有する液晶表示装置であって、
    前記第1基板は、複数の副画素と、共通電位の第1共通電極と、前記第1共通電極と前記液晶層の間にある前記共通電位の第2共通電極と、前記複数の副画素ごとに設けられるとともに前記第1共通電極と前記第2共通電極の間にある画素電位の画素電極と、を備え、
    前記副画素ごとに、第1方向に並ぶ第1縁部および第2縁部を有するとともに前記第1方向と交わる第2方向に沿って延在する軸領域と、前記軸領域の前記第1縁部から前記第1方向に沿って延出する複数の枝領域と、前記複数の枝領域の間にある複数の隙間領域とが設けられ、
    前記第2縁部は、前記第2方向に並ぶ複数の凹部を有し、
    前記軸領域および前記複数の枝領域は、前記第2共通電極がなく前記画素電極がある領域であり、
    前記複数の隙間領域は、前記第2共通電極がある領域であり、
    前記複数の凹部は、前記第2共通電極および前記画素電極がなく、前記第1共通電極がある領域である、液晶表示装置。
  2. 前記第2共通電極は、前記軸領域と、前記複数の枝領域と、前記複数の凹部とを含む形状の開口部を有する、
    請求項1に記載の液晶表示装置。
  3. 前記開口部は、前記軸領域の前記第2縁部に沿って前記第2方向に延在する延在領域をさらに有し、
    前記延在領域は、前記第2共通電極および前記画素電極がなく、前記第1共通電極がある領域であり、
    前記複数の凹部と前記延在領域が繋がっている、
    請求項2に記載の液晶表示装置。
  4. 第1基板と、第2基板と、前記第1基板と前記第2基板の間に配置された液晶分子を含む液晶層と、を有する液晶表示装置であって、
    前記第1基板は、複数の副画素と、前記複数の副画素ごとに設けられる画素電位の第1画素電極と、前記複数の副画素ごとに設けられるとともに前記第1画素電極と前記液晶層の間にある画素電位の第2画素電極と、前記第1画素電極と前記第2画素電極の間にある共通電位の共通電極と、を備え、
    前記副画素ごとに、第1方向に並ぶ第1縁部および第2縁部を有するとともに前記第1方向と交わる第2方向に沿って延在する軸領域と、前記軸領域の前記第1縁部から前記第1方向に沿って延出する複数の枝領域と、前記複数の枝領域の間にある複数の隙間領域とが設けられ、
    前記第2縁部は、前記第2方向に並ぶ複数の凸部を有し、
    前記複数の枝領域は、前記第2画素電極がある領域であり、
    前記複数の隙間領域は、前記第2画素電極がなく前記共通電極がある領域であり、
    前記複数の凸部は、前記第2画素電極および前記共通電極がなく、前記第1画素電極がある領域である、液晶表示装置。
  5. 前記共通電極は、前記複数の凸部を含む形状の開口部を有する、
    請求項4に記載の液晶表示装置。
  6. 前記軸領域は、前記第1縁部を有する第1部分と、前記第2縁部を有する第2部分とを含み、
    前記第1部分は、前記第2画素電極がある領域であり、
    前記第2部分は、前記共通電極および前記第2画素電極がなく、前記第1画素電極がある領域であり、
    前記複数の凸部は、前記第2部分に設けられている、
    請求項4又は5に記載の液晶表示装置。
  7. 前記軸領域は、前記枝領域が接続される接続領域と、前記隙間領域と隣り合う非接続領域と、を含み、
    前記非接続領域の前記第1方向における幅は、前記接続領域と前記枝領域の前記第1方向における合計幅の5分の1以下である、
    請求項1乃至6のうちいずれか1項に記載の液晶表示装置。
  8. 前記非接続領域の前記第2方向における幅は、前記接続領域の前記第2方向における幅よりも大きい、
    請求項7に記載の液晶表示装置。
  9. 前記枝領域は、前記第2方向に並ぶ第1辺と第2辺とを有し、
    前記液晶分子を回転させる電界が発生している場合に、前記第1辺の近傍と、前記第2辺の近傍とで、前記液晶分子の回転方向が異なる、
    請求項1乃至8のうちいずれか1項に記載の液晶表示装置。
JP2017007599A 2017-01-19 2017-01-19 液晶表示装置 Pending JP2018116184A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017007599A JP2018116184A (ja) 2017-01-19 2017-01-19 液晶表示装置
US15/848,308 US10317752B2 (en) 2017-01-19 2017-12-20 Liquid crystal display device
US16/391,412 US10684518B2 (en) 2017-01-19 2019-04-23 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017007599A JP2018116184A (ja) 2017-01-19 2017-01-19 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2018116184A true JP2018116184A (ja) 2018-07-26

Family

ID=62838586

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017007599A Pending JP2018116184A (ja) 2017-01-19 2017-01-19 液晶表示装置

Country Status (2)

Country Link
US (2) US10317752B2 (ja)
JP (1) JP2018116184A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11703733B2 (en) 2019-09-11 2023-07-18 Japan Display Inc. Display device
US11762246B2 (en) 2021-06-03 2023-09-19 Japan Display Inc. Liquid crystal display device
US12230643B2 (en) 2022-03-22 2025-02-18 Japan Display Inc. Display device
US12386228B2 (en) 2022-03-15 2025-08-12 Magnolia White Corporation Display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009058913A (ja) * 2007-09-04 2009-03-19 Hitachi Displays Ltd 液晶表示装置
JP2014209213A (ja) * 2013-03-29 2014-11-06 株式会社ジャパンディスプレイ 液晶表示装置及び電子機器
WO2016045423A1 (en) * 2014-09-23 2016-03-31 Boe Technology Group Co., Ltd. Array substrate, fabrication method thereof and display device
JP2016048276A (ja) * 2014-08-27 2016-04-07 株式会社ジャパンディスプレイ 表示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5937389B2 (ja) 2011-10-25 2016-06-22 株式会社ジャパンディスプレイ 表示装置、電子機器、および、表示装置の製造方法
JP5767186B2 (ja) 2012-09-28 2015-08-19 株式会社ジャパンディスプレイ 表示装置及び電子機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009058913A (ja) * 2007-09-04 2009-03-19 Hitachi Displays Ltd 液晶表示装置
JP2014209213A (ja) * 2013-03-29 2014-11-06 株式会社ジャパンディスプレイ 液晶表示装置及び電子機器
JP2016048276A (ja) * 2014-08-27 2016-04-07 株式会社ジャパンディスプレイ 表示装置
WO2016045423A1 (en) * 2014-09-23 2016-03-31 Boe Technology Group Co., Ltd. Array substrate, fabrication method thereof and display device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11703733B2 (en) 2019-09-11 2023-07-18 Japan Display Inc. Display device
US11762246B2 (en) 2021-06-03 2023-09-19 Japan Display Inc. Liquid crystal display device
US12386228B2 (en) 2022-03-15 2025-08-12 Magnolia White Corporation Display device
US12230643B2 (en) 2022-03-22 2025-02-18 Japan Display Inc. Display device

Also Published As

Publication number Publication date
US20180203306A1 (en) 2018-07-19
US10317752B2 (en) 2019-06-11
US20190250471A1 (en) 2019-08-15
US10684518B2 (en) 2020-06-16

Similar Documents

Publication Publication Date Title
US20200271998A1 (en) Liquid crystal display
CN101424806B (zh) 液晶显示装置
US9678395B1 (en) Array substrate and curved liquid crystal display panel
CN101424807B (zh) 液晶显示装置
WO2021033393A1 (ja) 液晶表示装置
JP2017151206A (ja) 液晶表示装置
US10684518B2 (en) Liquid crystal display device
CN107065346B (zh) 液晶显示装置
US10571749B2 (en) Liquid crystal display device
JP7118722B2 (ja) 液晶表示装置
JP6609491B2 (ja) 液晶表示装置
US11703733B2 (en) Display device
JP2018180451A (ja) 液晶表示装置
JP2017134161A (ja) 液晶表示装置
JP5512158B2 (ja) 表示装置
CN115469489B (zh) 显示装置
JP4993879B2 (ja) 液晶表示装置
JP2018197789A (ja) 液晶表示装置
JP2019211568A (ja) 表示装置
KR20170015188A (ko) 상이한 그레이 레벨에서 시야각이 달라지는 안정적인 유지보수율을 갖는 디스플레이 패널
WO2012050053A1 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191025

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200729

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200901

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20210406