JP2018198505A - ゲート駆動装置 - Google Patents
ゲート駆動装置 Download PDFInfo
- Publication number
- JP2018198505A JP2018198505A JP2017102621A JP2017102621A JP2018198505A JP 2018198505 A JP2018198505 A JP 2018198505A JP 2017102621 A JP2017102621 A JP 2017102621A JP 2017102621 A JP2017102621 A JP 2017102621A JP 2018198505 A JP2018198505 A JP 2018198505A
- Authority
- JP
- Japan
- Prior art keywords
- gate
- circuit
- turned
- speed
- mosfet
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Power Conversion In General (AREA)
Abstract
Description
この実施形態では、図1に示すように、ゲート制御型の複数の半導体素子として、2個のIGBT(Insulated Gate Bipolar Transistor :絶縁ゲート型バイポーラトランジスタ)1およびIGBT2を使用している。IGBT1は、コレクタC1、エミッタE1、ゲートG1に加えて、電流をモニタするためのセンスエミッタSE1を有する。同じくIGBT2は、コレクタC2、エミッタE2、ゲートG2に加えて、素子電流をモニタするためのセンスエミッタSE2を有する。IGBT1およびIGBT2は図示しない負荷への給電経路に設けられ、各コレクタC1、C2を共通に接続されると共に、エミッタE1、E2を共通に接続された並列駆動方式の構成である。
この実施形態では、IGBT1およびIGBT2を駆動制御する際に、駆動制御部9により、外部から与えられるゲート切換信号SGがハイレベルすなわちオン動作指示になったときに、2つのIGBT1およびIGBT2を同時にオンさせる。
オフ時の処理においては、図3に示すように、駆動制御部9は、外部からオフ動作のゲート切換信号SGが与えられると、ステップB1でYESとなってステップB2に進む。駆動制御部9は、通常ゲートオフ回路8のドライバ8cにオフ駆動の信号を出力してMOSFET8aをオンさせる。これにより、IGBT1およびIGBT2は、ゲートがダイオード11a、11b、抵抗8bおよびMOSFET8aを介してグランドに引かれ、オフ状態に移行する。
なお、本発明は、上述した実施形態のみに限定されるものではなく、その要旨を逸脱しない範囲で種々の実施形態に適用可能であり、例えば、以下のように変形または拡張することができる。
また、IGBTを3個以上設けている場合に、オン動作時に全てを同時にオン動作させた後、素子電流の値が下限値以下であるときに、オン状態を保持する素子に対して、残りのものを全てオフ対象とするのではなく、一部のものをオフ対象として設定することができる。すなわち、図2に示すステップA4では、「高速オフ回路で一部のIGBTをオフ」とすることができる。
本開示は、実施例に準拠して記述されたが、本開示は当該実施例や構造に限定されるものではないと理解される。本開示は、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらに一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
Claims (5)
- 並列接続されたゲート駆動型の複数の半導体素子(1、2)をオンオフ駆動制御するものであって、前記複数の半導体素子に流れる電流に基づいて、オン動作に伴うスイッチング損失およびオン損失が少なくなる条件で前記複数の半導体素子のうちのオン状態を保持するものを設定するゲート駆動装置において、
前記複数の半導体素子を全てオフさせる通常ゲートオフ回路(8)と、
前記複数の半導体素子のうちオン状態のものが存在する状態で一部のものをオフさせる高速ゲートオフ回路(6a、6c、7a、7c)とを備え、
前記通常ゲートオフ回路は、前記複数の半導体素子のオフ時に発生するサージ電流が破壊耐量以下となるようにゲート電圧を低速で変化することでオフさせるように構成され、
前記高速ゲートオフ回路は、前記複数の半導体素子のうちの一部のものを、前記通常ゲートオフ経路よりもゲート電圧を高速で変化することでオフさせるように構成されたゲート駆動装置。 - 前記高速ゲートオフ回路(6a、6c、7a、7c)は、前記複数の半導体素子のうちのオフさせる対象となる一部のものに設けられ、
前記高速ゲートオフ回路を用いて前記複数の半導体素子の一部のオフさせる場合に、オフさせる対象の前記半導体素子を変更設定する制御装置(9)、
を備えた請求項1に記載のゲート駆動装置。 - 前記高速ゲートオフ回路によりオフ対象の前記半導体素子のゲート電圧がしきい値電圧よりも低下したか否かを検出する検出部(10)と、
前記検出部がオフ対象の前記半導体素子のゲート電圧がしきい値電圧よりも低下したことを検出されると、オフ対象の前記半導体素子のゲート電圧をオフレベルに固定するゲートオフ固定回路(6a、6b、7a、7b)と、
を備えた請求項1または2に記載のゲート駆動装置。 - 前記高速ゲートオフ回路(6a、6c、7a、7c)は、
前記半導体素子のゲート電圧をオフレベルに変化させるときの電流を流すオフMOSFET(6a、7a)と、
前記オフMOSFETの電流定格の範囲内で電流を流すために、前記オフMOSFETのゲートに接続されたゲート抵抗(6e、7e)と、
を備えた請求項1から3のいずれか一項に記載のゲート駆動装置。 - 前記高速ゲートオフ回路(6a、6c、7a、7c)は、
前記半導体素子のゲート電圧をオフレベルに変化させるときの電流を流すオフMOSFET(6a、7a)と、
前記オフMOSFETの電流定格の範囲内で電流を流すために、前記オフMOSFETのゲートに接続されたゲート抵抗(6e、7e)とを備え、
前記ゲートオフ固定回路(6a、6b、7a、7b)は、
前記高速ゲートオフ回路の前記オフMOSFET(6a、7a)を共用した構成とし、
前記オフMOSFET(6a、7a)のゲートを前記ゲート抵抗(6e、7e)よりも抵抗値が小さい低抵抗ゲート抵抗もしくは抵抗を介さずに駆動する経路として、
設けられる請求項1から3のいずれか一項に記載のゲート駆動装置。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2017102621A JP6645476B2 (ja) | 2017-05-24 | 2017-05-24 | ゲート駆動装置 |
| PCT/JP2017/039556 WO2018096890A1 (ja) | 2016-11-25 | 2017-11-01 | ゲート駆動装置 |
| CN201780072466.4A CN109997297A (zh) | 2016-11-25 | 2017-11-01 | 栅极驱动装置 |
| US16/414,808 US20190273494A1 (en) | 2016-11-25 | 2019-05-17 | Gate driving device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2017102621A JP6645476B2 (ja) | 2017-05-24 | 2017-05-24 | ゲート駆動装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018198505A true JP2018198505A (ja) | 2018-12-13 |
| JP6645476B2 JP6645476B2 (ja) | 2020-02-14 |
Family
ID=64663821
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017102621A Active JP6645476B2 (ja) | 2016-11-25 | 2017-05-24 | ゲート駆動装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP6645476B2 (ja) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2015022860A1 (ja) * | 2013-08-12 | 2015-02-19 | 日産自動車株式会社 | スイッチング装置 |
| JP2016149632A (ja) * | 2015-02-12 | 2016-08-18 | 株式会社デンソー | 駆動回路 |
| WO2017057079A1 (ja) * | 2015-09-29 | 2017-04-06 | 株式会社デンソー | 負荷駆動装置 |
-
2017
- 2017-05-24 JP JP2017102621A patent/JP6645476B2/ja active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2015022860A1 (ja) * | 2013-08-12 | 2015-02-19 | 日産自動車株式会社 | スイッチング装置 |
| JP2016149632A (ja) * | 2015-02-12 | 2016-08-18 | 株式会社デンソー | 駆動回路 |
| WO2017057079A1 (ja) * | 2015-09-29 | 2017-04-06 | 株式会社デンソー | 負荷駆動装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6645476B2 (ja) | 2020-02-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR101313498B1 (ko) | 전력용 반도체 소자의 구동 회로 | |
| US7535283B2 (en) | Gate drive circuit, semiconductor module and method for driving switching element | |
| US9787301B2 (en) | Semiconductor switching device | |
| JP6468150B2 (ja) | 負荷駆動装置 | |
| EP2216905B1 (en) | Method of controlling an IGBT and a gate driver | |
| JP5767734B2 (ja) | 電力用半導体装置 | |
| JP2016059036A (ja) | 短絡保護用の回路、システム、及び方法 | |
| US20190273494A1 (en) | Gate driving device | |
| JP6122542B1 (ja) | アクティブクランプ回路 | |
| JP2009194514A (ja) | パワー半導体のゲート駆動回路 | |
| JP2017079534A (ja) | ゲート制御回路 | |
| JP7586730B2 (ja) | ゲート駆動装置 | |
| JP6375945B2 (ja) | スイッチング装置 | |
| JP5383353B2 (ja) | 異常検出時急速放電回路 | |
| US10666052B2 (en) | Transistor driver and gate controller | |
| US9007738B2 (en) | Transistor protection circuit | |
| JP2020096444A (ja) | スイッチング回路 | |
| WO2019171509A1 (ja) | スイッチング装置及びスイッチング装置の制御方法 | |
| JP2009095166A (ja) | 電圧制御形スイッチングデバイスのゲート駆動装置 | |
| JP2018198505A (ja) | ゲート駆動装置 | |
| JP2021005950A (ja) | トランジスタ駆動回路及びトランジスタのゲート電圧制御方法 | |
| US20230179199A1 (en) | Drive circuit | |
| JP2019004669A (ja) | 半導体装置 | |
| JP6477244B2 (ja) | スイッチング装置 | |
| JP2004072811A (ja) | Mosfet並列接続回路を有する制御回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190123 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191105 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191127 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20191210 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20191223 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 6645476 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |