JP2018152460A - 制御装置、及び制御装置とその制御装置により制御される半導体装置とを含むシステム - Google Patents
制御装置、及び制御装置とその制御装置により制御される半導体装置とを含むシステム Download PDFInfo
- Publication number
- JP2018152460A JP2018152460A JP2017047537A JP2017047537A JP2018152460A JP 2018152460 A JP2018152460 A JP 2018152460A JP 2017047537 A JP2017047537 A JP 2017047537A JP 2017047537 A JP2017047537 A JP 2017047537A JP 2018152460 A JP2018152460 A JP 2018152460A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- signal
- control device
- electrode
- region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
Description
本発明の半導体装置の制御装置は、第1導電型の第1半導体領域と、第1半導体領域上に配置され、前記第1半導体領域よりも不純物濃度の低い第1導電型の第2半導体領域と、第2半導体領域上に配置された、第1導電型と反対導電型である第2導電型の第3半導体領域と、第3半導体領域上に配置された、第1導電型の第4半導体領域と、第4半導体領域から第3半導体領域を貫通し、第2半導体領域に達する溝と、第3半導体領域と対向する溝の側壁上に絶縁膜を介して溝内に配置された制御電極と、第2半導体領域と対向する溝の壁面上に絶縁膜を介して溝内に配置された補助電極と、第4半導体領域と電気的に接続された第1の主電極と、第1半導体領域と電気的に接続された第2の主電極と、を備える半導体装置を制御する制御装置であって、制御装置は半導体装置の制御電極に閾値未満の電位の信号を出力している時、半導体装置の閾値未満の電位を補助電極に与えるように信号を出力し、半導体装置の制御電極に閾値以上の電位の信号を出力した後、補助電極に印加される電圧を制御電極に印加される電圧以上に上げる信号を出力することを特徴とする。
まず、半導体装置1の断面図を図1で示す。この半導体装置1は、ドレイン領域となるn+領域(第1の半導体領域)10の上に、n+領域10よりも不純物濃度が低いドリフト領域となるn−領域(第2の半導体領域)20、ベース領域となるp−領域(第3の半導体領域)40を備える。また、半導体装置1は、p−領域40を貫通して底部がn−領域20に達する第1の溝(溝)30を備える。第1の溝30は、図1における紙面と垂直方向に延伸し、紙面と平行方向に繰返し複数形成されている。
半導体装置1のn+層10の裏面全面には、n+層10と電気的に接続されるドレイン電極(第2の主電極)100が形成されている。
図2で示すように、制御装置2は半導体装置1のゲート電極80へ信号を出力するドライバ回路D1と、ドライバ回路D1がオンとオフの信号を出力するように制御信号を出力するパルス回路P1と、パルス回路P1の出力信号に応じて出力する制御装置2の出力端子T1と、半導体装置1の補助電極70へ信号を出力するドライバ回路D2と、ドライバ回路D2がオンとオフの信号を出力するように制御信号を出力するパルス回路P2と、パルス回路P2の出力信号に応じて出力する制御装置2の出力端子T2を備える。図2においてパルス回路P1とパルス回路P2を別々の装置として構成したが、パルス回路P1とパルス回路P2を1つのパルス回路内で2出力できる構成とし、ドライバ回路D2への制御信号をドライバ回路D1への制御信号よりも所定時間だけ早くオン・オフする若しくは所定時間だけ遅くオン・オフするように制御装置2を構成しても良い。また、制御装置2が1つのパルス回路内で2出力できるように構成され、ドライバ回路D2がドライバ回路D1よりも所定時間だけ早くオン・オフする若しくは所定時間だけ遅くオン・オフするように、制御装置2の中にパルス回路の代わりに別途リレー回路等を組み込んでも良い。また、ドライバ回路D1とドライバ回路D2の少なくとも何れか1つを制御装置2の外に設けて、パルス回路P1、P2の少なくとも何れか1つが制御装置2の出力端子と電気的に接続しても良い。
このようなシステム3において、半導体装置1のソース電極90と電気的に接続した端子Sは、コイルやモータ等の誘導負荷や抵抗などの外部負荷Lの一方の端子T4と電気的に接続され、半導体装置1のドレイン電極100と電気的に接続した端子Dは、入力(外部電源)VOの高圧側の端子T6と電気的に接続され、コイルやモータ等の誘導負荷や抵抗などの外部負荷Lの他方の端子T5は入力(外部電源)VOの低圧側の端子T7と電気的に接続される。システム3は外部負荷Lに流れる電流または電圧を制御する。
図2の半導体装置1がオフの時、図3の期間Pで示すように半導体装置1のゲート電極80に負電位又はゼロ電位が印加されるように、制御装置2のパルス回路P1の信号はオフを出力し、ドライバ回路D1は負電位又はゼロ電位を出力する。よって、制御装置2の端子T1の電圧VT1は負電位又はゼロ電位を出力する。一方、図3で示すように半導体装置1の補助電極70にゲート閾値電圧(閾値電圧)よりも低い正の電位VT2Lが印加されるように、制御装置2のパルス回路P2の信号はロウ信号を出力し、ドライバ回路D2は正の電位VT2Lを出力する。
図2の半導体装置1がオフの時、半導体装置1のドレイン・ソース間電流IDSは流れず、半導体装置1のドレイン・ソース間電圧VDSに所定の電圧が印加されている。そして外部負荷Lには電圧が印加されず、電流が流れない。
このとき、半導体装置1のn−領域20には空乏層が広がっている。半導体装置1の補助電極70にゲート閾値電圧(閾値電圧)よりも低い正の電位VT2Lが印加されているので、n+領域10と補助電極70との電位差は小さくなり、補助電極70に近い溝近傍における電界集中が緩和される。よって、半導体装置1のオフ時の耐圧を高めることができる。
やがて、半導体装置1のドレイン・ソース間電電流IDSは、ほぼ一定の定常状態(オン状態)となる。
なお、上記期間Qにおいて、半導体装置1の補助電極70に半導体装置1のゲート閾値電圧(閾値電圧)よりも低い正の電位VT2Lが印加されるように、制御装置2のパルス回路P2の信号はロウ信号を出力し、ドライバ回路D2は正の電位VT2Lを出力する。
ここで、半導体装置1の補助電極70に印加される電圧を半導体装置1のゲート電極80に印加される電圧以上とすることで、半導体装置1のn−領域20の補助電極70と対向する領域近傍に電子がより多く引きつけられる。これにより、半導体装置1のn−領域における補助電極70と対向する領域の不純物濃度が高まり、半導体装置1のドレイン・ソース間電圧VDSをより低減することができる。ここで、半導体装置1の補助電極70に印加される電圧を半導体装置1のゲート電極80に印加される電圧よりも大きくすることが望ましい。これにより、半導体装置1のn−領域における補助電極70と対向する領域の不純物濃度が更に高まり、半導体装置1のドレイン・ソース間電圧VDSを更に低減することができる。
なお、制御装置2のパルス回路P2の出力をオフからオンへ切り替える時点は、ミラー効果の終わりゲート電極80に印加される電圧の上昇が終わる、ゲート電極80がほぼ一定の値となった後であることが望ましい。それは、半導体装置1のドレイン・ソース間電圧VDSの減少に伴う半導体装置1のゲート電極80と補助電極70に蓄積された電荷の変化を、補助電極70側でより効果的に吸収することができ、半導体装置1のドレイン・ソース間電圧VDSの立ち下がりを早くすることができるためである。なお、制御装置2のパルス回路P2の出力をオフからオンへ切り替える時点は、外部負荷L等の影響を考慮し、半導体装置1のドレイン・ソース間電流IDSの立ち上がりが終わってドレイン・ソース間電流IDSがほぼ一定となった後としても良い。
一方、図3の期間Sにおいて、制御装置2のパルス回路P1はオン信号を出力して、制御装置2のドライバ回路D1も所定の正の電圧を出力し、制御装置2のVT1も所定の正の電圧を出力する。
半導体装置1の補助電極70に印加される電圧が立ち下がることで、半導体装置1のn−領域20の補助電極70と対向する領域近傍に電子が集まる量が補助電極70に正の電位が印加された時に比べて減少し、ドレイン・ソース間電圧VDSは若干上昇する。これにより電力損失は若干上昇するが、短時間であるので、半導体装置1の発熱が大きく増加するなどの影響は小さい。
一方、図3の期間Sにおいて、パルス回路P2の信号はハイからロウと切り替わっており、半導体装置1の補助電極70に印加される電圧を半導体装置1のゲート閾値電圧(閾値電圧)よりも低い正の電位VT1Lとなるように制御装置2のドライバ回路D2は出力を設定している。
やがて、半導体装置1のゲート電圧VGSがある電圧にまで下がると、ミラー容量の効果により、半導体装置1のドレイン・ソース間電圧VDSは上昇するが、ゲート電圧VGSは一定となる。よって、図2の半導体装置1の電圧VDSの立ち上がりは早くなり、半導体装置1はより早くオフさせることができる。
ここで、制御装置2のパルス回路P1の信号をオンからオフに切り替えは、半導体装置1の補助電極70に印加される電圧VFGSの立ち下がりが終わってからの方が望ましい。また、半導体装置1をオンからオフへの切り替えは、図3の期間Sにおいて半導体装置1のドレイン・ソース間電圧VDSが若干上昇することが終わってからの方が望ましい。半導体装置1のドレイン・ソース間電圧VDSの増加に伴う半導体装置1のゲート電極80と補助電極70に蓄積された電荷の変化を、補助電極70側でより効果的に吸収することができ、半導体装置1のドレイン・ソース間電圧VDSの立ち上がりを早め、ミラー容量の効果の終了による電流の立ち下がりを早くすることができる。そして半導体装置1がオフになると、外部負荷Lには電流が流れなくなる。
なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は、例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様の作用効果をそうするものは、いかなるものであっても本発明に含まれる。
たとえば、上記の構成は、いずれもnチャネル型の素子であったが、導電型(p型、n型)を逆転させ、pチャネル型の半導体装置を同様に得ることができることは明らかである。
また、n−領域20が深さ方向に不純物濃度が異なる複数の層からなる場合も同様の効果を奏することも明らかである。また、ゲート電極80が溝の中央側で分断し、ゲート電極80がp―領域40と対向する第1の溝30の側面のみに絶縁膜60を介して配置されている場合も同様の効果を奏することも明らかである。
また、半導体装置1と制御装置2との間、ドライバ回路D1とパルス回路P1との間、またドライバ回路D2とパルス回路P2との間にフォトカプラのように半導体装置1と制御装置2とを絶縁する回路を設けた場合やアンプのような増幅回路を設けた場合においても、本発明を実現することができることも明らかである。
2 制御装置
3 システム
10 n+領域
20 n−領域
30 第1の溝
40 p―領域
50 n+領域
60 絶縁膜
70 補助電極
80 ゲート電極
90 ソース電極
100 ドレイン電極
110 p+コンタクト領域
120 第2の溝
140 層間絶縁膜
D1、D2 ドライバ回路
P1、P2 パルス回路
Claims (4)
- 第1導電型の第1半導体領域と、
前記第1半導体領域上に配置され、前記第1半導体領域よりも不純物濃度の低い第1導電型の第2半導体領域と、
前記第2半導体領域上に配置された、第1導電型と反対導電型である第2導電型の第3半導体領域と、
前記第3半導体領域上に配置された、第1導電型の第4半導体領域と、
前記第4半導体領域から前記第3半導体領域を貫通し、前記第2半導体領域に達する溝と、
前記第3半導体領域と対向する前記溝の側壁上に絶縁膜を介して前記溝内に配置された制御電極と、
前記第2半導体領域と対向する前記溝の壁面上に絶縁膜を介して前記溝内に配置された補助電極と、
前記第4半導体領域と電気的に接続された第1の主電極と、
前記第1半導体領域と電気的に接続された第2の主電極と、
を備える半導体装置を制御する制御装置であって、
前記制御装置は
前記半導体装置の前記制御電極に閾値未満の電位の信号を出力している時、前記半導体装置の閾値未満の電位を前記補助電極に与えるように信号を出力し、
前記半導体装置の前記制御電極に閾値以上の電位の信号を出力した後、前記補助電極に印加される電圧を前記制御電極に印加される電圧以上に上げる信号を出力することを特徴とする制御装置。 - 前記補助電極を下げたことによる前記半導体装置の伝導度変調の飽和が浅くなった後に、前記半導体装置をオフさせるように前記制御電極にオフ信号を出力することを特徴とする請求項1の制御装置。
- 前記半導体装置の前記補助電極と前記溝の底面と間にフローティング電位の導電層を含む、
又は前記溝の底面の下の前記第2半導体領域内に第2導電型のフローティング領域を含んだ半導体装置を制御することを特徴とする請求項1又は2の制御装置。 - 請求項1〜3の何れか1項に記載の制御装置は、
前記半導体装置の前記制御電極へ信号を出力する第1のドライバ回路と、
前記第1のドライバ回路がオンとオフの信号を出力するように制御信号を出力する第1のパルス回路と、
前記第1のパルス回路の出力信号に応じて出力する第1の出力端子と、
前記半導体装置の前記補助電極へ信号を出力する第2のドライバ回路と、
前記第2のドライバ回路がオンとオフの信号を出力するように制御信号を出力する第2のパルス回路と、
前記第2のパルス回路の出力信号に応じて出力する第2の出力端子と、
を含み、
前記第1の出力端子は前記制御電極と電気的に接続し、
前記第2の出力端子は前記補助電極と電気的に接続し、
前記第1の主電極または第2の主電極と電気的に接続された外部負荷に印加される電圧を制御することを特徴とするシステム。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2017047537A JP2018152460A (ja) | 2017-03-13 | 2017-03-13 | 制御装置、及び制御装置とその制御装置により制御される半導体装置とを含むシステム |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2017047537A JP2018152460A (ja) | 2017-03-13 | 2017-03-13 | 制御装置、及び制御装置とその制御装置により制御される半導体装置とを含むシステム |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2018152460A true JP2018152460A (ja) | 2018-09-27 |
Family
ID=63681789
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017047537A Pending JP2018152460A (ja) | 2017-03-13 | 2017-03-13 | 制御装置、及び制御装置とその制御装置により制御される半導体装置とを含むシステム |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2018152460A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN111725182A (zh) * | 2019-03-18 | 2020-09-29 | 株式会社东芝 | 半导体装置及其控制方法 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002083963A (ja) * | 2000-06-30 | 2002-03-22 | Toshiba Corp | 半導体素子 |
| JP2010129973A (ja) * | 2008-12-01 | 2010-06-10 | Toyota Motor Corp | 半導体装置 |
| JP2012080062A (ja) * | 2010-09-10 | 2012-04-19 | Renesas Electronics Corp | 半導体装置の制御装置 |
| JP2013251395A (ja) * | 2012-05-31 | 2013-12-12 | Denso Corp | 半導体装置 |
| JP2016181618A (ja) * | 2015-03-24 | 2016-10-13 | 株式会社デンソー | 半導体装置 |
-
2017
- 2017-03-13 JP JP2017047537A patent/JP2018152460A/ja active Pending
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002083963A (ja) * | 2000-06-30 | 2002-03-22 | Toshiba Corp | 半導体素子 |
| JP2010129973A (ja) * | 2008-12-01 | 2010-06-10 | Toyota Motor Corp | 半導体装置 |
| JP2012080062A (ja) * | 2010-09-10 | 2012-04-19 | Renesas Electronics Corp | 半導体装置の制御装置 |
| JP2013251395A (ja) * | 2012-05-31 | 2013-12-12 | Denso Corp | 半導体装置 |
| JP2016181618A (ja) * | 2015-03-24 | 2016-10-13 | 株式会社デンソー | 半導体装置 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN111725182A (zh) * | 2019-03-18 | 2020-09-29 | 株式会社东芝 | 半导体装置及其控制方法 |
| CN111725182B (zh) * | 2019-03-18 | 2023-08-22 | 株式会社东芝 | 半导体装置及其控制方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8698229B2 (en) | Transistor with controllable compensation regions | |
| CN104051462B (zh) | 可调节晶体管器件 | |
| US9595602B2 (en) | Switching device for power conversion and power conversion device | |
| CN102811042B (zh) | 具有可调晶体管元件的电路布置 | |
| US8803205B2 (en) | Transistor with controllable compensation regions | |
| US9490250B2 (en) | Half-bridge circuit with a low-side transistor and a level shifter transistor integrated in a common semiconductor body | |
| US7709891B2 (en) | Component arrangement including a power semiconductor component having a drift control zone | |
| US20060202308A1 (en) | Semiconductor device | |
| CN104052458A (zh) | 用于mosfet应用的可变缓冲电路 | |
| JP4971848B2 (ja) | 低スイッチング損失、低ノイズを両立するパワーmos回路 | |
| US11133391B2 (en) | Transistor device | |
| JP4995873B2 (ja) | 半導体装置及び電源回路 | |
| JP2018129350A (ja) | 半導体装置の制御装置、及び半導体装置とその半導体装置を制御する制御装置を含むシステム | |
| US11489521B2 (en) | Power transistor module and controlling method thereof | |
| JP2017147468A (ja) | 電力変換用スイッチング素子 | |
| JP2018152460A (ja) | 制御装置、及び制御装置とその制御装置により制御される半導体装置とを含むシステム | |
| US20150179633A1 (en) | Reverse Blocking Transistor Device | |
| WO2015145913A1 (ja) | 半導体装置 | |
| JP6627452B2 (ja) | 半導体装置 | |
| CN105226056B (zh) | 共源共栅电路 | |
| JP2006210535A (ja) | 半導体装置 | |
| JP2007295543A (ja) | スイッチング回路 | |
| US11190181B2 (en) | Power transistor module and controlling method thereof | |
| JP5721919B1 (ja) | 半導体装置 | |
| CN106611786A (zh) | 一种mos管器件 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171115 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190122 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190123 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190212 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190611 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190726 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20191226 |