JP2018088525A - 多層キャリア箔 - Google Patents
多層キャリア箔 Download PDFInfo
- Publication number
- JP2018088525A JP2018088525A JP2017228355A JP2017228355A JP2018088525A JP 2018088525 A JP2018088525 A JP 2018088525A JP 2017228355 A JP2017228355 A JP 2017228355A JP 2017228355 A JP2017228355 A JP 2017228355A JP 2018088525 A JP2018088525 A JP 2018088525A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- copper
- carrier
- ultra
- multilayer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B15/00—Layered products comprising a layer of metal
- B32B15/04—Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material
- B32B15/043—Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material of metal
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4602—Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B15/00—Layered products comprising a layer of metal
- B32B15/20—Layered products comprising a layer of metal comprising aluminium or copper
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/09—Use of materials for the conductive, e.g. metallic pattern
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/007—Manufacture or processing of a substrate for a printed circuit board supported by a temporary or sacrificial carrier
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/02—Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
- H05K3/022—Processes for manufacturing precursors of printed circuits, i.e. copper-clad substrates
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/303—Surface mounted components, e.g. affixing before soldering, aligning means, spacing means
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
- H05K3/4652—Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
-
- H10W70/05—
-
- H10W70/685—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B2311/00—Metals, their alloys or their compounds
- B32B2311/12—Copper
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B2311/00—Metals, their alloys or their compounds
- B32B2311/22—Nickel or cobalt
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B32—LAYERED PRODUCTS
- B32B—LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
- B32B2457/00—Electrical equipment
- B32B2457/08—PCBs, i.e. printed circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/01—Dielectrics
- H05K2201/0137—Materials
- H05K2201/0141—Liquid crystal polymer [LCP]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/01—Dielectrics
- H05K2201/0137—Materials
- H05K2201/015—Fluoropolymer, e.g. polytetrafluoroethylene [PTFE]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0335—Layered conductors or foils
- H05K2201/0338—Layered conductor, e.g. layered metal substrate, layered finish layer or layered thin film adhesion layer
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0335—Layered conductors or foils
- H05K2201/0355—Metal foils
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/01—Tools for processing; Objects used during processing
- H05K2203/0147—Carriers and holders
- H05K2203/0152—Temporary metallic carrier, e.g. for transferring material
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/05—Patterning and lithography; Masks; Details of resist
- H05K2203/0502—Patterning and lithography
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/10—Using electric, magnetic and electromagnetic fields; Using laser light
- H05K2203/107—Using laser light
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/15—Position of the PCB during processing
- H05K2203/1536—Temporarily stacked PCBs
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/421—Blind plated via connections
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Laminated Bodies (AREA)
- Parts Printed On Printed Circuit Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Electroplating Methods And Accessories (AREA)
- Ceramic Engineering (AREA)
- Manufacturing Of Printed Wiring (AREA)
Abstract
Description
i.剥離面および積層面を有する銅キャリア層であって、前記銅キャリア層の積層面に必要に応じてノジュールを有す銅キャリア層(a)と、前記銅キャリア層(a)の剥離面へ施されたクロム剥離層(b)と、前記クロム剥離層(b)へ施された中間銅層(c)と、前記中間銅層(c)へ施された移動防止層(d)と、前記移動防止層(d)へ施された超薄銅層(e)とを含む多層キャリア箔を提供する工程、
ii.2枚の前記多層キャリア箔の間に挟まれた内側基板層(この内側基板層の両側は、前記銅キャリア箔の積層面に貼り付いている)を含むコア構造を形成する工程、
iii.前記超薄銅層の暴露表面をパターニングする工程、
iv.前記パターニングされた超薄銅層に外側基板層を施す工程、
v.従来の銅キャリア層(A)と、前記従来の銅キャリア層(A)へ施された従来のクロム剥離層または有機剥離層(B)と、前記従来のクロム剥離層または有機剥離層(B)へ施された従来の超薄銅層(C)とを含む従来のキャリア箔を提供し、前記従来のキャリア箔の前記従来の超薄銅層を、前記工程(iv)におけるパターニングされた超薄銅層の前記外側基板層へ施す工程、
vi.前記従来の超薄銅層から、前記従来の銅キャリア層および前記従来の銅クロム剥離層または有機剥離層を除去する工程、
vii.前記従来の超薄銅層および前記外側基板層を通る開口を形成する工程、
viii.前記開口に導電材料(例えば、銅)を充填し、パターンを形成する工程、
ix.前記クロム剥離層から、前記パターニングされた超薄銅層(このパターニングされた超薄銅層は、前記外側基板および前記移動防止層に貼り付いている。前記移動防止層は、前記中間銅層に貼り付いている。)を分離する工程、
x.前記中間銅層、前記移動防止層および前記超薄銅層を除去し、残留のパターニングされた外側基板層を形成する工程、および
xi.前記残留のパターニングされた外側基板層を電子装置に結合する工程。
i.上記の多層キャリア箔を提供する工程、
ii.2枚の前記多層キャリア箔の間に挟まれた内側基板層(この内側基板層の両側は、いずれも1枚ずつの銅キャリア箔の積層面に貼り付いている)を含むコア構造を形成する工程、
iii.前記超薄銅層の暴露表面をパターニングする工程、
iv.前記パターニングされた超薄銅層に外側基板層を施す工程、
v.従来の銅キャリア層(A)と、前記従来の銅キャリア層へ施された従来のクロム剥離層(B)と、前記従来のクロム剥離層へ施された従来の超薄銅層(C)とを含む従来のキャリア箔を提供し、前記従来のキャリア箔の前記従来の超薄銅層を、前記工程(iv)における前記パターニングされた超薄銅層の前記外側基板層へ施す工程、
vi.前記従来の超薄銅層から、前記従来の銅キャリア層および前記従来の銅クロム剥離層を除去する工程、
vii.前記従来の超薄銅層および前記外側基板層を通る開口を形成する工程、
viii.前記開口に導電材料(例えば、銅)を充填し、必要に応じて、前記従来の超薄銅層の暴露表面および/またはこの工程(viii)における充填された開口の暴露表面をパターニングする工程、
ix.前記クロム剥離層から、前記パターニングされた超薄銅層(このパターニングされた超薄銅層は、前記外側基板および前記移動防止層に貼り付いている。前記移動防止層は、前記中間銅層に貼り付いている。)を分離する工程、
x.前記中間銅層、前記移動防止層および前記超薄銅層を除去し、残留のパターニングされた外側基板層を形成する工程、および
xi.前記残留のパターニングされた外側基板層を電子装置に結合する工程。
銅線を50重量%の硫酸水溶液に溶解させ、320g/Lの硫酸銅五水和物(CuSO4・5H2O)と100g/Lの硫酸とを含む硫酸銅電解液を作製した。硫酸銅電解液1リットル当たり、5.5mgの低分子量ゲル(Nippi(株)製のDV)、3mgの3−メルカプトプロパンスルホン酸ナトリウム(Hopax(株)製のMPS)および25mgの塩酸(RCI Labscan(株)製)を添加し、液温50℃および電流密度50A/dm2で、厚さが18μmである電解銅箔を作製した。
95g/Lの硫酸銅五水和物(CuSO4・5H2O)、115g/Lの硫酸および3.5ppmの塩化イオンを含有する硫酸銅メッキ溶液を使用して、温度25℃で50A/dm2の電流密度を用いて、前記銅キャリア層の積層面にノジュールを3秒間メッキした。
ノジュールを有する厚さ18μm(上の層から)の電解銅箔を温度50℃の5g/Lのクロム酸塩溶液に浸漬し、前記銅箔の剥離面を電流密度5A/dm2で2秒間メッキした。
220g/Lの硫酸銅五水和物(CuSO4・5H2O)、115g/Lの硫酸および5ppmの塩化イオンを含有する硫酸銅メッキ溶液を使用して、温度25℃で8A/dm2の電流密度を用いて10秒間メッキし、中間銅層を前記銅キャリア層の剥離面の剥離層に付加した。
300g/Lの硫酸ニッケル七水和物(NiSO4・7H2O)および40g/Lのホウ酸(H3BO3)を含有するメッキ溶液を使用して、温度50℃で10A/dm2の電流密度を用いて10秒間メッキし、移動防止層を前記中間銅層に付加した。
銅線を50重量%の硫酸水溶液に溶解させ、320g/Lの硫酸銅五水和物(CuSO4・5H2O)と110g/Lの硫酸とを含む硫酸銅電解液を作製した。硫酸銅電解液1リットル当たり、5.5mgの低分子量ゲル(Nippi(株)製のDV)、3mgの3−メルカプトプロパンスルホン酸ナトリウム(Hopax(株)製のMPS)および25mgの塩酸(RCI Labscan(株)製)を添加し、液温50℃および電流密度20A/dm2で、厚さが3μmである電解銅箔を前記移動防止層に付加した。メッキ時間は45秒間であった。
前記銅キャリア層、前記剥離層、前記中間銅層、前記移動防止層および前記超薄銅層を有する多層銅箔を温度50℃の2g/Lのクロム酸塩溶液に浸漬し、前記超薄銅層側および前記銅キャリア層の積層面をいずれも電流密度1.5A/dm2でメッキすることにより、防錆処理を提供した。メッキ時間は2秒間であった。
120℃で5秒間ホットプレスすることにより、前記多層銅箔(20cm×20cm)を2枚のポリエチレンテレフタレート(PET)フィルムの間に積層した。その後、試験サンプルを1.27cm×15cmの寸法にカットし、1mm/秒の速度を用いて、90°の角度で、前記銅キャリア層と前記中間銅層との間の剥離界面で、剥離試験を行った。
120℃で5秒間ホットプレスすることにより、前記多層銅箔(10cm×10cm)を2枚のポリエチレンテレフタレート(PET)フィルムの間に積層した。その後、前記銅キャリア層を除去し、前記中間銅層、前記移動防止層および前記超薄銅層を一緒に残し、ランプ光線の下で放置し、ピンホールを評価した。試験サンプルを1から5までのランクで評価し、そのうち、数字1とは、多くのピンホールがあることを意味し、5とは、ピンホールが極めて少ない、あるいはピンホールがないことを意味する。
前記積層面(キャリア側)(キャリアの沈着面を意味する)をホットプレスすることにとり、前記多層銅箔(10cm×10cm)をFR4プリプレグに積層した。前記超薄銅層をポリエチレンテレフタレート(PET)フィルム(保護フィルム)に積層した。試料を30℃のFeCl3+HCl溶液に1分間浸漬した。顕微鏡を用いて横断面領域を評価することにより、前記移動防止層の、前記超薄銅層を損傷から保護する耐性は足りるか否かを確認した。
2 クロム剥離層
3 中間銅層
4 移動防止層
5 超薄銅層
6 ノジュール
7 内側基板層
8 フォトレジスト層
9 導電材料
10 コア構造
11 従来の多層キャリア箔
12 本発明の多層キャリア箔
13 付加的な導電材料
14 外側基板層
16 剥離面
17 積層面
18 開口
21 従来の銅キャリア層
22 従来のクロム剥離層または有機剥離層
25 従来の超薄銅層
30 電子装置
Claims (20)
- 剥離面および積層面を有する銅キャリア層であって、前記銅キャリア層の積層面に必要に応じてノジュールを有する銅キャリア層(a)と、
前記銅キャリア層(a)の剥離面へ施されたクロム剥離層(b)と、
前記クロム剥離層(b)へ施された中間銅層(c)と、
前記中間銅層(c)へ施された移動防止層(d)と、
前記移動防止層(d)へ施された超薄銅層(e)と、
を含む多層キャリア箔。 - 前記クロム剥離層(b)のクロム含有量が10μg/dm2〜40μg/dm2である、請求項1に記載の多層キャリア箔。
- 前記中間銅層(c)の厚さが0.5μm〜5μmである、請求項1に記載の多層キャリア箔。
- 前記移動防止層(d)の厚さが0.5μm〜3μmである、請求項1に記載の多層キャリア箔。
- 前記移動防止層(d)がニッケル層である、請求項1に記載の多層キャリア箔。
- 前記超薄銅層(e)の厚さが1μm〜8μmである、請求項1に記載の多層キャリア箔。
- 前記超薄銅層(e)の厚さが1μm〜5μmである、請求項1に記載の多層キャリア箔。
- 前記銅キャリア層(a)の厚さが10μm〜50μmである、請求項1に記載の多層キャリア箔。
- 前記超薄銅層の暴露表面および/または前記銅キャリア層の積層面の暴露表面に、防錆層をさらに含む、請求項1に記載の多層キャリア箔。
- 前記防錆層がクロムを含む、請求項9に記載の多層キャリア箔。
- 2枚の請求項1に記載の多層キャリア箔の間に挟まれた内側基板層を含むコア構造であって、
前記内側基板層の両側が2枚の銅キャリア箔の積層面に貼り付く、コア構造。 - 前記内側基板層が、フェノール樹脂、エポキシ樹脂、ビスマレイミドトリアジン、ポリイミド、液晶ポリマー、ポリフェニレンオキシド、ポリフェニレンエーテル、ポリテトラフルオロエチレン、シアネートエステル、またはそれらの混合物を含む、請求項11に記載のコア構造。
- 剥離面および積層面を有する銅キャリア層であって、前記銅キャリア層の積層面に必要に応じてノジュールを有する銅キャリア層(a)を形成する工程と、
前記銅キャリア層(a)の剥離面にクロム剥離層(b)を形成する工程と、
前記クロム剥離層(b)に中間銅層(c)を形成する工程と、
前記中間銅層(c)に移動防止層(d)を形成する工程と、
前記移動防止層(d)に超薄銅層(e)を形成する工程と、
を含む請求項1に記載の多層キャリア箔の製造方法。 - i.請求項1に記載の多層キャリア箔を提供する工程、
ii.2枚の前記多層キャリア箔の間に挟まれた内側基板層(この内側基板層の両側は、2枚の前記銅キャリア箔の積層面に貼り付いている)を含むコア構造を形成する工程、
iii.前記超薄銅層の暴露表面をパターニングする工程、
iv.前記パターニングされた超薄銅層に外側基板層を施す工程、
v.従来の銅キャリア層(A)と、前記従来の銅キャリア層(A)へ施された従来のクロム剥離層または有機剥離層(B)と、前記従来のクロム剥離層または有機剥離層(B)へ施された従来の超薄銅層(C)とを含む従来のキャリア箔を提供し、前記従来のキャリア箔の前記従来の超薄銅層を、前記工程(iv)における前記外側基板層へ施す工程、
vi.前記従来の超薄銅層から、前記従来の銅キャリア層および前記従来の銅クロム剥離層または有機剥離層を除去する工程、
vii.前記従来の超薄銅層および前記外側基板層を通る開口を形成する工程、
viii.前記開口に導電材料を充填し、必要に応じて、前記従来の超薄銅層の暴露表面および/またはこの工程(viii)における充填された開口の暴露表面をパターニングする工程、
ix.前記クロム剥離層から、前記パターニングされた超薄銅層(このパターニングされた超薄銅層は、前記外側基板および前記移動防止層に貼り付いている。前記移動防止層は、前記中間銅層に貼り付いている。)を分離する工程、
x.前記中間銅層、前記移動防止層および前記超薄銅層を除去し、残留のパターニングされた外側基板層を形成する工程、および
xi.前記残留のパターニングされた外側基板層を電子装置に結合する工程、
を含むプリント回路基板の製造方法。 - 前記工程(iii)における前記超薄銅層の暴露表面、あるいは前記工程(viii)における前記従来の超薄銅層の暴露表面および/または前記工程(viii)における前記充填された開口の暴露表面をパターニングすることは、
パターニングされたフォトレジスト層を前記暴露表面に施すこと、
導電材料をメッキまたはエッチングすることにより前記暴露表面をパターニングすること、および
前記パターニングされたフォトレジスト層を除去すること
を含む、請求項14に記載の方法。 - 前記導電材料が銅を含む、請求項15に記載の方法。
- 前記工程(iv)における前記外側基板層は、フェノール樹脂、エポキシ樹脂、ビスマレイミドトリアジン、ポリイミド、液晶ポリマー、ポリフェニレンオキシド、ポリフェニレンエーテル、ポリテトラフルオロエチレン、シアネートエステル、またはそれらの混合物を含む、請求項16に記載の方法。
- レーザーにより、前記従来の超薄銅層を通る開口を形成する、請求項14に記載の方法。
- 請求項14に記載の方法により製造されるプリント回路基板。
- 請求項19に記載のプリント回路基板を含む電子装置。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/361,983 US9955588B1 (en) | 2016-11-28 | 2016-11-28 | Multilayer carrier foil |
| US15/361,983 | 2016-11-28 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2018088525A true JP2018088525A (ja) | 2018-06-07 |
| JP2018088525A5 JP2018088525A5 (ja) | 2018-07-26 |
| JP6546252B2 JP6546252B2 (ja) | 2019-07-17 |
Family
ID=61951829
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017228355A Active JP6546252B2 (ja) | 2016-11-28 | 2017-11-28 | 多層キャリア箔 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US9955588B1 (ja) |
| JP (1) | JP6546252B2 (ja) |
| KR (1) | KR101958573B1 (ja) |
| CN (1) | CN108124392B (ja) |
| TW (1) | TWI655083B (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2025094611A1 (ja) * | 2023-11-01 | 2025-05-08 | 三井金属鉱業株式会社 | プリント配線板の製造方法 |
| WO2025094612A1 (ja) * | 2023-11-01 | 2025-05-08 | 三井金属鉱業株式会社 | プリント配線板の製造方法 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10581081B1 (en) | 2019-02-01 | 2020-03-03 | Chang Chun Petrochemical Co., Ltd. | Copper foil for negative electrode current collector of lithium ion secondary battery |
| CN118057914A (zh) * | 2022-11-18 | 2024-05-21 | 鹏鼎控股(深圳)股份有限公司 | 具有极细线路的电路板及其制造方法 |
| CN119947005A (zh) * | 2023-10-26 | 2025-05-06 | 鹏鼎控股(深圳)股份有限公司 | 多层电路板及其制造方法 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6134385B2 (ja) * | 1980-07-14 | 1986-08-07 | Nippon Denkai Kk | |
| JP2013204065A (ja) * | 2012-03-27 | 2013-10-07 | Jx Nippon Mining & Metals Corp | キャリア付銅箔 |
| WO2013161334A1 (ja) * | 2012-04-24 | 2013-10-31 | Jx日鉱日石金属株式会社 | キャリア付銅箔、キャリア付銅箔の製造方法及びプリント配線板 |
| JP2014193606A (ja) * | 2013-03-01 | 2014-10-09 | Jx Nippon Mining & Metals Corp | キャリア付銅箔、それを用いた銅張積層板、プリント配線板、それを用いた電子機器及びプリント配線板の製造方法 |
| JP2016026914A (ja) * | 2014-04-02 | 2016-02-18 | Jx日鉱日石金属株式会社 | キャリア付金属箔を有する積層体 |
| WO2016093109A1 (ja) * | 2014-12-08 | 2016-06-16 | 三井金属鉱業株式会社 | プリント配線板の製造方法 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7026059B2 (en) * | 2000-09-22 | 2006-04-11 | Circuit Foil Japan Co., Ltd. | Copper foil for high-density ultrafine printed wiring boad |
| JP2005260058A (ja) * | 2004-03-12 | 2005-09-22 | Furukawa Circuit Foil Kk | キャリア付き極薄銅箔、キャリア付き極薄銅箔の製造方法および配線板 |
| JP4927503B2 (ja) * | 2005-12-15 | 2012-05-09 | 古河電気工業株式会社 | キャリア付き極薄銅箔及びプリント配線基板 |
| JP2007214427A (ja) * | 2006-02-10 | 2007-08-23 | Shinko Electric Ind Co Ltd | 配線基板の製造方法 |
| EP2336395A1 (en) * | 2008-09-05 | 2011-06-22 | Furukawa Electric Co., Ltd. | Ultrathin copper foil with carrier, and copper laminated board or printed wiring board |
| JP4824828B1 (ja) * | 2010-11-04 | 2011-11-30 | 福田金属箔粉工業株式会社 | 複合金属箔及びその製造方法並びにプリント配線板 |
| TWI561138B (en) * | 2011-03-30 | 2016-12-01 | Mitsui Mining & Smelting Co | Method of manufacturing multi-layer printed wiring board and multi-layer printed wiring board obtained by the manufacturing method |
| CN104120471B (zh) * | 2013-04-26 | 2018-06-08 | Jx日矿日石金属株式会社 | 高频电路用铜箔、覆铜板、印刷配线板、带载体的铜箔、电子设备及印刷配线板的制造方法 |
| JP6310191B2 (ja) * | 2013-07-02 | 2018-04-11 | Jx金属株式会社 | キャリア付銅箔及びその製造方法、銅張積層板の製造方法及びプリント配線板の製造方法 |
| US9210816B1 (en) | 2013-12-18 | 2015-12-08 | Stats Chippac Ltd. | Method of manufacture of support system with fine pitch |
| KR101803390B1 (ko) | 2014-02-14 | 2017-11-30 | 후루카와 덴키 고교 가부시키가이샤 | 캐리어 부착 극박 동박, 그리고 이것을 이용하여 제작된 구리 클래드 적층판, 프린트 배선 기판 및 코어리스 기판 |
| KR101852671B1 (ko) * | 2015-01-21 | 2018-06-04 | 제이엑스금속주식회사 | 캐리어 부착 동박, 적층체, 프린트 배선판, 및, 프린트 배선판의 제조 방법 |
-
2016
- 2016-11-28 US US15/361,983 patent/US9955588B1/en active Active
-
2017
- 2017-10-31 TW TW106137578A patent/TWI655083B/zh active
- 2017-11-20 KR KR1020170155109A patent/KR101958573B1/ko active Active
- 2017-11-28 JP JP2017228355A patent/JP6546252B2/ja active Active
- 2017-11-28 CN CN201711215234.8A patent/CN108124392B/zh active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6134385B2 (ja) * | 1980-07-14 | 1986-08-07 | Nippon Denkai Kk | |
| JP2013204065A (ja) * | 2012-03-27 | 2013-10-07 | Jx Nippon Mining & Metals Corp | キャリア付銅箔 |
| WO2013161334A1 (ja) * | 2012-04-24 | 2013-10-31 | Jx日鉱日石金属株式会社 | キャリア付銅箔、キャリア付銅箔の製造方法及びプリント配線板 |
| JP2014193606A (ja) * | 2013-03-01 | 2014-10-09 | Jx Nippon Mining & Metals Corp | キャリア付銅箔、それを用いた銅張積層板、プリント配線板、それを用いた電子機器及びプリント配線板の製造方法 |
| JP2016026914A (ja) * | 2014-04-02 | 2016-02-18 | Jx日鉱日石金属株式会社 | キャリア付金属箔を有する積層体 |
| WO2016093109A1 (ja) * | 2014-12-08 | 2016-06-16 | 三井金属鉱業株式会社 | プリント配線板の製造方法 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2025094611A1 (ja) * | 2023-11-01 | 2025-05-08 | 三井金属鉱業株式会社 | プリント配線板の製造方法 |
| WO2025094612A1 (ja) * | 2023-11-01 | 2025-05-08 | 三井金属鉱業株式会社 | プリント配線板の製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6546252B2 (ja) | 2019-07-17 |
| KR20180060998A (ko) | 2018-06-07 |
| TWI655083B (zh) | 2019-04-01 |
| KR101958573B1 (ko) | 2019-03-14 |
| TW201832922A (zh) | 2018-09-16 |
| CN108124392A (zh) | 2018-06-05 |
| CN108124392B (zh) | 2020-03-27 |
| US9955588B1 (en) | 2018-04-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6546252B2 (ja) | 多層キャリア箔 | |
| US9955583B2 (en) | Surface-treated copper foil, copper foil with carrier, substrate, resin substrate, printed wiring board, copper clad laminate and method for producing printed wiring board | |
| CN101466207B (zh) | 电路板及其制作方法 | |
| TWI589201B (zh) | Manufacturing method of a printed circuit board having a buried circuit and a printed circuit board obtained by the manufacturing method | |
| US11653454B2 (en) | Printed wiring board and manufacturing method thereof | |
| JPS62158393A (ja) | プリント回路の製造方法 | |
| CN108696986A (zh) | 表面处理铜箔、附载体铜箔、积层板、印刷配线板的制造方法、以及电子机器的制造方法 | |
| TWI541835B (zh) | 配線電路基板之製造方法 | |
| CN102316677B (zh) | 一种用于双面及多层柔性印刷线路板的电镀方法 | |
| JP2006253656A (ja) | 多層キャパシタ内蔵型のプリント基板の製造方法 | |
| CN100454502C (zh) | 多层布线基板的制造方法和多层布线基板及使用其的电子装置 | |
| KR20170143466A (ko) | 이형층 부착 구리박, 적층체, 프린트 배선판의 제조 방법 및 전자기기의 제조 방법 | |
| CN101442885B (zh) | 电路板导孔的制作方法 | |
| KR101759288B1 (ko) | 표면에 돌기가 형성된 초박형 무전해 동박 및 이를 이용한 인쇄회로기판의 제조방법 | |
| KR101573913B1 (ko) | 표면에 돌기가 형성된 초박형 무전해 동박 및 이를 이용한 인쇄회로기판의 제조방법 | |
| JP2021079702A (ja) | 積層体の製造方法及び樹脂層付金属箔 | |
| KR102504252B1 (ko) | 연성동박적층필름, 그 제조방법, 및 그것을 이용한 연성인쇄회로기판의 제조방법 | |
| US10405431B2 (en) | Flexible printed circuit board | |
| CN118891402A (zh) | 表面处理铜箔、覆铜层叠板以及印刷布线板 | |
| JP2011018808A (ja) | 両面フレキシブルプリント配線板 | |
| WO2025164122A1 (ja) | プリント配線板の製造方法 | |
| KR20240140417A (ko) | 인쇄회로기판의 제조방법 | |
| JP2001207032A (ja) | ビルドアップ用絶縁樹脂組成物及びそれを用いたビルドアップ用絶縁樹脂フィルム並びに多層プリント配線板の製造方法 | |
| JPH1027953A (ja) | 転写用部材の製造方法及び転写用部材 | |
| JP2000138443A (ja) | 導体パターンの製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180613 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180613 |
|
| A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20180613 |
|
| A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20180802 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180807 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181106 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190205 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190430 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190604 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190620 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6546252 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |