[go: up one dir, main page]

JP2018088037A - 電流源回路及び発振器 - Google Patents

電流源回路及び発振器 Download PDF

Info

Publication number
JP2018088037A
JP2018088037A JP2016229901A JP2016229901A JP2018088037A JP 2018088037 A JP2018088037 A JP 2018088037A JP 2016229901 A JP2016229901 A JP 2016229901A JP 2016229901 A JP2016229901 A JP 2016229901A JP 2018088037 A JP2018088037 A JP 2018088037A
Authority
JP
Japan
Prior art keywords
current
mosfet
voltage
current source
source circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016229901A
Other languages
English (en)
Inventor
純一 杉田
Junichi Sugita
純一 杉田
中村 勝
Masaru Nakamura
勝 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanken Electric Co Ltd
Original Assignee
Sanken Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanken Electric Co Ltd filed Critical Sanken Electric Co Ltd
Priority to JP2016229901A priority Critical patent/JP2018088037A/ja
Priority to US15/469,625 priority patent/US20180152138A1/en
Publication of JP2018088037A publication Critical patent/JP2018088037A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1228Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device the amplifier comprising one or more field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/20Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising resistance and either capacitance or inductance, e.g. phase-shift oscillator
    • H03B5/26Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising resistance and either capacitance or inductance, e.g. phase-shift oscillator frequency-determining element being part of bridge circuit in closed ring around which signal is transmitted; frequency-determining element being connected via a bridge circuit to such a closed ring, e.g. Wien-Bridge oscillator, parallel-T oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1234Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device and comprising means for varying the output amplitude of the generator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1237Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator
    • H03B5/124Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance

Landscapes

  • Control Of Electrical Variables (AREA)

Abstract

【課題】製造ばらつき、温度特性を補正しつつ、電流レベルを確保し、高温時のリーク電流やスイッチングノイズ等の影響を受けにくい電流源回路及び発振器を提供する。【解決手段】電流源回路は、MOSFETの閾値に依存する第1電流を生成する第1電流源11と、バイポーラトランジスタQ1,Q2のPN接合の順方向電圧に依存する第2電流を生成する第2電流源12と、第1電流と第2電流により第1電圧を発生する第1抵抗Ra1と、第2電流により第2電圧を発生する第2抵抗Ra2と、第1電圧と第2電圧との和に基づいて出力電流を発生する出力MOSFETQtとを備える。【選択図】図1

Description

本発明は、電流源回路及び電流源回路を備えた発振器に関する。
特許文献1に記載された電圧制御発振器においては、発振周波数がコンデンサ容量と定電流値と発振出力の波高値で決定されている。
非特許文献1には、しきい電圧のばらつきに依存しないCMOS基準電流源回路が記載されている。この基準電流源回路は、MOSFETを後述するゼロ温度係数点で動作させ、温度に対して安定した電流を生成する。ゼロ温度係数点で流れるドレイン電流Iは、MOSFETの閾値VTHの影響を受けない。従って、この基準電流源回路は、温度特性と閾値VTHの製造ばらつきを補正した電流源である。
飽和領域におけるN型MOSFETのドレイン電流Iは、式(1−1)で表現される。
Figure 2018088037
μは電子の移動度、VTHはMOSFETの閾値である。Coxはゲート酸化膜容量、Wはゲート幅、Lはゲート長である。
移動度μと閾値VTHは温度依存性を持つため、一定のゲート−ソース間電圧VGSを与えてもドレイン電流Iは温度とともに変化してしまう。また、閾値VTHは製造に起因してばらつく。
N型MOSFETには、ある特定のゲート−ソース間電圧VGSにおいて、電子の移動度の温度特性と閾値VTHの温度特性とが相殺され、ドレイン電流Iの温度依存性がほぼキャンセルされる動作点がある。この動作点は、ゼロ温度係数点(ZTCP)と呼ばれる。ゼロ温度係数点におけるVGSをVZTCPと表す。N型MOSFETをゼロ温度係数点で動作させることで、温度依存性を補正した電流が得られる。
移動度μと閾値VTHは以下の式(1−2),(1−3)で表される。
Figure 2018088037
Figure 2018088037
μ0は比例定数、Tは絶対温度、T0は基準となる絶対温度、αは閾値VTHの温度係数である。式(1−1),(1−2),(1−3)よりVZTCPは以下のようになる。
Figure 2018088037
式(1−4)は図1(a)に示す電流源回路により実現できる。式(1−4)の第一項はINTAT回路11、第二項はIPTAT回路12で実現する。特に、非特許文献1では、IPTAT回路12をMOSFETの弱反転領域(電圧VGSをMOSFETの閾値VTHよりも小さい電圧で動作させドレイン電流が小電流である領域)を利用して実現している。
ZTCPは閾値VTHの影響を受けてばらついてしまう。しかし、INTAT回路11により閾値VTHのばらつきに応じたVZTCPが得られる。従って、閾値VTHの製造ばらつきを補正することができる。以上のことから、ゼロ温度係数点でバイアスすることで、温度特性と閾値VTHの製造ばらつきを補正した定電流源を得ることができる。
特公平7−52821号公報
しきい電圧のばらつきに依存しないCMOS基準電流源回路の検討
しかしながら、特許文献1の電圧制御発振器では、製造ばらつきにより、抵抗値やコンデンサ容量がばらついた場合、周波数のばらつきが大きくなる。周波数の精度を高めるには、トリミングが必要となり、チップ面積が増大する。また、定電流の温度特性も製造ばらつきに依存するため、周波数の温度依存性も製造ばらつきに依存して大きくなる。
非特許文献1では、MOSFETを弱反転領域で動作させているが、弱反転領域を利用すると、以下の問題が生じる。まず、弱反転領域で動作するMOSFETに流れる電流は数nAオーダーである。即ち、電流レベルが低いため、素子のリーク電流の影響を受けやすくなる。特にリーク電流は高温で増加するため、高温動作を保証することが難しくなる。
また、例えば、スイッチング素子が近くで動作すると、電流レベルが低いので、スイッチングノイズの影響を受けやすくなる。
本発明の課題は、電流レベルを確保し、高温時のリーク電流やスイッチングノイズ等の影響を受けにくい電流源回路及び発振器を提供することにある。
本発明に係る電流源回路は、MOSFETの閾値に依存する第1電流を生成する第1電流源と、PN接合の順方向電圧に依存する第2電流を生成する第2電流源と、前記第1電流と前記第2電流により第1電圧を発生する第1抵抗と、前記第2電流により第2電圧を発生する第2抵抗と、前記第1電圧と前記第2電圧との和に基づいて出力電流を発生する出力MOSFETとを備えることを特徴とする。
本発明の発振器は、電流源回路と、コンデンサと、前記出力MOSFETの前記出力電流に基づき発生した電流により前記コンデンサに対する充電及び放電の少なくとも一方を行なわせて所望の周期信号を発生させる周期信号発生部とを備えることを特徴とする。
本発明によれば、第1の電流源がMOSFETの閾値に依存する第1電流を生成し、第2の電流源がPN接合の順方向電圧に依存する第2電流を生成し、第1電流と第2電流により第1電圧を発生し、第2電流により第2電圧を発生し、第1電圧と第2電圧との和に基づいて出力電流を発生するので、弱反転領域を使用することなく、電流レベルを確保でき、高温時のリーク電流やスイッチングノイズ等の影響を受けにくい電流源回路及び発振器を提供することができる。
本発明の実施例1に係る電流源回路の構成図である。 本発明の実施例1に係る電流源回路の具体的な回路構成を示す図である。 本発明の実施例2に係る発振器の回路構成を示す図である。 図3に示す実施例2に係る発振器の動作を説明するための各部のタイミングチャートである。 従来の電流源の一例を示す図である。 本発明の実施例1に係る電流源回路の変形例を示す図である。
以下、本発明の実施の形態の電流源回路及び発振器について、図面を参照しながら詳細に説明する。
図1は、本発明の実施例1に係る電流源回路の回路構成を示す図である。飽和領域におけるN型のMOSFETのドレイン電流Iは、式(1−1)で表現できる。MOSFETをゼロ温度係数点の電圧VZTCPでバイアスして動作させることで、温度特性、閾値VTHの製造ばらつきを補正した電流IOUTを得ることができる。
電圧VZTCPを生成する電流源回路は図1(a)に示すように、INTAT(Negatively-Proportional-To-Absolute-Temperature)回路11と、IPTAT(Proportional-To-Absolute-Temperature)回路12と、一端が接地され、他端がINTAT回路11の出力と抵抗Ra2の一端に接続された抵抗Ra1と、一端が抵抗Ra1に接続され他端がIPTAT回路12と電流生成素子Qtのゲートに接続された抵抗Ra2とを備えている。
INTAT回路11は、負の温度依存性を有し且つMOSFETの閾値に依存する第1の電流を生成する第1の電流源を構成する。IPTAT回路12は、正の温度依存性を有し且つPN接合の順方向電圧に依存する第2の電流を生成する第2の電流源を構成する。
INTAT回路11が生成する電流INTATと、IPTAT回路12が生成する電流IPTATが抵抗Ra1に流れて電圧VRa1が発生し、IPTAT回路12が生成する電流IPTATが、抵抗Ra2に電流が流れて電圧VRa2が発生する。電圧VRa1と電圧VRa2とを加算した電圧が、ゼロ温度係数点の電圧VZTCPとしてMOSFETからなる電流生成素子Qtのゲートに印加される。
実施例1の電流源回路は、図1(a)に示す電流源回路の内の、図1(b)に示すIPTAT回路12aの構成が特徴である。IPTAT回路12aは、バイポーラトランジスタQ1,Q2、MOSFETQ3〜Q6、抵抗Rpを備えている。
電源VDDには、P型のMOSFETQ3のソースとP型のMOSFETQ4のソースとが接続され、P型のMOSFETQ3のゲートとP型のMOSFETQ4のゲートとはN型のMOSFETQ6のドレインに接続されている。N型のMOSFETQ5のドレインとゲートとMOSFETQ6のゲートとは共通に接続されている。MOSFETQ5のドレインとゲートは、MOSFETQ3のドレインと接続されている。MOSFETQ3とMOSFETQ4とは、カレントミラー回路を構成し、MOSFETQ5とMOSFETQ6とは、カレントミラー回路を構成する。
MOSFETQ5のソースはバイポーラトランジスタQ1のコレクタとベースとに接続されている。MOSFETQ6のソースは抵抗Rpを介してバイポーラトランジスタQ2のコレクタとベースとに接続されている。バイポーラトランジスタQ1,Q2のそれぞれのエミッタは接地されている。Q1とQ2のエミッタ面積比は1:n(正数)である。
抵抗Rpに印加される電圧VRpは式(2−1)で表される。
Figure 2018088037
kはボルツマン定数、qは電荷、nはバイポーラトランジスタQ2のQ1に対するエミッタ面積比である。
抵抗Rpに流れる電流IRpは、式(2−2)のようになる。
Figure 2018088037
電流IRpの温度特性は式(2−3)のようになる。
Figure 2018088037
式(2−3)より、電流IRpの温度特性は正である。電流IRpは温度に比例して増加するIPTATである。電流IRpをカレントミラー回路等で取り出し、抵抗Rpと同じ種類の抵抗で電圧に換算することで、式(1−4)の第二項を表現できる。特に集積回路では、抵抗の相対誤差は小さいので、精度よく式(1−4)の第二項を実現することができる。
このように、実施例1に係る電流源回路によれば、バイポーラトランジスタQ1,Q2はコレクタとベースとが共通に接続されているので、ベースとエミッタがPN接合され、ダイオードとして機能する。ダイオードは、順方向電圧Vf未満では、電流は殆ど流れず、順方向電圧Vf以上では、電流が急激に増大する。バイポーラトランジスタQ1,Q2のベースには順方向電圧Vf以上の電圧が印加されるので、電流が大きくなる。
従って、弱反転領域を使用することなく、バイポーラトランジスタ又はダイオードを用いてIPTAT回路12aを構成し、電流レベルを確保することができる。これにより、高温時のリーク電流やスイッチングノイズ等の影響を受けにくい電流源回路のIPTAT回路12aを実現することができる。
なお、実施例1では、バイポーラトランジスタQ1,Q2のコレクタとベースとを共通に接続して、ベースとエミッタがPN接合され、このPN接合をダイオードとして機能させたが、例えば、バイポーラトランジスタQ1,Q2のエミッタとベースとを共通に接続して、ベースとコレクタがPN接合され、ダイオードとして機能させても良い。また、MOSFETのボディダイオードのPN接合を利用してもよい。
図2は、電流源回路の具体的な回路構成図である。図2に示す電流源回路は、図1に示すIPTAT回路12aに、さらに、MOSFETQ7〜Q11、抵抗RnからなるINTAT回路、MOSFETQ4とQ13、およびMOSFETQ8とQ12からなるカレントミラー回路、電流出力素子Qtを備えている。
電源VDDにはP型のMOSFETQ7のソースとP型のMOSFETQ8のソースとが接続され、MOSFETQ8のドレインとゲートが接続され、P型のMOSFETQ7のゲートとP型のMOSFETQ8のゲートとドレインとはN型のMOSFETQ10のドレインとP型のMOSFETQ12のゲートに接続されている。N型のMOSFETQ9のドレインとゲートとMOSFETQ10のゲートとは共通に接続されている。MOSFETQ9のドレインとMOSFETQ7のドレインは接続されている。MOSFETQ7とMOSFETQ8とは、カレントミラー回路を構成している。MOSFETQ9,MOSFETQ10、MOSFETQ11は、抵抗RnにMOSFETの閾値VTHに応じた電圧が発生するようなサイズ比である。
MOSFETQ9のソースはMOSFETQ11のドレインとゲートとに接続されている。MOSFETQ11のソースは接地されている。MOSFETQ10のソースは抵抗Rnを介して接地されている。
MOSFETQ12のソースは電源VDDに接続され、ドレインは抵抗Ra1の一端と抵抗Ra2の一端に接続されている。電源VDDにはP型のMOSFETQ13のソースが接続され、ゲートはMOSFETQ4のドレインに接続され、ドレインは抵抗Ra2の他端と電流生成素子Qtのゲートに接続されている。
以上の構成によれば、MOSFETQ4,Q6にIPTATが流れるので、MOSFETQ13及び抵抗Ra2にIPTATが流れて、抵抗Ra2に電圧VRa2が発生する。また、MOSFETQ8,Q10にINTATが流れるので、MOSFETQ12にINTATが流れ、抵抗Ra1にINTATとIPTATが流れて、抵抗Ra1に電圧VRa1が発生する。電圧VRa1と電圧VRa2との和が電圧Va=VZTCPとして電流生成素子Qtのゲートに印加される。Vaは、以下のように表される。
Figure 2018088037
式(2−4)の第一項と第二項がそれぞれ、式(1−4)の第一項と第二項と同じになるように抵抗比Ra1/Rn、(Ra1+Ra2)/Rpを調整することで、Va=VZTCPとなり、MOSFETQtをゼロ温度係数点でバイアスすることができる。よって、本発明の電流源の出力電流であるMOSFETQtのドレイン電流IOUTは温度特性とばらつきが補正された電流となる。
次に、図2に示す電流源回路1を備えた発振器を図3を参照しながら説明する。図3において、電流源回路1の一端は接地され、他端はMOSFETQ14のドレインに接続されている。MOSFETQ14のドレインには、電流源回路1の出力電流IOUTが供給される。電源VDDにはP型のMOSFETQ14のソースとP型のMOSFETQ15のソースとP型のMOSFETQ16のソースとが接続されている。P型のMOSFETQ14のゲートとソースは接続されており、またMOSFETQ14のゲートとP型のMOSFETQ15のゲートとP型のMOSFETQ16のゲートは電流源回路1の一端に接続され、電流源回路1の他端は、接地されている。MOSFETQ14,Q15,Q16は、カレントミラー回路を構成する。
MOSFETQ15のドレインにはN型のMOSFETQ17のドレインとゲートとN型のMOSFETQ18のゲートとN型のMOSFETQ19のドレインとが接続されている。MOSFETQ16のドレインにはMOSFETQ18のドレインとコンデンサCの一端とコンパレータCP1の非反転端子が接続されている。MOSFETQ17のソースとMOSFETQ18のソースとMOSFETQ19のソースとは接地されている。コンデンサCの他端は接地されている。MOSFETQ17,Q18は、カレントミラー回路を構成する。
P型のMOSFETQ16のmは、カレントミラー回路の比率であり、P型のMOSFETQ16は、電流源回路1の出力電流IOUTをm倍にする。N型のMOSFETQ18のnは、カレントミラーの比率であり、N型のMOSFETQ18は、電流源回路1の出力電流IOUTをn倍にする。
電源Vregと接地との間には、抵抗r1と抵抗r2と抵抗r3との直列回路が接続されている。コンパレータCP1は、コンデンサCの電圧が抵抗r1と抵抗r2との接続点における電圧以上のとき、HレベルをN型のMOSFETQ20のゲートとインバータIN1に出力する。
カレントミラー回路Q14〜Q16、カレントミラー回路Q17〜Q18、MOSFETQ19、コンパレータCP1、MOSFETQ20、インバータIN1、抵抗r1〜r3、コンデンサCは、本発明の周期信号発生部を構成する。周期信号発生部は、電流生成素子Qtの出力電流IOUTに基づき発生した電流により前記コンデンサCに対する充電及び放電の少なくとも一方を行なわせて所望の周期信号を発生させる。
次に、図4に示す各部のタイミングチャートを参照しながら、図3に示す発振器の動作を説明する。図4において、Vrefは、コンパレータCP1の反転入力端子に印加される基準電圧、VcはコンデンサCの両端電圧、VOUTはコンパレータCP1の出力電圧である。
まず、時刻t0からt1の期間において、MOSFETQ20はオフしており抵抗r3はショートされず、基準電圧Vrefは、抵抗r1、r2、r3の分圧から生成されるVa(Va>Vb)であり、コンデンサの両端電圧VcはVc<Vaであるため、コンパレータCP1の出力VOUTがLレベルとなり、インバータIN1を介してMOSFETQ19はオンし、MOSFETQ18のゲートは接地される。そのため、MOSFETQ16から、電流源回路1の出力電流IOUTのm倍の電流mIOUTがコンデンサCに流れるので、コンデンサCが電流mIOUTで充電される。このため、コンデンサCの電圧Vcは、直線的に上昇していく。
次に、時刻t1からt2の期間において、MOSFETQ20はオンしており抵抗r3はショートされ、基準電圧Vrefは、抵抗r1、r2の分圧から生成されるVbであり、コンデンサの両端電圧VcはVc>Vbであるため、コンパレータCP1の出力VOUTがHレベルとなり、インバータIN1を介してMOSFETQ19はオフし、MOSFETQ18のゲートが接地から切り離され、Q17、Q18がカレントミラーとして動作し、コンデンサCが電流nIOUT−mIOUTで放電してMOSFETQ18を介して接地側に電流が流れる。このため、コンデンサCの電圧Vcは減少していく。
次の時刻t2からt3は、時刻t0からt1の動作と同様である。即ち、時刻t0〜t2の期間が、この発振器の発振信号の周期Tである。
また、図3において、出力電流IOUTは、温度特性と閾値VTHの製造ばらつきを補正した電流である。式(1−1)より出力電流IOUTには移動度μや電流生成素子Qtのゲート酸化膜容量Coxが含まれている。ゼロ温度係数点の電圧VZTCPでバイアスすることで、閾値VTHの温度特性および製造ばらつき、移動度μの温度特性の影響は補正できるが、移動度μの製造ばらつきと、ゲート酸化膜容量Coxの温度特性および製造ばらつきの影響を受けてしまう。ここで、出力電流IOUTを以下のように表現する。
Figure 2018088037
Coxはゲート酸化膜容量、αはCox以外の出力電流IOUTの項目であり、移動度μに影響を受ける項目である。
図3において、出力電圧VOUTがLレベルのときの基準電圧VrefをVa、出力電圧VOUTがHレベルのときの基準電圧VrefをVbと表すと、発振器の周期Tは式(2−6)で表される。
Figure 2018088037
式(2−6)に式(2−5)を代入すると、以下の式(2−7)になる。
Figure 2018088037
式(2−7)の第一項は、C/Coxの形になっている。特に集積回路では、コンデンサCはゲート酸化膜を利用して作られるため、CとCoxの構造は基本的に略同様である。従って、コンデンサC、ゲート酸化膜容量Coxは、ゲート酸化膜厚の影響を受けて同じようにばらつく。また、コンデンサC、ゲート酸化膜容量Coxの単位容量当たりの温度特性は同様である。以上のことより、式(2−7)において、コンデンサC、ゲート酸化膜容量Coxの製造ばらつきと温度特性とはキャンセルされる。なお、αは移動度μの影響でばらつくが、一般に移動度μのばらつきは小さい。
以上のことより、本発明の図3に示す発振器によれば、図2に示す電流源回路1の抵抗Ra1,Ra2を適切に調整することで、温度依存性が極めて低く、かつ閾値VTH及び容量の製造ばらつきの影響を受けない、精度の高い発振器を実現することができる。また、電流源回路1とコンデンサCを組み合わせることで、コンデンサCの製造ばらつきと温度特性をキャンセルした精度のよい発振器を構成することができる。
次に、実施例1の発振器と従来の発振器とを比較する。従来の発振器として、図3に示す発振器の電流源回路1に、図5に示す従来の電流源回路を用いた場合を考える。図5の電流源回路の出力電流IOUTは、式(2−8)のようになる。
Figure 2018088037
式(2−8)を式(2−6)に代入すると、式(2−9)のようになる。
Figure 2018088037
式(2−9)の第一項が抵抗Rxと容量Cの積の形になっている。抵抗Rxと容量Cは互いに独立にばらつくため、Rx・Cの項のばらつきは大きい。従って、従来の発振器の精度は、あまり良くない。
図6は、本発明の実施例1に係る電流源回路の変形例を示す図である。図6に示す電流源回路は、電流源回路1に接続されるP型のMOSFETQ21,Q22,Q23からなるカレントミラー回路、N型のMOSFETQ24,Q25からなるカレントミラー回路から構成されている。
電流源回路1の出力電流IOUTがMOSFETQ21に流れると、MOSFETQ23には電流IOUT1が流れ、MOSFETQ25には電流IOUT2が流れる。即ち、出力電流IOUTを分配することができる。
また、本発明の電流源回路を、発振器の電流源回路として利用しつつ、他の回路へ分配してもよい。また、実施例1,2ではN型のMOSFETをゼロ温度係数点の電圧VZTCPでバイアスしたが、例えば、P型のMOSFETをゼロ温度係数点の電圧VZTCPでバイアスしてもよい。また、実施例1,2ではN型のMOSFETQtを用いたが、P型のMOSFETQtを用いても良い。
さらに、INTAT回路11、IPTAT回路12をそれぞれ相補的な構成(P型のMOSFET,N型のMOSFET)で実現してもよい。また、カレントミラー回路をカスコードカレントミラー回路にすることで、電源電圧変動除去比(PSRR)を向上させることができる。また、INTAT回路11、IPTAT回路12にスタートアップ回路を追加して、電源投入時に確実に起動するようにしてもよい。
なお、本発明は、上述した図3に示す実施例1の発振器に限定されるものではない。実施例1の発振器では、コンデンサCの充電及び放電を行ったが、例えば、MOSFETQ18の代わりにスイッチを設けて、放電側はスイッチを介して、充電側のみ電流源回路1の出力電流IOUTに基づいた電流でコンデンサCに充電するのみとしても良い。あるいは、例えば、MOSFETQ16の代わりにスイッチを設けて、充電側はスイッチを介して、放電側のみ電流源回路1の出力電流IOUTに基づいた電流でコンデンサCを放電しても良い。
Q1,Q2 バイポーラトランジスタ
Q3〜Q25 MOSFET
Qt スイッチング素子
R1,R2,r1〜r3 抵抗
CP1 コンパレータ
IN1 インバータ
1 電流源回路
11 INTAT回路
12,12a IPTAT回路

Claims (8)

  1. MOSFETの閾値に依存する第1電流を生成する第1電流源と、
    PN接合の順方向電圧に依存する第2電流を生成する第2電流源と、
    前記第1電流と前記第2電流により第1電圧を発生する第1抵抗と、
    前記第2電流により第2電圧を発生する第2抵抗と、
    前記第1電圧と前記第2電圧との和に基づいて出力電流を発生する出力MOSFETと、
    を備えることを特徴とする電流源回路。
  2. 前記MOSFETと前記出力MOSFETは、N型のMOSFETであることを特徴とする請求項1記載の電流源回路。
  3. 前記MOSFETと前記出力MOSFETは、P型のMOSFETであることを特徴とする請求項1記載の電流源回路。
  4. 前記第2電流源は、第2のMOSFETを有し、
    前記第2のMOSFETに有するボディダイオードが前記PN接合されていることを特徴とする請求項1乃至請求項3のいずれか1項記載の電流源回路。
  5. 前記第2電流源は、バイポーラトランジスタを有し、
    前記バイポーラトランジスタのコレクタとベースとが共通接続され、前記ベースとエミッタとが前記PN接合されていることを特徴とする請求項1乃至請求項3のいずれか1項記載の電流源回路。
  6. 前記第2電流源は、バイポーラトランジスタを有し、
    前記バイポーラトランジスタのベースとエミッタとが共通接続され、前記ベースとコレクタとが前記PN接合されていることを特徴とする請求項1乃至請求項3のいずれか1項記載の電流源回路。
  7. 請求項1から請求項6のいずれか1項記載の前記電流源回路と、
    コンデンサと、
    前記出力MOSFETの前記出力電流に基づき発生した電流により前記コンデンサに対する充電及び放電の少なくとも一方を行なわせて所望の周期信号を発生させる周期信号発生部と、
    を備えることを特徴とする発振器。
  8. 前記周期信号発生部は、前記コンデンサの容量と前記出力MOSFETのゲート酸化膜に基づく容量との比に基づいた周期の前記周期信号を出力することを特徴とする請求項7記載の発振器。
JP2016229901A 2016-11-28 2016-11-28 電流源回路及び発振器 Pending JP2018088037A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2016229901A JP2018088037A (ja) 2016-11-28 2016-11-28 電流源回路及び発振器
US15/469,625 US20180152138A1 (en) 2016-11-28 2017-03-27 Current source circuit and oscillator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016229901A JP2018088037A (ja) 2016-11-28 2016-11-28 電流源回路及び発振器

Publications (1)

Publication Number Publication Date
JP2018088037A true JP2018088037A (ja) 2018-06-07

Family

ID=62191108

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016229901A Pending JP2018088037A (ja) 2016-11-28 2016-11-28 電流源回路及び発振器

Country Status (2)

Country Link
US (1) US20180152138A1 (ja)
JP (1) JP2018088037A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11841728B2 (en) 2021-07-02 2023-12-12 Fuji Electric Co., Ltd. Integrated circuit and semiconductor module
WO2024162627A1 (ko) * 2023-01-30 2024-08-08 삼성전자주식회사 누설 전류를 저감하는 스위치 회로 및 이를 이용한 전자 장치
US12411513B2 (en) 2021-05-14 2025-09-09 Fuji Electric Co., Ltd. Integrated circuit and semiconductor module

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0237820A (ja) * 1988-07-27 1990-02-07 Oki Electric Ind Co Ltd 電圧制御型発振回路
JPH11231955A (ja) * 1998-02-19 1999-08-27 Fujitsu Ltd 基準電流源回路
JP2013200767A (ja) * 2012-03-26 2013-10-03 Toyota Motor Corp バンドギャップリファレンス回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0237820A (ja) * 1988-07-27 1990-02-07 Oki Electric Ind Co Ltd 電圧制御型発振回路
JPH11231955A (ja) * 1998-02-19 1999-08-27 Fujitsu Ltd 基準電流源回路
JP2013200767A (ja) * 2012-03-26 2013-10-03 Toyota Motor Corp バンドギャップリファレンス回路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
根岸 将史 外2名: "しきい値電圧のばらつきに依存しないCMOS基準電流源回路の検討", 電子通信学会技術研究報告 〔回路とシステム〕, vol. 106, no. 111, JPN6018027987, 15 June 2006 (2006-06-15), JP, pages 13 - 18, ISSN: 0003970593 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12411513B2 (en) 2021-05-14 2025-09-09 Fuji Electric Co., Ltd. Integrated circuit and semiconductor module
US11841728B2 (en) 2021-07-02 2023-12-12 Fuji Electric Co., Ltd. Integrated circuit and semiconductor module
WO2024162627A1 (ko) * 2023-01-30 2024-08-08 삼성전자주식회사 누설 전류를 저감하는 스위치 회로 및 이를 이용한 전자 장치

Also Published As

Publication number Publication date
US20180152138A1 (en) 2018-05-31

Similar Documents

Publication Publication Date Title
JP5710586B2 (ja) 低電力基準電圧およびバイアス電流発生器のための方法および回路
US7541862B2 (en) Reference voltage generating circuit
JP5996283B2 (ja) 電圧発生回路を備える半導体装置
US9122290B2 (en) Bandgap reference circuit
JP5085238B2 (ja) 基準電圧回路
US20140152348A1 (en) Bicmos current reference circuit
JP2008108009A (ja) 基準電圧発生回路
KR20120080567A (ko) 보상된 밴드갭
US20120319793A1 (en) Oscillation circuit
JP2018120328A (ja) 電圧生成回路
US7236047B2 (en) Band gap circuit
CN103792980A (zh) 参考电压产生电路
US7944272B2 (en) Constant current circuit
JPH05233084A (ja) 定電圧発生回路
US8446141B1 (en) Bandgap curvature correction circuit for compensating temperature dependent bandgap reference signal
EP1505467A2 (en) Voltage reference generator providing an output voltage lower than the bandgap voltage
JP2018088037A (ja) 電流源回路及び発振器
JP2006262348A (ja) 半導体回路
JP5957987B2 (ja) バンドギャップリファレンス回路
JP2014016860A (ja) バンドギャップ回路およびそれを有する集積回路装置
US12468325B2 (en) Reference current source
JP2018018561A (ja) 半導体装置及び電子システム
Andreou et al. An all-subthreshold, 0.75 V supply, 2ppm/° C, CMOS Voltage Reference
KR101551705B1 (ko) 기준 전압 발생 회로
JP6185632B2 (ja) 電圧発生回路を備える半導体装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180713

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180724

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20190205