JP2017058795A - 診断回路及び半導体システム - Google Patents
診断回路及び半導体システム Download PDFInfo
- Publication number
- JP2017058795A JP2017058795A JP2015181215A JP2015181215A JP2017058795A JP 2017058795 A JP2017058795 A JP 2017058795A JP 2015181215 A JP2015181215 A JP 2015181215A JP 2015181215 A JP2015181215 A JP 2015181215A JP 2017058795 A JP2017058795 A JP 2017058795A
- Authority
- JP
- Japan
- Prior art keywords
- register
- diagnostic
- signal
- output unit
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31703—Comparison aspects, e.g. signature analysis, comparators
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Semiconductor Integrated Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
Description
通常運用時には、運用系レジスタRM(n+1)と、安全系レジスタRS(n+1)には、同一の信号が入力される。すなわち、通常運用時において、第1出力部MUXI(n)は、運用系レジスタRM(n)からの入力信号を選択して論理回路部Gに出力する。また、第2出力部MUXO(n)は、論理回路部Gからの入力信号を選択して、次段の安全系レジスタRS(n+1)に出力する。
診断値の設定時には、第1出力部MUXI(n)は、運用系レジスタRM(n)からの入力信号を選択して論理回路部Gに出力する。また、第2出力部MUXO(n)は、安全系レジスタRS(n)からの入力信号を選択して、安全系レジスタRS(n+1)に出力する。
診断時には、第1出力部MUXI(n)は、安全系レジスタRS(n)からの入力信号を選択して論理回路部Gに出力する。また、第2出力部MUXO(n)は、論理回路部Gからの入力信号を選択して、安全系レジスタRS(n+1)に出力する。すなわち、診断信号に基づき、論理回路部Gが出力した多数の出力のうちの1つとして結果信号が次段の安全系レジスタRS(n+1)に出力される。
図7は、診断回路100の変形例1を示すブロック図である。変形例1は、遷移故障の検出を診断回路100内で行わず、回路規模をより低減しようとしたしたものである。このため、第1比較部CMP(n)を有しないことで、図2の診断回路100と相違している。これにより、回路規模をより低減可能である。
図8は、診断回路100の変形例2を示すブロック図である。変形例2は、比較系レジスタRC(n)(0≦n<m)(第3レジスタ)を備えることで図2の診断回路100と相違している。以下、図2の診断回路100と相違する部分を説明する。
図9は、診断回路100の変形例3を模式的に示す図である。図9において、四角型は安全系レジスタRS(n)を示している。また、数字の(1)から(4)は、診断信号を分割してパラレルに入力する位置と、結果信号をパラレルに取り出す位置を矢印の向きを変えて示している。
Claims (5)
- 連続的に接続された複数段の回路部を有する診断回路であって、
前記複数段の回路部は、それぞれ、
第1レジスタと、
前記第1レジスタに対応する第2レジスタと、
前記第1レジスタ及び前記第2レジスタと接続され、前記第1レジスタからの第1入力信号と前記第2レジスタからの第2入力信号のうち、一方を選択して出力する第1出力部と、
前記第1出力部から出力された信号を少なくとも含む入力信号に基づき論理演算を行う論理回路部からの出力された第3入力信号と前記第2入力信号のうち、一方を選択して、次段の第2レジスタに出力する第2出力部と、
を備えることを特徴とする診断回路。 - 前記第1出力部において前記第1入力信号が選択され、前記第2出力部において前記第2入力信号が選択された状態で、前記第2レジスタへ診断信号が入力されると、
前記第2レジスタに前記診断信号に基づく診断値が設定された後に、前記第1レジスタへのクロック信号の供給が停止され、前記第1出力部において前記第2入力信号が選択され、且つ前記第2出力部において前記第3入力信号が選択されて任意の回路の診断を行うことを特徴とする請求項2に記載の診断回路。 - 前記論理回路部から前記診断信号に基づく結果信号が次段の第2レジスタに入力された後に、前記第1レジスタに前記クロック信号が供給されることを特徴とする請求項2に記載の診断回路。
- 連続的に接続された複数段の回路部を有する半導体システムであって、
前記複数段の回路部は、それぞれ、
第1レジスタと、
前記第1レジスタに対応する第2レジスタと、
前記第1レジスタ及び前記第2レジスタと接続され、前記第1レジスタからの第1入力信号と前記第2レジスタからの第2入力信号のうち、一方を選択して出力する第1出力部と、
前記第1出力部から出力された信号を少なくとも含む入力信号に基づき論理演算を行う論理回路部からの出力された第3入力信号と前記第2入力信号のうち、一方を選択して、次段の第2レジスタに出力する第2出力部と、
を備えることを特徴とする半導体システム。 - 前記第2レジスタの初段へ診断信号を診断パターンとしてシリアルに出力する診断パターン出力部を、更に備え、
前記第1出力部において前記第1入力信号が選択され、且つ前記第2出力部において前記第2の入力信号が選択された状態で、
前記第1レジスタへ前記第3入力信号が入力され、前記診断パターン出力部から前記第2レジスタへ診断信号が入力されることを特徴とする請求項4に記載のた半導体システム。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015181215A JP6416065B2 (ja) | 2015-09-14 | 2015-09-14 | 診断回路及び半導体システム |
| US15/066,375 US9823302B2 (en) | 2015-09-14 | 2016-03-10 | Semiconductor circuit and semiconductor system |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015181215A JP6416065B2 (ja) | 2015-09-14 | 2015-09-14 | 診断回路及び半導体システム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2017058795A true JP2017058795A (ja) | 2017-03-23 |
| JP6416065B2 JP6416065B2 (ja) | 2018-10-31 |
Family
ID=58237616
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2015181215A Expired - Fee Related JP6416065B2 (ja) | 2015-09-14 | 2015-09-14 | 診断回路及び半導体システム |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9823302B2 (ja) |
| JP (1) | JP6416065B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2021135296A (ja) * | 2020-02-21 | 2021-09-13 | インフィニオン テクノロジーズ アクチエンゲゼルシャフトInfineon Technologies AG | 自己テスト回路を備える集積回路、自己テスト回路を備える集積回路の動作方法、マルチコアプロセッサ装置およびマルチコアプロセッサ装置の動作方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000227456A (ja) * | 1999-02-05 | 2000-08-15 | Kawasaki Steel Corp | スキャンフリップフロップ |
| JP2009192461A (ja) * | 2008-02-18 | 2009-08-27 | Renesas Technology Corp | 半導体集積回路装置 |
| JP2011133356A (ja) * | 2009-12-24 | 2011-07-07 | Fujitsu Semiconductor Ltd | 集積回路及び故障診断回路 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| AU616213B2 (en) | 1987-11-09 | 1991-10-24 | Tandem Computers Incorporated | Method and apparatus for synchronizing a plurality of processors |
| JP3893238B2 (ja) * | 2000-07-14 | 2007-03-14 | 富士通株式会社 | 半導体記憶装置の不良解析装置 |
| JP2004340877A (ja) | 2003-05-19 | 2004-12-02 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| JP4455547B2 (ja) * | 2006-07-07 | 2010-04-21 | 株式会社東芝 | 半導体集積回路 |
| JP2008026074A (ja) | 2006-07-19 | 2008-02-07 | Hitachi Ltd | Icテスト方法及びic |
| US9773570B2 (en) * | 2013-03-06 | 2017-09-26 | International Business Machines Corporation | Built-in-self-test (BIST) test time reduction |
-
2015
- 2015-09-14 JP JP2015181215A patent/JP6416065B2/ja not_active Expired - Fee Related
-
2016
- 2016-03-10 US US15/066,375 patent/US9823302B2/en not_active Expired - Fee Related
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000227456A (ja) * | 1999-02-05 | 2000-08-15 | Kawasaki Steel Corp | スキャンフリップフロップ |
| JP2009192461A (ja) * | 2008-02-18 | 2009-08-27 | Renesas Technology Corp | 半導体集積回路装置 |
| JP2011133356A (ja) * | 2009-12-24 | 2011-07-07 | Fujitsu Semiconductor Ltd | 集積回路及び故障診断回路 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2021135296A (ja) * | 2020-02-21 | 2021-09-13 | インフィニオン テクノロジーズ アクチエンゲゼルシャフトInfineon Technologies AG | 自己テスト回路を備える集積回路、自己テスト回路を備える集積回路の動作方法、マルチコアプロセッサ装置およびマルチコアプロセッサ装置の動作方法 |
| US11619668B2 (en) | 2020-02-21 | 2023-04-04 | Infineon Technologies Ag | Integrated circuit with self-test circuit, method for operating an integrated circuit with self-test circuit, multi-core processor device and method for operating a multi-core processor device |
Also Published As
| Publication number | Publication date |
|---|---|
| US20170074931A1 (en) | 2017-03-16 |
| US9823302B2 (en) | 2017-11-21 |
| JP6416065B2 (ja) | 2018-10-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20110307752A1 (en) | Semiconductor device, and design method, design tool, and fault detection method of semiconductor device | |
| US10033389B2 (en) | Clock signal stop detection circuit | |
| US9442478B2 (en) | Systems, circuits and a method for generating a configurable feedback | |
| US9797949B2 (en) | Test circuit and method of controlling test circuit | |
| CN107300906B (zh) | 具有单一诊断输出的多通道故障检测 | |
| JP6358107B2 (ja) | 電源監視回路 | |
| JP6416065B2 (ja) | 診断回路及び半導体システム | |
| US10817438B2 (en) | Safety arrangement | |
| JP2008085596A (ja) | クロック分配回路とテスト方法 | |
| JP2015522995A (ja) | 複数のアナログ信号検出チャネルを有するアナログ信号入力回路 | |
| US20100095173A1 (en) | Matrix system and method for debugging scan structure | |
| JP7334531B2 (ja) | 半導体回路装置 | |
| JP2015197729A (ja) | マイクロプロセッサの異常診断方法 | |
| JP2013077921A (ja) | クロック診断回路 | |
| JP5618792B2 (ja) | エラー検出修復装置 | |
| KR101619741B1 (ko) | 자체 진단 기능이 내장된 반도체 소자를 시험하는 장치 | |
| US20190285696A1 (en) | Semiconductor device and failure diagnosis method | |
| JP2010078490A (ja) | 半導体装置 | |
| JP2005055730A (ja) | 表示ユニット,情報表示装置,およびその故障検出方法 | |
| JP5925925B2 (ja) | 診断付き出力装置 | |
| US7301361B2 (en) | Logic circuit for board power-supply evaluation and board power-supply evaluating method | |
| JP3570944B2 (ja) | 半導体集積回路 | |
| JP6660818B2 (ja) | 制御装置 | |
| JP6714981B2 (ja) | 多重化制御装置 | |
| JP2012059201A (ja) | シリアルパラレル変換システムの異常検出装置及び異常検出方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170825 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20170906 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20170908 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180525 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180612 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180806 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180904 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181003 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6416065 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |