JP2014110277A - 半導体素子、半導体装置 - Google Patents
半導体素子、半導体装置 Download PDFInfo
- Publication number
- JP2014110277A JP2014110277A JP2012262817A JP2012262817A JP2014110277A JP 2014110277 A JP2014110277 A JP 2014110277A JP 2012262817 A JP2012262817 A JP 2012262817A JP 2012262817 A JP2012262817 A JP 2012262817A JP 2014110277 A JP2014110277 A JP 2014110277A
- Authority
- JP
- Japan
- Prior art keywords
- region
- ring
- semiconductor element
- protective film
- active region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/665—Vertical DMOS [VDMOS] FETs having edge termination structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
【解決手段】本発明の半導体素子は、活性領域及び平面視で活性領域を囲む耐圧終端領域が形成された第1導電型のドリフト層と、耐圧終端領域上に形成された樹脂保護膜と、を備え、耐圧終端領域には、ドリフト層の表面に平面視で活性領域を囲む第2導電型の半導体層からなる複数のリング状領域が、隣り合うリング状領域の間のドリフト層であるリング間領域を介して同心状に設けられ、同心状の最内周のリング状領域は活性領域に接し、樹脂保護膜の厚みは、活性領域に接さないリング状領域の幅と当該リング状領域に接するリング間領域の幅との和の最大値を、樹脂保護膜の誘電率の平方根で除した値よりも大きい。
【選択図】図2
Description
<A−1.構成>
実施の形態1の半導体装置はSBDである。図1は、実施の形態1の半導体装置であるSBD1の上面図である。SBD1は、半導体素子2と、半導体素子2を封止する封止樹脂9を備えている。図2は、図1のA−B断面図であり、半導体素子2の外周部を含む部分断面を示している。なお、図1,図2においてリードフレーム、ワイヤボンド、封止樹脂外部への取出し電極などのアセンブリ用部材は省略している。
図1を用いて、SBD1の動作を説明する。カソード電極6を接地しアノード電極5に正電圧を印加すると、ダイオードの順方向接続となって順方向電流が流れる。一方、アノード電極5を接地しカソード電極6に正電圧を印加すると、ダイオードの逆方向接続となり、アノード電極5とドリフト層4の界面の障壁が増大し電流は流れない。このときドリフト層4の内部には、活性領域5aと耐圧終端領域7を囲むように空乏層が形成される。空乏層のアノード電極5に接する接地側とカソード電極6側とに挟まれる領域に発生する電界がSiCの絶縁破壊電界を超えない範囲で、SBD1は逆方向電圧に対して耐電圧を有することになる。
以下、SBD1の製造工程を説明する。まず、n+型のSiC基板3を準備する。SiC基板3は、電気的に低抵抗な基板の役割をする。基板材料は例えば(0001)面を主面とする4H−SiC単結晶などを用いることができ、その厚みは必要に応じて研削などにより薄くして任意に定める。次に、SiC基板3の片面上に、エピタキシャル成長によりn型のドリフト層4を形成する。ドリフト層4の不純物濃度および厚みは任意で、半導体装置の耐圧定格に応じて適宜設計する。
図3に、SBD1の耐圧終端領域7上のSiC表面電界と樹脂保護膜8表面電界の計算結果を示す。なお、リング状領域は32本とする。SiC表面電界は各リング間領域7b,7d,7f近傍に発生する局所電界を反映して複数の電界ピークが略周期的に現れている。一方、樹脂保護膜8表面電界は、各リング間領域7b,7d,7f近傍に発生する局所的な電界のピークが無視できるほど減衰している。これは、樹脂保護膜8の厚みを、活性領域5aに接しないリング状領域の幅とそれに離接するリング間領域の幅との和の最大値を樹脂保護膜8の誘電率の平方根で除した値よりも厚くしたことによる。
本実施の形態の半導体素子2は、活性領域5a及び平面視で活性領域を囲む耐圧終端領域7が形成された第1導電型のドリフト層4と、耐圧終端領域7上に形成された樹脂保護膜8と、を備え、耐圧終端領域7には、ドリフト層4の表面に平面視で活性領域5aを囲む第2導電型の半導体層からなる複数のリング状領域7a,7c,7e,7gが、隣り合うリング状領域7a,7c,7e,7gの間のドリフト層4であるリング間領域7b,7d,7fを介して同心状に設けられ、同心状の最内周のリング状領域7aは活性領域5aに接し、樹脂保護膜8の厚みは、活性領域5aに接さないリング状領域7c,7e,7gの幅と当該リング状領域7c,7e,7gに接するリング間領域7b,7d,7fの幅との和の最大値を、樹脂保護膜8の誘電率の平方根で除した値よりも大きい。樹脂保護膜8表面電界は、各リング間領域7b,7d,7f近傍に発生する局所的な電界のピークが無視できるほど減衰するので、半導体素子2を封止樹脂9で封止する場合に、封止樹脂9の絶縁破壊が抑制される。
<B−1.構成>
実施の形態2の半導体装置はMOSFETである。MOSFETの上面図は図1と同様である。図4は、MOSFET21の外周部近傍の部分断面図である。図4において、図2に示したものと同様の機能を有する要素には同一の参照符号を付し、ここではそれらの説明を省略する。なお、SBD1におけるアノード電極5及びカソード電極6は、MOSFET21においてそれぞれソース電極18及びドレイン電極19となる。
図4を用いて、MOSFET21の動作を説明する。まず、MOSFET21のオン動作では、各MOSFETセル10のゲート電極14に所定の正電圧を印加する。これにより、チャネル領域16にn型の反転層が形成される。ソース領域13の電子は、反転層を通ってドリフト層4に注入され、さらにSiC基板3を通ってドレイン電極19に流れる。これにより主電流がドレイン電極19からソース電極18に流れることになる。
実施の形態2のMOSFET21の製造工程で、実施の形態1のSBD1の製造工程と異なる工程を以下に説明する。
実施の形態1,2では、半導体素子2,22の内側から外側に向かって、リング状領域7a,7c,7e,7gの幅を徐々に狭くし、リング間領域7b,7d,7fの幅を徐々に広くした。
変形例に係る半導体素子によれば、活性領域5aに接しないリング状領域7c,7e,7gの幅と、同心状の内側又は外側のいずれかの方向で当該リング状領域7c,7e,7gに接するリング間領域7b,7d,7fの幅の和を、耐圧終端領域7の全域に亘り同一にすることにより、耐圧終端領域7の設計が容易になるとともに、樹脂保護膜8の膜厚を最小化することができる。これにより作成工程に使用する樹脂量を削減することができるとともに、樹脂保護膜8から発生する応力を低減し、半導体装置1の熱サイクル寿命やパワーサイクル寿命などの信頼性を向上することができる。
Claims (11)
- 活性領域及び平面視で前記活性領域を囲む耐圧終端領域が形成された第1導電型のドリフト層と、
前記耐圧終端領域上に形成された樹脂保護膜と、
を備え、
前記耐圧終端領域には、前記ドリフト層の表面に平面視で前記活性領域を囲む第2導電型の半導体層からなる複数のリング状領域が、隣り合う前記リング状領域の間の前記ドリフト層であるリング間領域を介して同心状に設けられ、
前記同心状の最内周の前記リング状領域は前記活性領域に接し、
前記樹脂保護膜の厚みは、前記活性領域に接さない前記リング状領域の幅と当該リング状領域に接する前記リング間領域の幅との和の最大値を、前記樹脂保護膜の誘電率の平方根で除した値よりも大きい、
半導体素子。 - 前記リング状領域の幅は、前記同心状の外側に向けて小さく、
前記リング間領域の幅は、前記同心状の外側に向けて大きい、
請求項1に記載の半導体素子。 - 前記樹脂保護膜はポリイミドを含む、
請求項1又は2に記載の半導体素子。 - 前記活性領域に接しない前記リング状領域の幅と、前記同心状の内側又は外側のいずれかの方向で当該リング状領域に接する前記リング間領域の幅の和は、前記耐圧終端領域の全域に亘り同一である、
請求項1〜3のいずれかに記載の半導体素子。 - 前記活性領域とショットキー接合した電極をさらに備える、
請求項1〜4のいずれかに記載の半導体素子。 - 前記活性領域はMOSFETセルを構成する、
請求項1〜5のいずれかに記載の半導体素子。 - 前記樹脂保護膜は、絶縁膜を介して前記耐圧終端領域上に形成される、
請求項5又は6に記載の半導体素子。 - 前記絶縁膜はシリコン酸化物を含む、
請求項7に記載の半導体素子。 - 前記ドリフト層はワイドバンドギャップ半導体層を含む、
請求項1〜8のいずれかに記載の半導体素子。 - 前記ワイドバンドギャップ半導体層は、炭化珪素、窒化ガリウム系材料又はダイヤモンドである、
請求項9に記載の半導体素子。 - 請求項1〜10のいずれかに記載の半導体素子と、
前記半導体素子を封止する封止樹脂とを備える、
半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012262817A JP5943819B2 (ja) | 2012-11-30 | 2012-11-30 | 半導体素子、半導体装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012262817A JP5943819B2 (ja) | 2012-11-30 | 2012-11-30 | 半導体素子、半導体装置 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2014110277A true JP2014110277A (ja) | 2014-06-12 |
| JP2014110277A5 JP2014110277A5 (ja) | 2014-11-20 |
| JP5943819B2 JP5943819B2 (ja) | 2016-07-05 |
Family
ID=51030755
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012262817A Active JP5943819B2 (ja) | 2012-11-30 | 2012-11-30 | 半導体素子、半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5943819B2 (ja) |
Cited By (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2017216991A1 (ja) * | 2016-06-15 | 2017-12-21 | 株式会社日立パワーデバイス | 半導体装置およびその製造方法並びに半導体モジュールおよび電力変換装置 |
| WO2018016165A1 (ja) * | 2016-07-20 | 2018-01-25 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
| CN110120428A (zh) * | 2018-02-06 | 2019-08-13 | 松下知识产权经营株式会社 | 半导体元件及其制造方法 |
| CN110176434A (zh) * | 2019-06-26 | 2019-08-27 | 无锡明祥电子有限公司 | 一种半导体芯片边缘和框架的绝缘封装方法及绝缘隔片 |
| EP3401954A4 (en) * | 2016-01-05 | 2019-12-04 | Hitachi, Ltd. | SEMICONDUCTOR COMPONENT |
| JPWO2020012812A1 (ja) * | 2018-07-11 | 2021-07-08 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
| CN113678261A (zh) * | 2019-04-09 | 2021-11-19 | 三菱电机株式会社 | 半导体装置及半导体模块 |
| CN115050834A (zh) * | 2022-05-31 | 2022-09-13 | 上海积塔半导体有限公司 | 一种mosfet单元结构及其制备方法 |
| CN115312586A (zh) * | 2022-09-01 | 2022-11-08 | 江苏长晶科技股份有限公司 | 一种碳化硅功率器件 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6870201B1 (en) * | 1997-11-03 | 2005-03-22 | Infineon Technologies Ag | High voltage resistant edge structure for semiconductor components |
| US20110220917A1 (en) * | 2009-09-03 | 2011-09-15 | Masashi Hayashi | Semiconductor device and method for producing same |
| JP2012156153A (ja) * | 2011-01-21 | 2012-08-16 | Kansai Electric Power Co Inc:The | 半導体装置 |
| JP2012191038A (ja) * | 2011-03-11 | 2012-10-04 | Mitsubishi Electric Corp | 半導体装置の製造方法 |
-
2012
- 2012-11-30 JP JP2012262817A patent/JP5943819B2/ja active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6870201B1 (en) * | 1997-11-03 | 2005-03-22 | Infineon Technologies Ag | High voltage resistant edge structure for semiconductor components |
| US20110220917A1 (en) * | 2009-09-03 | 2011-09-15 | Masashi Hayashi | Semiconductor device and method for producing same |
| JP2012156153A (ja) * | 2011-01-21 | 2012-08-16 | Kansai Electric Power Co Inc:The | 半導体装置 |
| JP2012191038A (ja) * | 2011-03-11 | 2012-10-04 | Mitsubishi Electric Corp | 半導体装置の製造方法 |
Cited By (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP3401954A4 (en) * | 2016-01-05 | 2019-12-04 | Hitachi, Ltd. | SEMICONDUCTOR COMPONENT |
| WO2017216991A1 (ja) * | 2016-06-15 | 2017-12-21 | 株式会社日立パワーデバイス | 半導体装置およびその製造方法並びに半導体モジュールおよび電力変換装置 |
| JP2017224711A (ja) * | 2016-06-15 | 2017-12-21 | 株式会社 日立パワーデバイス | 半導体装置およびその製造方法並びに半導体モジュールおよび電力変換装置 |
| US10971415B2 (en) | 2016-06-15 | 2021-04-06 | Hitachi Power Semiconductor Device, Ltd. | Semiconductor device, manufacturing method for semiconductor device, semiconductor module, and power conversion device |
| CN109478559A (zh) * | 2016-07-20 | 2019-03-15 | 三菱电机株式会社 | 碳化硅半导体装置及其制造方法 |
| JPWO2018016165A1 (ja) * | 2016-07-20 | 2018-11-22 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
| WO2018016165A1 (ja) * | 2016-07-20 | 2018-01-25 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
| CN109478559B (zh) * | 2016-07-20 | 2022-02-11 | 三菱电机株式会社 | 碳化硅半导体装置及其制造方法 |
| CN110120428A (zh) * | 2018-02-06 | 2019-08-13 | 松下知识产权经营株式会社 | 半导体元件及其制造方法 |
| JPWO2020012812A1 (ja) * | 2018-07-11 | 2021-07-08 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
| JP7248026B2 (ja) | 2018-07-11 | 2023-03-29 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
| CN113678261A (zh) * | 2019-04-09 | 2021-11-19 | 三菱电机株式会社 | 半导体装置及半导体模块 |
| US20220139794A1 (en) * | 2019-04-09 | 2022-05-05 | Mitsubishi Electric Corporation | Semiconductor device and semiconductor module |
| CN110176434A (zh) * | 2019-06-26 | 2019-08-27 | 无锡明祥电子有限公司 | 一种半导体芯片边缘和框架的绝缘封装方法及绝缘隔片 |
| CN115050834A (zh) * | 2022-05-31 | 2022-09-13 | 上海积塔半导体有限公司 | 一种mosfet单元结构及其制备方法 |
| CN115312586A (zh) * | 2022-09-01 | 2022-11-08 | 江苏长晶科技股份有限公司 | 一种碳化硅功率器件 |
| CN115312586B (zh) * | 2022-09-01 | 2023-10-17 | 江苏长晶科技股份有限公司 | 一种碳化硅功率器件 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5943819B2 (ja) | 2016-07-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5943819B2 (ja) | 半導体素子、半導体装置 | |
| US10847621B2 (en) | Semiconductor device with a well region | |
| US10276470B2 (en) | Semiconductor device having an electric field relaxation structure | |
| US10784256B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
| US9184307B2 (en) | Silicon carbide semiconductor device | |
| US9455326B2 (en) | Wide bandgap semiconductor device | |
| JP2013239607A (ja) | 半導体装置 | |
| JP6561759B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2008251772A (ja) | 半導体装置 | |
| US11527660B2 (en) | Semiconductor device with a lifetime killer region in the substrate | |
| JP2018206873A (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
| WO2013179728A1 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
| JP2024019464A (ja) | 半導体装置 | |
| JP2017059720A (ja) | 半導体装置および半導体装置の製造方法 | |
| CN107078167B (zh) | 宽带隙半导体装置以及宽带隙半导体装置的制造方法 | |
| JP5233158B2 (ja) | 炭化珪素半導体装置 | |
| JP6384944B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
| JP5735611B2 (ja) | SiC半導体装置 | |
| JP2017152732A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2012146832A (ja) | 半導体装置 | |
| JP2012227419A (ja) | ワイドギャップ半導体装置 | |
| JP2016058660A (ja) | 半導体装置 | |
| JP7318226B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP6350760B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP7103435B2 (ja) | 半導体装置および半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141003 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141003 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160129 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160209 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160404 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160426 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160524 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5943819 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |