JP2014030040A - 酸化物半導体電界効果型トランジスタ及びその製造方法 - Google Patents
酸化物半導体電界効果型トランジスタ及びその製造方法 Download PDFInfo
- Publication number
- JP2014030040A JP2014030040A JP2013194322A JP2013194322A JP2014030040A JP 2014030040 A JP2014030040 A JP 2014030040A JP 2013194322 A JP2013194322 A JP 2013194322A JP 2013194322 A JP2013194322 A JP 2013194322A JP 2014030040 A JP2014030040 A JP 2014030040A
- Authority
- JP
- Japan
- Prior art keywords
- field effect
- semiconductor layer
- effect transistor
- target
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C14/00—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
- C23C14/06—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
- C23C14/08—Oxides
- C23C14/086—Oxides of zinc, germanium, cadmium, indium, tin, thallium or bismuth
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
- H10D30/6756—Amorphous oxide semiconductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/402—Amorphous materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/875—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being semiconductor metal oxide, e.g. InGaZnO
Landscapes
- Chemical & Material Sciences (AREA)
- Organic Chemistry (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Thin Film Transistor (AREA)
- Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
- Inorganic Compounds Of Heavy Metals (AREA)
- Physical Vapour Deposition (AREA)
- Compounds Of Iron (AREA)
- Silicon Compounds (AREA)
- Liquid Crystal (AREA)
- Silicates, Zeolites, And Molecular Sieves (AREA)
Abstract
【解決手段】In元素及びZn元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類からなる群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
【選択図】図1
Description
なかでも、近年における表示装置のめざましい発展に伴い、液晶表示装置(LCD)、エレクトロルミネッセンス表示装置(EL)、フィールドエミッションディスプレイ(FED)等の各種の表示装置において、表示素子に駆動電圧を印加して表示装置を駆動させるスイッチング素子として、TFTが多用されている。
また、結晶性のシリコン系薄膜は、通常TFTの素子構成がトップゲート構成に限定されるためマスク枚数の削減等コストダウンが困難であった。
また、半導体活性層に可視光が照射されると導電性を示し、漏れ電流が発生して誤動作のおそれがある等、スイッチング素子としての特性が劣化するという問題もある。そのため、可視光を遮断する遮光層を設ける方法が知られている。例えば、遮光層としては金属薄膜が用いられている。
しかしながら、金属薄膜からなる遮光層を設けると工程が増えるだけでなく、浮遊電位を持つこととなるので、遮光層をグランドレベルにする必要があり、その場合にも寄生容量が発生するという問題がある。
また、有機ELディスプレイでは電流駆動となるため、DCストレスにより特性が変化するアモルファスシリコンを使用すると長時間の使用により画質が低下するという問題があった。
その他、これらの用途に結晶シリコンを使用すると、大面積に対応できなかったり、高温の熱処理が必要なため製造コストが高くなるという問題があった。
例えば、特許文献1には半導体層として酸化亜鉛を使用したTFTが記載されている。
しかしながら、この半導体層では電界効果移動度が1cm2/V・sec程度と低く、on−off比も小さかった。その上、漏れ電流が発生しやすいため、工業的には実用化が困難であった。また、酸化亜鉛を用いた結晶質を含む酸化物半導体については、多数の検討がなされているが、工業的に一般に行われているスパッタリング法で成膜した場合には、次のような問題があった。
また、低温又は短時間の熱履歴でも高い特性の得られる電界効果型トランジスタの製造方法の提供を目的とする。
In元素及びZn元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
・本発明の第一の態様
1.In(インジウム)元素及びZn(亜鉛)元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr及びNbからなる群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
2.前記元素XがZrである1に記載の電界効果型トランジスタ。
3.前記半導体層が非晶質膜であり、その電子キャリア濃度が1013〜1018/cm3であり、バンドギャップが2.0〜6.0eVである1又は2に記載の電界効果型トランジスタ。
4.前記半導体層が非縮退半導体である1〜3のいずれかに記載の電界効果型トランジスタ。
5.In(インジウム)元素及びZn(亜鉛)元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr及びNbからなる群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層用ターゲット。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
6.上記5に記載のターゲットを用いて、DC又はACスパッタリングにより半導体層を成膜する工程と、前記半導体層を70〜350℃で熱処理する工程を含む、電界効果型トランジスタの製造方法。
1.In(インジウム)元素及びZn(亜鉛)元素と、Al(アルミニウム)、B(ホウ素)、Sc(スカンジウム)、Y(イットリウム)及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
2.複合酸化物からなる半導体層が元素Xを下記(2)’の原子比で含むことを特徴とする1の電界効果型トランジスタ。
In/(In+X)=0.59〜0.99 (2)’
3.前記元素Xが、Al又はBである1又は2に記載の電界効果型トランジスタ。
4.前記元素Xが、Sc又はYである1又は2に記載の電界効果型トランジスタ。
5.前記元素Xが、ランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)である1又は2に記載の電界効果型トランジスタ。
6.前記半導体層が非晶質膜であり、その電子キャリア濃度が1013〜1018/cm3であり、バンドギャップが2.0〜6.0eVである1〜5のいずれかに記載の電界効果型トランジスタ。
7.前記半導体層が、非縮退半導体である1〜6のいずれかに記載の電界効果型トランジスタ。
8.In(インジウム)元素及びZn(亜鉛)元素と、Al(アルミニウム)、B(ホウ素)、Sc(スカンジウム)、Y(イットリウム)及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群から選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層用ターゲット。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
9.さらに、Sn(錫)、Ge(ゲルマニウム)、Si(シリコン)、Ti(チタン)、Zr(ジルコニウム)及びHf(ハフニウム)からなる群より選択される1以上の元素を100〜10000原子ppm含む8に記載の半導体層用ターゲット。
10.上記8又は9に記載のターゲットを用いて、DC又はACスパッタリングにより半導体層を成膜する工程と、前記半導体層を70〜350℃で熱処理する工程を含む、電界効果型トランジスタの製造方法。
本発明の電界効果型トランジスタは、In(インジウム)元素及びZn(亜鉛)元素と、下記の群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層を有する。
群:Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr及びNb
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
In/(In+Zn)は、好ましくは0.3〜0.75であり、より好ましくは0.35〜0.7である。
In/(In+X)は、好ましくは0.45〜0.98であり、より好ましくは0.65〜0.98であり、特に好ましくは0.7〜0.97である。
Zn/(X+Zn)は、好ましくは0.45〜0.98であり、より好ましくは0.6〜0.98であり、さらに好ましくは0.7〜0.97である。
X/(In+Zn+X)=0.01〜0.2 (4)
Xの比率が0.2より大きいと、S値が大きくなったり、移動度が低下したり、閾値電圧が大きくなったりするおそれがある。一方、0.01より小さいと、熱安定性や耐熱性が低下したり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下したり、閾値電圧のシフトが大きくなるおそれがある。
X/(In+Zn+X)は、0.02〜0.15がより好ましく、特に、0.03〜0.1が好ましい。
In/(In+Zn+X)=0.3〜0.5 (5)
In/(In+Zn+X)=0.5〜0.7(0.5を含まない) (6)
上記(5)の比率は、オフ電流を低減しやすくオンオフ比を高くすることができる。また、成膜条件や後処理条件のマージンも広い。上記(6)の比率だと移動度を高く、閾値電圧を小さくすることができる。
また、光電流を低減したい場合は、元素XはZr、Hf、Ge、Si、Tiが好ましい。また、プラズマ耐性を高くして後工程で特性が変化しにくくしたい場合は、元素XはCu、Ni、Co、Fe、Cr、Mn、W、Mo、V及びNbが好ましい。
本発明の電界効果型トランジスタは、In(インジウム)元素及びZn(亜鉛)元素と、下記のA群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層を有する。
A群:Al(アルミニウム)、B(ホウ素)、Sc(スカンジウム)、Y(イットリウム)及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3)
In/(In+Zn)は、好ましくは0.3〜0.75であり、より好ましくは0.35〜0.7である。
In/(In+X)は、通常は0.29〜0.99、好ましくは0.59〜0.98、より好ましくは0.6〜0.97であり、さらに好ましくは0.65〜0.96であり、特に好ましくは0.7〜0.95である。
Zn/(X+Zn)は、好ましくは0.45〜0.98であり、より好ましくは0.6〜0.98であり、さらに好ましくは0.7〜0.97であり、特に好ましくは0.75〜0.90である。
X/(In+Zn+X)=0.02〜0.3 (4)
Xの比率が0.3より大きいと、S値が大きくなったり、移動度が低下したり、閾値電圧が大きくなったりするおそれがある。一方、0.02より小さいと熱安定性や耐熱性が低下したり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下したり、オフ電流が大きくなったり、閾値電圧のシフトが大きくなるおそれがある。
X/(In+Zn+X)は、0.04〜0.25がより好ましく、0.055〜0.2がさらに好ましく、0.06〜0.15が特に好ましい。
In/(In+Zn+X)=0.3〜0.5 (5)
In/(In+Zn+X)=0.5〜0.7(0.5は含まない) (6)
上記(5)の比率では、オフ電流を低減しやすく、オンオフ比を高くすることができる。また、成膜条件や後処理条件のマージンも広い。上記(6)の比率だと移動度を高く、閾値電圧を小さくすることができる。
電界効果型トランジスタ1はボトムゲート型であり、熱酸化膜11を有するシリコン基板10上に、ゲート電極12がストライプ状に形成されている。このゲート電極12を覆うようにゲート絶縁膜13を有し、このゲート絶縁膜13上であって、かつ、ゲート電極12上に半導体層14(活性層)が形成されている。
半導体層14の一端14aに、ゲート電極12と直交する方向にソース電極15が接続されている。また、半導体層14の一端14aに対向する他端14bにドレイン電極16が接続されている。
図3及び図4は、本発明の他の実施形態の電界効果型トランジスタの概略断面図である。
電界効果型トランジスタ2及び3は、保護層17を形成している他は、上述した電界効果型トランジスタ1と同じ構成をしている。
電界効果型トランジスタ4では、基板30上にソース電極35及びドレイン電極36が形成され、その間隙及びこれら電極の一部を覆うように半導体層34が設けられている。そして、半導体層34にゲート絶縁膜33を介してゲート電極32が形成されている。
トランジスタ3では、基板30が保護層37の役割をしている。
1.基板
特に制限はなく、本技術分野で公知のものを使用できる。例えば、ケイ酸アルカリ系ガラス、無アルカリガラス、石英ガラス等のガラス基板、シリコン基板、アクリル、ポリカーボネート、ポリエチレンナフタレート(PEN)等の樹脂基板、ポリエチレンテレフタレート(PET)、ポリアミド等の高分子フィルム基材等が使用できる。
基板や基材の厚さは0.1〜10mmが一般的であり、0.3〜5mmが好ましい。ガラス基板の場合は、化学的に、或いは熱的に強化させたものが好ましい。
透明性や平滑性が求められる場合は、ガラス基板、樹脂基板が好ましく、ガラス基板が特に好ましい。軽量化が求められる場合は樹脂基板や高分子機材が好ましい。
半導体層は、上述した第一の態様又は第二の態様で示したIn(インジウム)、Zn(亜鉛)及び元素Xを上記(1)〜(3)の比率、好ましくは(1)〜(4)の比率を満たすように含有する複合酸化物からなる。
このような半導体層は、例えば、本発明の複合酸化物ターゲット(半導体層用ターゲット)を使用して薄膜を形成することで作製できる。
尚、使用する原料粉体の一部は、ターゲットの端材や使用済みターゲット等の高純度酸化インジウム含有スクラップから回収して作製したものであってもよい。特に、ITOターゲットから回収した酸化インジウムは不純物としてSn(錫)を適度に含んでおり好ましい。酸化インジウムの回収は特開2002−069544号に記載の方法等、公知の方法を用いることができる。
尚、上述した第一の態様で示した元素XがZr、Hf、Ge、Si、Ti、V及びNbであると、特に外観のよく抗折力の高いターゲットを製造しやすい。
原料粉について、酸化インジウム粉の比表面積を8〜10m2/g、酸化亜鉛粉の比表面積を2〜4m2/g、元素Xの酸化物の比表面積を5〜10m2/g(より好ましくは8〜10m2/g)とすることが好ましい。又は、酸化インジウム粉のメジアン径を0.2〜2μm、酸化亜鉛粉のメジアン径を0.8〜1.6μmとすることが好ましい。
尚、酸化インジウム粉の比表面積と元素Xの酸化物粉の比表面積が、ほぼ同じである粉末を使用することが好ましい。これにより、より効率的に粉砕混合できる。具体的には、比表面積の差を5m2/g以下にすることが好ましい。比表面積が違いすぎると、効率的な粉砕混合が出来ず、焼結体中に元素Xの酸化物の粒子が残る場合がある。
尚、原料混合粉体の比表面積の増加分が1.0m2/g未満又は粉砕後の原料混合粉の平均メジアン径が1μmを超えると、焼結密度が十分に大きくならない場合がある。一方、原料混合粉体の比表面積の増加分が3.0m2/gを超える場合又は粉砕後の平均メジアン径が0.6μm未満にすると、粉砕時の粉砕器機等からのコンタミ(不純物混入量)が増加する場合がある。
ここで、各粉体の比表面積はBET法で測定した値である。各粉体の粒度分布のメジアン径は、粒度分布計で測定した値である。これらの値は、粉体を乾式粉砕法、湿式粉砕法等により粉砕することにより調整できる。
粉砕工程後の原料をスプレードライヤー等で乾燥した後、成形する。成形は公知の方法、例えば、加圧成形、冷間静水圧加圧が採用できる。
また、焼結は酸素を流通することにより酸素雰囲気中で焼結するか、加圧下にて焼結するのがよい。これにより亜鉛の蒸散を抑えることができ、ボイド(空隙)のない焼結体が得られる。
このようにして製造した焼結体は、密度が高いため、使用時におけるノジュールやパーティクルの発生が少ないことから、膜特性に優れた酸化物半導体膜を作製することができる。
エアーブローや流水洗浄の他に、超音波洗浄等を行なうこともできる。超音波洗浄では、周波数25〜300KHzの間で多重発振させて行なう方法が有効である。例えば周波数25〜300KHzの間で、25KHz刻みに12種類の周波数を多重発振させて超音波洗浄を行なうのがよい。
ここで、ターゲットの理論相対密度は、各酸化物の比重(例えば、ZnOは5.66g/cm3、In2O3は7.12g/cm3、ZrO2は5.98g/cm3)とその量比から密度を計算し、アルキメデス法で測定した密度との比率を計算して理論相対密度とする。
尚、バルク抵抗は抵抗率計を使用し、四探針法により測定した値である。
上記元素は、これらの元素を含む焼結体(ターゲット)から回収した原料を用いて、不純物として含まれていてもよい。また、原料に金属粉体や酸化物として添加してもよい。
非晶質膜であることにより、絶縁膜や保護層との密着性が改善されたり、大面積でも均一なトランジスタ特性が容易に得られることとなる。
ここで、半導体層が非晶質膜であるかは、X線結晶構造解析により確認できる。明確なピークが観測されない場合が非晶質である。
電子キャリア濃度が上記の範囲であれば、非縮退半導体となりやすく、トランジスタとして用いた際に移動度とオンオフ比のバランスが良好となり好ましい。
また、バンドギャップが2.0〜6.0eVであることが好ましく、特に、2.8〜5.0eVがより好ましい。バンドギャップは、2.0eVより小さいと可視光を吸収し電界効果型トランジスタが誤動作するおそれがある。一方、6.0eVより大きいとキャリアが供給されにくくなり電界効果型トランジスタが機能しなくなるおそれがある。
半導体層が非縮退半導体であるかは、ホール効果を用いた移動度とキャリア密度の温度変化の測定を行うことにより判断できる。
また、半導体層を非縮退半導体とするには、成膜時の酸素分圧を調整したり、後処理をすることで酸素欠陥量を制御しキャリア密度を最適化することで達成できる。
F.Utsuno, et al.,Thin Solid Films,Volume 496, 2006, Pages 95−98
A/Bが0.7以下だと、半導体層をトランジスタの活性層として用いた場合、移動度が低下したり、閾値やS値が大きくなりすぎるおそれがある。A/Bが小さいことは、非晶質膜の近距離秩序性が悪いことを反映しているものと考えられる。
非局在準位のエネルギー幅(E0)が14meVより大きいと、半導体層をトランジスタの活性層として用いた場合、移動度が低下したり、閾値やS値が大きくなりすぎるおそれがある。半導体層の非局在準位のエネルギー幅(E0)が大きいことは、非晶質膜の近距離秩序性が悪いことを反映しているものと考えられる。
電界効果型トランジスタは、半導体の保護層があることが好ましい。半導体の保護層が無いと、真空中や低圧下で半導体の表面層の酸素が脱離し、オフ電流が高くなったり、閾値電圧が負になるおそれがある。また、大気下でも湿度等周囲の影響を受け、閾値電圧等のトランジスタ特性のばらつきが大きくなるおそれがある。
また、保護層は、結晶質、多結晶質、非晶質のいずれであってもよいが、工業的に製造しやすい多結晶質か、非晶質であるのが好ましい。しかし、保護層が非晶質であることが特に好ましい。非晶質膜でないと界面の平滑性が悪く移動度が低下したり、閾値電圧やS値が大きくなりすぎるおそれがある。
また、半導体層の保護層は、ポリ(4−ビニルフェノール)(PVP)、パリレン等の有機絶縁膜を用いてもよい。さらに、半導体層の保護層は無機絶縁膜及び有機絶縁膜の2層以上積層構造を有してもよい。
ゲート絶縁膜を形成する材料にも特に制限はない。本実施形態の発明の効果を失わない範囲で一般に用いられているものを任意に選択できる。例えば、SiO2,SiNx,Al2O3,Ta2O5,TiO2,MgO,ZrO2,CeO2,K2O,Li2O,Na2O,Rb2O,Sc2O3,Y2O3,Hf2O3,CaHfO3,PbTi3,BaTa2O6,SrTiO3,AlN等を用いることができる。これらのなかでも、SiO2,SiNx,Al2O3,Y2O3,Hf2O3,CaHfO3を用いるのが好ましく、より好ましくはSiO2,SiNx,Y2O3,Hf2O3,CaHfO3である。これらの酸化物の酸素数は、必ずしも化学量論比と一致していなくともよい(例えば、SiO2でもSiOxでもよい)。また、SiNxは水素元素を含んでいても良い。
また、ゲート絶縁膜は、ポリ(4−ビニルフェノール)(PVP)、パリレン等の有機絶縁膜を用いてもよい。さらに、ゲート絶縁膜は無機絶縁膜及び有機絶縁膜の2層以上積層構造を有してもよい。
ゲート電極、ソ−ス電極及びドレイン電極の各電極を形成する材料に特に制限はなく、本発明の効果を失わない範囲で一般に用いられているものを任意に選択することができる。
例えば、インジウム錫酸化物(ITO)、インジウム亜鉛酸化物、ZnO、SnO2等の透明電極や、Al,Ag,Cr,Ni,Mo,Au,Ti,Ta、Cu等の金属電極、又はこれらを含む合金の金属電極を用いることができる。また、それらを2層以上積層して接触抵抗を低減したり、界面強度を向上させることが好ましい。また、ソ−ス電極、ドレイン電極の接触抵抗を低減させるため半導体の電極との界面をプラズマ処理、オゾン処理等で抵抗を調整してもよい。
本発明の製造方法では、上述した本発明のターゲットを用い、DCあるいはACスパッタリングにより半導体層を成膜する工程と、半導体層を形成した後に70〜350℃で熱処理する工程を含むことを特徴とする。
尚、上述した電界効果型トランジスタの各構成部材(層)は、本技術分野で公知の手法で形成できる。
具体的に、成膜方法としては、スプレー法、ディップ法、CVD法等の化学的成膜方法、又はスパッタ法、真空蒸着法、イオンプレーティング法、パルスレーザーディポジション法等の物理的成膜方法を用いることができる。キャリア密度が制御し易い、及び膜質向上が容易であることから、好ましくは物理的成膜方法を用い、より好ましくは生産性が高いことからスパッタ法を用いる。
形成した膜を各種エッチング法によりパターニングできる。
熱処理温度は80〜260℃が好ましく、90〜180℃がより好ましく、100〜150℃がさらに好ましい。特に、熱処理温度が180℃以下であれば、基板としてPEN等の耐熱性の低い樹脂基板を利用できるため好ましい。
不活性ガスとしては、N2、He、Ne、Ar、Kr、Xeが好ましい。
オンオフ比は、106以上が好ましく、107以上がより好ましく、108以上が特に好ましい。
ゲートリーク電流は1pA以下が好ましい。1pAより大きいとディスプレイのTFTとして用いた場合にコントラストが悪くなるおそれがある。
S値=dVg/dlog(Ids)
S値が小さいほど急峻な立ち上がりとなる(「薄膜トランジスタ技術のすべて」、鵜飼育弘著、2007年刊、工業調査会)。
S値が大きいと、オンからオフに切り替える際に高いゲート電圧をかける必要があり、消費電力が大きくなるおそれがある。
コンタクト層の作製方法に特に制約はないが、成膜条件を変えて半導体層と同じ組成比のコンタクト層を成膜したり、半導体層と組成比の異なる層を成膜したり、半導体の電極とのコンタクト部分をプラズマ処理やオゾン処理により抵抗を高めることで構成したり、半導体層を成膜する際に酸素分圧等の成膜条件により抵抗を高くなる層を構成してもよい。
・半導体膜の成膜時よりも高い酸素分圧で成膜した半導体層と同一組成の非晶質酸化物膜
・半導体層と同一組成であるが組成比を変えた非晶質酸化物膜
・In及びZnを含み半導体層と異なる元素Xを含む非晶質酸化物膜
・酸化インジウムを主成分とする多結晶酸化物膜
・酸化インジウムを主成分とし、Zn、Cu、Co、Ni、Mn、Mgなどの正二価元素を1種以上ドープした多結晶酸化物膜
・半導体層に含まれる組成にさらにCu、Co、Ni、Mn、Fe、Mg、Ca、Sr、Ba、Ag、Auから選ばれる1種以上の元素を加えた非晶質酸化物膜
半導体層に含まれる組成に、さらにCu、Co、Ni、Mn、Fe、Mg、Ca、Sr、Ba、Ag、Auから選ばれる1種以上の元素を加えた非晶質酸化物膜の場合は、In組成比が半導体層よりも少ないことが好ましい。また、Ga組成比が半導体層よりも多いことが好ましい。
実施例1
(1)スパッタリングターゲットの製造
原料として、酸化インジウム、酸化亜鉛及び酸化ジルコニウムの粉末を、原子比〔In/(In+Zn+Zr)〕が0.48、原子比〔Zn/(In+Zn+Zr)〕が0.50、原子比〔Zr/(In+Zn+Zr)〕が0.02となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
得られた原料微粉末を造粒した後、直径10cm、厚さ5mmの寸法にプレス成形し、これを焼成炉に入れ、1500℃で12時間焼成して、焼結体(ターゲット)を得た。
ターゲットのバルク抵抗は3mΩ、理論相対密度は0.99であった。また、色むらが無く外観の均一性の高いターゲットが得られた。
尚、理論相対密度は各酸化物の比重とその量比から計算した密度を、アルキメデス法で測定した密度との比率を計算して求めた。
基板にガラス基板を使用した他は、図1に示す電界効果型トランジスタと同様のトランジスタを作製した。
ガラス基板上に、室温のRFスパッタリングでモリブデン金属を200nm積層した後、ウェットエッチングでパターニングし、ゲート電極を作製した。
次に、ゲート電極を作製した基板にプラズマ化学気相成長装置(PECVD)にて、SiNxを300℃で成膜(厚さ200nm)し、ゲート絶縁膜とした。
次に、(1)で製造したターゲットを、DCスパッタ法の一つであるDCマグネトロンスパッタリング法の成膜装置に装着し、ゲート絶縁膜上に成膜し、その後パターニングして半導体層(膜厚50nm)を形成した。
スパッタ条件は、基板温度;25℃、到達圧力;1×10−6Pa、雰囲気ガス;Ar99.5%及び酸素0.5%、スパッタ圧力(全圧);2×10−1Pa、投入電力100W、成膜時間6分間、S−T距離110mmとした。
次に、リフトオフプロセス及びRFマグネトロンスパッタリング(室温、Ar100%)を用い、In2O3−ZnOからなるソース/ドレイン電極を形成した。
その後、窒素環境下、170℃で2時間熱処理して電界効果型トランジスタを製造した(図2のWが40μm、Lが4μmのボトムゲート型の電界効果型トランジスタ)。
ガラス基板(コーニング1737)上に、上記実施例(1)で製造したターゲットを使用して半導体層を形成し評価した。
半導体層の形成は、DCマグネトロンスパッタリング法の成膜装置にて、実施例(2)と同じようにした。この結果、ガラス基板上に、膜厚が50nmの酸化物薄膜が形成された。
熱処理後の半導体膜のキャリア濃度及びホール移動度を、ホール測定装置により測定した。結果はn型を示し、キャリア濃度は4×1017cm−3、ホール移動度は2cm2/Vsであった。
尚、ホール測定装置、及びその測定条件は下記のとおりであった、
・ホール測定装置
東陽テクニカ製:Resi Test8310
・測定条件
測定温度:室温(25℃)
測定磁場:0.5T
測定電流:10−12〜10−4A
測定モード:AC磁場ホール測定
さらに、77〜300Kの範囲で測定温度を変化させホール効果を測定すると熱活性型を示し、半導体膜は非縮退半導体であることが確認できた。
また、温度を変化させホール効果を用い測定したキャリア濃度と活性化エネルギーの関係から非局在準位のエネルギー幅(E0)は6meV以下であった。
さらに、X線散乱測定によって求めた動径分布関数(RDF)により、In−Inを表すピークが0.35nm付近に観測され、酸化インジウムのビックスバイト構造の稜共有構造が残っていることが確認できた。原子間距離が0.30から0.36nmの間のRDFの最大値をA、原子間距離が0.36から0.42の間のRDFの最大値をBとした場合のA/Bは、1.3であった。X線吸収分光法によって求めたIn−Inの平均結合距離が0.318nmであった。
電界効果型トランジスタについて、下記の評価を行った。
(1)電界効果移動度(μ)、オンオフ比、オフ電流、ゲートリーク電流、S値、閾値電圧(Vth)
半導体パラメーターアナライザー(ケースレー4200)を用い、室温、大気中、かつ遮光環境下で測定した。
(2)ヒステリシス
半導体パラメーターアナライザーを用い、昇電圧時の伝達曲線(I−V特性)と降電圧時の伝達曲線(I−V特性)を測定し、昇降時の電圧の差をΔVgとする。ΔVgの最大値が0.5V以下であるものを「少ない」、0.5〜3Vであるものを「ある」、3V以上であるものを「大きい」とした。
(3)ストレス試験
ストレス条件は、ゲート電圧15Vで10μAの直流電圧を50℃で100時間加えることとした。ストレスをかける前後のVthを比較し、閾値電圧のシフト量(ΔVth)を測定した。
(1)耐酸性
実施例1(2)と同じ条件で、ガラス基板上に200nm厚の半導体膜を形成し、熱処理した。これを蓚酸系エッチング液(関東化学製、ITO−06)にてエッチングし、25℃でのエッチング速度を測定した。評価は下記のようにした。
◎:200nm/分未満
○:200〜500nm/分
△:500〜1000nm/分
×:1000nm/分以上
(2)耐湿性
作製したトランジスタを、85℃、85%RHにて、2000時間耐湿試験を実施した。試験前後の抵抗を測定し、下記のように分類した。試験前の抵抗値÷試験後の抵抗値、試験後の抵抗値÷試験前の抵抗値の大きい方を変化率とした。
◎:変化率2倍未満
○:変化率2〜5倍変化
△:変化率5〜100倍変化
×:変化率100倍以上変化
測定結果を表1に示す。
原料である酸化インジウム、酸化亜鉛及びX元素の酸化物の混合比を、表1−4に示す組成となるように調製した他は、実施例1(1)と同様にしてスパッタリングターゲットを製造した。
上記のスパッタリングターゲットを使用し、成膜条件を表1−4に示すように変更した他は、実施例1(2)と同様にして電界効果型トランジスタを作製し、評価した。
尚、スパッタリングターゲットの製造時に、酸化ジルコニウムに代えて使用した原料は以下のとおりである。
実施例12:HfO2、株式会社高純度化学研究所社製、HFO01PB
実施例13:GeO2、株式会社高純度化学研究所社製、GEO06PB
実施例14:SiO2、株式会社高純度化学研究所社製、SIO12PB
実施例15:TiO2、株式会社高純度化学研究所社製、TIO14PB
実施例16:MnO2、株式会社高純度化学研究所社製、MNO03PB
実施例17:WO3、株式会社高純度化学研究所社製、WWO04PB
実施例18:MoO3、株式会社高純度化学研究所社製、MOO03PB
実施例19:V2O5、株式会社高純度化学研究所社製、VVO09PB
実施例20:Nb2O5、株式会社高純度化学研究所社製、NBO08PB
実施例25:CuO、株式会社高純度化学研究所社製、CUO08PB
実施例26:NiO、株式会社高純度化学研究所社製、NIO11PB
実施例27:CoO、株式会社高純度化学研究所社製、COO03PB
実施例28:FeO、株式会社高純度化学研究所社製、FEO01PB
実施例29:Cr2O3、株式会社高純度化学研究所社製、CRO01GB
ここでのスパッタ条件は、基板温度;25℃、到達圧力;1×10−6Pa、雰囲気ガス;Ar99.5%及び酸素0.5%、スパッタ圧力(全圧);2×10−1Pa、投入電力100W、成膜時間8分間、S−T距離100mmとした。
SiO2熱酸化膜付シリコン基板上に、半導体層、ソース電極及びドレイン電極を実施例1と同様にして形成した。
実施例30
原料として、酸化インジウム、酸化亜鉛及び酸化ジルコニウムの粉末を、原子比〔In/(In+Zn+Zr)〕が0.4、原子比〔Zn/(In+Zn+Zr)〕が0.4、原子比〔Zr/(In+Zn+Zr)〕が0.2となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
得られた原料微粉末を造粒した後、直径20cm、厚さ5mmの寸法にプレス成形した後、これを焼成炉に入れ、1400℃で12時間焼成して、焼結体(ターゲット)を得た。
ターゲットのバルク抵抗は5mΩ、理論相対密度は0.98であった。ターゲットの抗折力は、12kg/mm2であった。また、色むらが無く外観の均一性の高いターゲットが得られた。
原料として、酸化インジウム、酸化亜鉛及び酸化ガリウムの粉末を、原子比〔In/(In+Zn+Ga)〕が0.4、原子比〔Zn/(In+Zn+Ga)〕が0.4、原子比〔Ga/(In+Zn+Ga)〕が0.2となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
得られた原料微粉末を造粒した後、直径20cm、厚さ5mmの寸法にプレス成形した後、これを焼成炉に入れ、1400℃で12時間焼成して、焼結体(ターゲット)を得た。
ターゲットのバルク抵抗は70mΩ、理論相対密度は0.82であった。ターゲットの抗折力は、7kg/mm2であった。また、ターゲットには若干色むらが確認された。
実施例1の組成では150℃の処理で移動度が安定するのに対して、実施例5の組成では移動度を安定させるのに300℃以上の処理温度が必要であった。
[スパッタリングターゲットの作製]
実施例31(ターゲットI)
原料として、5N(純度99.999%)の酸化インジウム(株式会社高純度化学研究所社製INO04PB)、5Nの酸化亜鉛(株式会社高純度化学研究所社製ZNO04PB)及び5Nの酸化アルミニウム(株式会社高純度化学研究所社製)の粉末を、原子比〔In/(In+Zn+Al)〕が0.48、原子比〔Zn/(In+Zn+Al)〕が0.50、原子比〔Al/(In+Zn+Al)〕が0.02となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
得られた原料微粉末を造粒した後、直径10cm、厚さ5mmの寸法にプレス成形して、これを焼成炉に入れ、1500℃で12時間焼成して、焼結体(ターゲット)を得た。
ターゲットを粉砕しICPで分析したところ、Sn(錫)、Ge(ゲルマニウム)、Si(シリコン)、Ti(チタン)、Zr(ジルコニウム)、Hf(ハフニウム)等の不純物は含まれていなかった。また、ターゲットのバルク抵抗は20mΩ、理論相対密度は0.95であった。
原料として、使用済みのITOターゲット等から回収した酸化インジウム、5Nの酸化亜鉛(株式会社高純度化学研究所社製ZNO04PB)及び4Nの酸化アルミニウム(株式会社高純度化学研究所社製ALO12PB)の粉末を、原子比〔In/(In+Zn+Al)〕が0.48、原子比〔Zn/(In+Zn+Al)〕が0.50、原子比〔Al/(In+Zn+Al)〕が0.02となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
得られた原料微粉末を造粒した後、直径10cm、厚さ5mmの寸法にプレス成形して、これを焼成炉に入れ、1500℃で12時間焼成して、焼結体(ターゲット)を得た。
ターゲットを粉砕しICPで分析したところ、不純物としてSn(錫)500ppmが含まれていた。また、ターゲットのバルク抵抗は3mΩ、理論相対密度は0.99であった。また、色むらが無く外観の均一性の高いターゲットが得られた。
Ge,Si,Ti,Zr又はHf元素を、原料中の金属元素全体に対して500原子ppmとなるように酸化物として添加した他はターゲットIと同じ工程で作製した。ターゲットはターゲットIIとほぼ同じ品質のものが得られたが、外観はさらに均質で綺麗なものが得られた。
・ターゲットI
上記実施例31で作製したターゲットIを、RFスパッタ法の一つであるRFマグネトロンスパッタリング法の成膜装置に装着し、ガラス基板(コーニング1737)上に半導体膜を成膜した。
ここでのスパッタ条件としては、基板温度;25℃、到達圧力;1×10−6Pa、雰囲気ガス;Ar99.5%及び酸素0.5%、スパッタ圧力(全圧);2×10−1Pa、投入電力100W、成膜時間8分間、S−T距離100mmとした。
尚、得られた膜組成をICP法で分析したところ、原子比〔In/(In+Zn+Al)〕が0.49、原子比〔Zn/(In+Zn+Al)〕が0.49、原子比〔Al/(In+Zn+Al)〕が0.02であった。
上記のターゲットIと同様にして半導体膜を成膜した。その結果、ターゲットII〜VIIを用いた場合も、ターゲットIの結果とほぼ同じように、半導体膜を形成することができた。
但し、長期間連続放電した際、ターゲットIを使用した場合に比べ、スパッタリング時の異常放電の頻度やイエローフレークの量の減少が確認できた。
ターゲットIを使用して形成した上記の半導体膜を、窒素環境下、150℃で2時間の熱処理を行った。
熱処理後の半導体膜について、ホール測定装置にてキャリア濃度及びホール移動度を測定した。その結果、半導体膜はn型を示し、キャリア濃度は4×1017cm−3、ホール移動度は3cm2/Vsであった。
また、温度を変化させホール効果を用い測定したキャリア濃度と活性化エネルギーの関係から非局在準位のエネルギー幅(E0)は6meV以下であった。
さらに、X線散乱測定によって求めた動径分布関数(RDF)により、In−Inを表すピークが0.35nm付近に観測され、酸化インジウムのビックスバイト構造の稜共有構造が残っていることが確認できた。原子間距離が0.30から0.36nmの間のRDFの最大値をA、原子間距離が0.36から0.42の間のRDFの最大値をBとした場合のA/Bは、1.5であった。X線吸収分光法によって求めたIn−Inの平均結合距離が0.317nmであった。
実施例38
基板にガラス基板を使用した他は、図1に示す電界効果型トランジスタと同様のトランジスタを作製した。
ガラス基板上に、室温のRFスパッタリングでモリブデン金属を200nm積層した後、ウェットエッチングでパターニングし、ゲート電極を作製した。
次に、ゲート電極を作製した基板にプラズマ化学気相成長装置(PECVD)にて、SiNxを300℃で成膜(厚さ200nm)し、ゲート絶縁膜とした。
次に、実施例31で製造したターゲットIを用い、上記ターゲットIの評価時に作製した半導体膜と同じ条件で成膜し、その後パターニングして半導体層を形成した。
次に、リフトオフプロセス及びRFマグネトロンスパッタリング(室温、Ar100%)を用い、In2O3−ZnOからなるソース/ドレイン電極を形成した。
その後、窒素環境下、150℃で2時間熱処理して、電界効果型トランジスタを製造した(図2のWが50μm、Lが4μmのボトムゲート型の電界効果型トランジスタ)。
原料である酸化インジウム、酸化亜鉛及びX元素の酸化物の混合比を、表6−9に示す組成となるように調製した他は、実施例31と同様にしてスパッタリングターゲットを製造した。
上記のスパッタリングターゲットを使用し、成膜条件を表6−9に示すように変更した他は、実施例38と同様にして電界効果型トランジスタを作製し、評価した。
尚、スパッタリングターゲットの製造時に、酸化アルミニウムに代えて使用した原料は以下のとおりである。
実施例49:B2O3、株式会社高純度化学研究所社製、BBO06PB
実施例50:Y2O3、株式会社高純度化学研究所社製、YYO03PB
実施例51:Sc2O3、株式会社高純度化学研究所社製、SCO01PB
実施例52:CeO2、株式会社高純度化学研究所社製、CEO05PB
実施例53:Nd2O3、株式会社高純度化学研究所社製、NDO01PB
実施例54:Sm2O3、株式会社高純度化学研究所社製、SMO01PB
実施例55:Gd2O3、株式会社高純度化学研究所社製、GDO01PB
実施例56:Tb2O3、株式会社高純度化学研究所社製、TBO02PB
実施例57:Yb2O3、株式会社高純度化学研究所社製、YBO02PB
ここでのスパッタ条件としては、基板温度;25℃、到達圧力;1×10−6Pa、雰囲気ガス;Ar99%及び酸素1.0%、スパッタ圧力(全圧);2×10−1Pa、投入電力100W、成膜時間8分間、S−T距離100mmとした。
成膜前に、チャンバーを十分にベーキングし、到達圧力を十分に下げ、ロードロックを用い基板を投入することで、成膜時の水分圧を低減した。四重極質量分析器(Q−mass)でスパッタチャンバー中のH2O(水)を分析し、成膜時の水分圧を測定したところ1×10−6Pa以下であった。
SiO2熱酸化膜付シリコン基板上に、半導体層、ソース電極及びドレイン電極を実施例38と同様にして形成した。
図7に、実施例41、61及び比較例14と同じ組成の半導体層について、熱処理温度と移動度との関係を示した。尚、処理時間は2時間である。
実施例41の組成では150℃の処理で移動度が安定するのに対して、実施例61の組成では移動度を安定させるのに300℃以上の処理温度が必要であり、比較例14では400℃以上で熱処理しても効果がないことが確認された。
Claims (11)
- In元素及びZn元素と、
Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3) - 前記元素XがAl、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素であり、
複合酸化物からなる半導体層が元素Xを下記(2)’の原子比で含むことを特徴とする請求項1の電界効果型トランジスタ。
In/(In+X)=0.59〜0.99 (2)’ - 前記元素Xが、Al又はBである請求項1又は2に記載の電界効果型トランジスタ。
- 前記元素Xが、Sc又はYである請求項1又は2に記載の電界効果型トランジスタ。
- 前記元素Xが、ランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)である請求項1又は2に記載の電界効果型トランジスタ。
- 前記元素XがZrである請求項1に記載の電界効果型トランジスタ。
- 前記半導体層が非晶質膜であり、その電子キャリア濃度が1013〜1018/cm3であり、バンドギャップが2.0〜6.0eVである請求項1〜6のいずれかに記載の電界効果型トランジスタ。
- 前記半導体層が、非縮退半導体である請求項1〜7のいずれかに記載の電界効果型トランジスタ。
- In元素及びZn元素と、
Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)〜(3)の原子比で含む複合酸化物からなる半導体層用ターゲット。
In/(In+Zn)=0.2〜0.8 (1)
In/(In+X)=0.29〜0.99 (2)
Zn/(X+Zn)=0.29〜0.99 (3) - 前記元素XがAl、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素であり、
さらに、Sn、Ge、Si、Ti、Zr及びHfからなる群より選択される1以上の元素を100〜10000原子ppm含む請求項9に記載の半導体層用ターゲット。 - 請求項9又は10に記載のターゲットを用いて、DC又はACスパッタリングにより半導体層を成膜する工程と、
前記半導体層を70〜350℃で熱処理する工程を含む、電界効果型トランジスタの製造方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013194322A JP5759523B2 (ja) | 2007-12-25 | 2013-09-19 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
Applications Claiming Priority (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007332508 | 2007-12-25 | ||
| JP2007332508 | 2007-12-25 | ||
| JP2007338918 | 2007-12-28 | ||
| JP2007338918 | 2007-12-28 | ||
| JP2013194322A JP5759523B2 (ja) | 2007-12-25 | 2013-09-19 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009547088A Division JP5372776B2 (ja) | 2007-12-25 | 2008-12-19 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014030040A true JP2014030040A (ja) | 2014-02-13 |
| JP5759523B2 JP5759523B2 (ja) | 2015-08-05 |
Family
ID=40801186
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009547088A Expired - Fee Related JP5372776B2 (ja) | 2007-12-25 | 2008-12-19 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
| JP2012230042A Pending JP2013080929A (ja) | 2007-12-25 | 2012-10-17 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
| JP2013194322A Expired - Fee Related JP5759523B2 (ja) | 2007-12-25 | 2013-09-19 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
Family Applications Before (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009547088A Expired - Fee Related JP5372776B2 (ja) | 2007-12-25 | 2008-12-19 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
| JP2012230042A Pending JP2013080929A (ja) | 2007-12-25 | 2012-10-17 | 酸化物半導体電界効果型トランジスタ及びその製造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (3) | US8461583B2 (ja) |
| JP (3) | JP5372776B2 (ja) |
| KR (1) | KR101516034B1 (ja) |
| CN (1) | CN101911303B (ja) |
| TW (1) | TWI460862B (ja) |
| WO (1) | WO2009081885A1 (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2019025915A (ja) * | 2015-11-09 | 2019-02-21 | 日東電工株式会社 | 調光フィルム |
| JP2019117940A (ja) * | 2017-11-29 | 2019-07-18 | 株式会社神戸製鋼所 | 酸化物半導体薄膜、薄膜トランジスタ及びスパッタリングターゲット |
| KR20210051551A (ko) * | 2019-10-30 | 2021-05-10 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그를 포함한 게이트 구동부, 및 그를 포함한 표시장치 |
| KR20220053103A (ko) * | 2020-10-21 | 2022-04-29 | 경희대학교 산학협력단 | 산화물 반도체 박막 트랜지스터 및 그 제조 방법 |
Families Citing this family (123)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009194351A (ja) * | 2007-04-27 | 2009-08-27 | Canon Inc | 薄膜トランジスタおよびその製造方法 |
| JP5213458B2 (ja) * | 2008-01-08 | 2013-06-19 | キヤノン株式会社 | アモルファス酸化物及び電界効果型トランジスタ |
| KR101468591B1 (ko) * | 2008-05-29 | 2014-12-04 | 삼성전자주식회사 | 산화물 반도체 및 이를 포함하는 박막 트랜지스터 |
| JP5453451B2 (ja) * | 2008-12-18 | 2014-03-26 | サン−ゴバン セラミックス アンド プラスティクス,インコーポレイティド | 酸化スズベースの電極組成物 |
| US20100154481A1 (en) * | 2008-12-18 | 2010-06-24 | Saint-Gobain Ceramics & Plastics, Inc. | Bushing block |
| JP2010251604A (ja) * | 2009-04-17 | 2010-11-04 | Bridgestone Corp | 薄膜トランジスタの製造方法 |
| JP2010251606A (ja) * | 2009-04-17 | 2010-11-04 | Bridgestone Corp | 薄膜トランジスタ |
| US20120037897A1 (en) * | 2009-04-17 | 2012-02-16 | Bridgestone Corporation | Thin film transistor and method for manufacturing thin film transistor |
| KR102228220B1 (ko) | 2009-07-03 | 2021-03-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치의 제작 방법 |
| WO2011007682A1 (en) * | 2009-07-17 | 2011-01-20 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing semiconductor device |
| TWI650848B (zh) * | 2009-08-07 | 2019-02-11 | 日商半導體能源研究所股份有限公司 | 半導體裝置和其製造方法 |
| TWI596741B (zh) * | 2009-08-07 | 2017-08-21 | 半導體能源研究所股份有限公司 | 半導體裝置和其製造方法 |
| CN105789322B (zh) * | 2009-09-16 | 2018-09-28 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
| WO2011037050A1 (en) * | 2009-09-24 | 2011-03-31 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| WO2011037010A1 (en) * | 2009-09-24 | 2011-03-31 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor element and method for manufacturing the same |
| WO2011043163A1 (en) | 2009-10-05 | 2011-04-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| KR101717460B1 (ko) | 2009-10-16 | 2017-03-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액정 표시 장치 및 액정 표시 장치를 포함한 전자 기기 |
| KR101772639B1 (ko) | 2009-10-16 | 2017-08-29 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| CN104992980B (zh) | 2009-10-16 | 2018-11-20 | 株式会社半导体能源研究所 | 逻辑电路和半导体器件 |
| WO2011048923A1 (en) * | 2009-10-21 | 2011-04-28 | Semiconductor Energy Laboratory Co., Ltd. | E-book reader |
| JP5730529B2 (ja) * | 2009-10-21 | 2015-06-10 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| KR101490726B1 (ko) * | 2009-10-21 | 2015-02-09 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| KR20170024130A (ko) * | 2009-10-21 | 2017-03-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
| JP5562000B2 (ja) * | 2009-10-28 | 2014-07-30 | Jx日鉱日石金属株式会社 | 酸化物焼結体及びその製造方法 |
| CN102668096B (zh) | 2009-10-30 | 2015-04-29 | 株式会社半导体能源研究所 | 半导体装置及其制造方法 |
| KR102019239B1 (ko) | 2009-10-30 | 2019-09-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| KR102286284B1 (ko) | 2009-11-06 | 2021-08-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
| WO2011055645A1 (en) * | 2009-11-06 | 2011-05-12 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
| KR101893332B1 (ko) * | 2009-11-13 | 2018-08-31 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 구동 방법 |
| CN103151266B (zh) * | 2009-11-20 | 2016-08-03 | 株式会社半导体能源研究所 | 用于制造半导体器件的方法 |
| WO2011070892A1 (en) * | 2009-12-08 | 2011-06-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| WO2011070887A1 (en) * | 2009-12-11 | 2011-06-16 | Semiconductor Energy Laboratory Co., Ltd. | Field effect transistor |
| KR101035357B1 (ko) * | 2009-12-15 | 2011-05-20 | 삼성모바일디스플레이주식회사 | 산화물 반도체 박막 트랜지스터, 그 제조방법 및 산화물 반도체 박막 트랜지스터를 구비한 유기전계 발광소자 |
| KR101097322B1 (ko) * | 2009-12-15 | 2011-12-23 | 삼성모바일디스플레이주식회사 | 산화물 반도체 박막 트랜지스터, 그 제조방법 및 산화물 반도체 박막 트랜지스터를 구비한 유기전계 발광소자 |
| KR101282383B1 (ko) * | 2009-12-18 | 2013-07-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액정 표시 장치 및 전자 기기 |
| CN102656801B (zh) * | 2009-12-25 | 2016-04-27 | 株式会社半导体能源研究所 | 存储器装置、半导体器件和电子装置 |
| TWI395298B (zh) * | 2009-12-31 | 2013-05-01 | Huang Chung Cheng | 非揮發性記憶體及其製造方法 |
| US8436403B2 (en) * | 2010-02-05 | 2013-05-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including transistor provided with sidewall and electronic appliance |
| CN102725842B (zh) * | 2010-02-05 | 2014-12-03 | 株式会社半导体能源研究所 | 半导体器件 |
| KR102129413B1 (ko) | 2010-02-12 | 2020-07-02 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 구동 방법 |
| JP2011181722A (ja) * | 2010-03-02 | 2011-09-15 | Idemitsu Kosan Co Ltd | スパッタリングターゲット |
| WO2011108381A1 (en) * | 2010-03-05 | 2011-09-09 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US9564531B2 (en) | 2010-03-22 | 2017-02-07 | Samsung Electronics Co., Ltd. | Thin film transistors, methods of manufacturing thin film transistors, and semiconductor device including thin film transistors |
| KR101881729B1 (ko) * | 2010-04-16 | 2018-07-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 성막 방법 및 반도체 장치를 제작하기 위한 방법 |
| WO2011132591A1 (en) * | 2010-04-23 | 2011-10-27 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
| WO2011135987A1 (en) * | 2010-04-28 | 2011-11-03 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
| US9496405B2 (en) | 2010-05-20 | 2016-11-15 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device including step of adding cation to oxide semiconductor layer |
| KR101801960B1 (ko) * | 2010-07-01 | 2017-11-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액정 표시 장치의 구동 방법 |
| US8642380B2 (en) | 2010-07-02 | 2014-02-04 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of semiconductor device |
| EP2589085B1 (en) * | 2010-07-02 | 2019-02-20 | Hewlett-Packard Development Company, L.P. | Thin film transistors |
| JP5081959B2 (ja) * | 2010-08-31 | 2012-11-28 | Jx日鉱日石金属株式会社 | 酸化物焼結体及び酸化物半導体薄膜 |
| US8728860B2 (en) | 2010-09-03 | 2014-05-20 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
| JP5780902B2 (ja) * | 2010-10-12 | 2015-09-16 | 出光興産株式会社 | 半導体薄膜、薄膜トランジスタ及びその製造方法 |
| KR101694876B1 (ko) * | 2010-11-19 | 2017-01-23 | 삼성전자주식회사 | 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자 |
| JP2012151469A (ja) * | 2010-12-28 | 2012-08-09 | Kobe Steel Ltd | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
| TWI569041B (zh) * | 2011-02-14 | 2017-02-01 | 半導體能源研究所股份有限公司 | 顯示裝置 |
| CN103518003A (zh) * | 2011-05-10 | 2014-01-15 | 出光兴产株式会社 | In2O3-ZnO系溅射靶 |
| US9209098B2 (en) | 2011-05-19 | 2015-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | HVMOS reliability evaluation using bulk resistances as indices |
| US20120298998A1 (en) | 2011-05-25 | 2012-11-29 | Semiconductor Energy Laboratory Co., Ltd. | Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device |
| US8610482B2 (en) * | 2011-05-27 | 2013-12-17 | Semiconductor Energy Laboratory Co., Ltd. | Trimming circuit and method for driving trimming circuit |
| CN103608924B (zh) * | 2011-05-27 | 2016-08-10 | 三井金属矿业株式会社 | 氧化物型半导体材料及溅镀靶 |
| CN102208453A (zh) * | 2011-06-02 | 2011-10-05 | 上海大学 | 基于氧化物薄膜晶体管阵列制备的复合叠层电极 |
| US8847220B2 (en) | 2011-07-15 | 2014-09-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
| US9099556B2 (en) * | 2011-08-19 | 2015-08-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Transistor having an active region with wing structure |
| JP5301021B2 (ja) | 2011-09-06 | 2013-09-25 | 出光興産株式会社 | スパッタリングターゲット |
| JP6022880B2 (ja) | 2011-10-07 | 2016-11-09 | 株式会社半導体エネルギー研究所 | 半導体装置及び半導体装置の作製方法 |
| JP2013093561A (ja) | 2011-10-07 | 2013-05-16 | Semiconductor Energy Lab Co Ltd | 酸化物半導体膜及び半導体装置 |
| JP5888929B2 (ja) * | 2011-10-07 | 2016-03-22 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| JP5318932B2 (ja) * | 2011-11-04 | 2013-10-16 | 株式会社コベルコ科研 | 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法 |
| JP5337224B2 (ja) * | 2011-11-04 | 2013-11-06 | 株式会社コベルコ科研 | 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法 |
| US9082861B2 (en) * | 2011-11-11 | 2015-07-14 | Semiconductor Energy Laboratory Co., Ltd. | Transistor with oxide semiconductor channel having protective layer |
| US8829528B2 (en) * | 2011-11-25 | 2014-09-09 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including groove portion extending beyond pixel electrode |
| TWI562361B (en) | 2012-02-02 | 2016-12-11 | Semiconductor Energy Lab Co Ltd | Semiconductor device |
| CN104221154B (zh) * | 2012-03-23 | 2018-11-13 | 国立研究开发法人科学技术振兴机构 | 薄膜晶体管及薄膜晶体管的制造方法 |
| JP2013229453A (ja) * | 2012-04-26 | 2013-11-07 | Sony Corp | 半導体装置、表示装置及び半導体装置の製造方法 |
| JP6078288B2 (ja) * | 2012-06-13 | 2017-02-08 | 出光興産株式会社 | スパッタリングターゲット、半導体薄膜及びそれを用いた薄膜トランジスタ |
| JP5550768B1 (ja) * | 2012-07-03 | 2014-07-16 | Jx日鉱日石金属株式会社 | 焼結体及びアモルファス膜 |
| TWI631579B (zh) * | 2012-07-03 | 2018-08-01 | Jx日鑛日石金屬股份有限公司 | Sintered body and amorphous film |
| US20140014943A1 (en) * | 2012-07-16 | 2014-01-16 | National Chung Cheng University | Amorphous phase yttrium-doped indium zinc oxide thin film transistors and method for making same |
| JP5965338B2 (ja) * | 2012-07-17 | 2016-08-03 | 出光興産株式会社 | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 |
| JP6033594B2 (ja) * | 2012-07-18 | 2016-11-30 | 国立大学法人北陸先端科学技術大学院大学 | 薄膜トランジスタ及び薄膜トランジスタの製造方法 |
| CN102779758B (zh) * | 2012-07-24 | 2015-07-29 | 复旦大学 | 一种以铟锌铝氧化物为沟道层的薄膜晶体管的制备方法 |
| JP6052967B2 (ja) * | 2012-08-31 | 2016-12-27 | 出光興産株式会社 | スパッタリングターゲット |
| WO2014073213A1 (ja) * | 2012-11-08 | 2014-05-15 | 出光興産株式会社 | スパッタリングターゲット |
| JP6059513B2 (ja) * | 2012-11-14 | 2017-01-11 | 出光興産株式会社 | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 |
| JP6107085B2 (ja) * | 2012-11-22 | 2017-04-05 | 住友金属鉱山株式会社 | 酸化物半導体薄膜および薄膜トランジスタ |
| JP6015389B2 (ja) | 2012-11-30 | 2016-10-26 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP5907086B2 (ja) * | 2013-02-06 | 2016-04-20 | 住友金属鉱山株式会社 | 酸化インジウム系の酸化物焼結体およびその製造方法 |
| US10304859B2 (en) | 2013-04-12 | 2019-05-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device having an oxide film on an oxide semiconductor film |
| JP6394171B2 (ja) | 2013-10-30 | 2018-09-26 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| KR102080484B1 (ko) | 2013-10-31 | 2020-02-24 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이기판 및 그의 제조방법 |
| US9590111B2 (en) | 2013-11-06 | 2017-03-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and display device including the semiconductor device |
| JP6260992B2 (ja) * | 2014-01-31 | 2018-01-17 | 国立研究開発法人物質・材料研究機構 | 薄膜トランジスタおよびその製造方法 |
| JP6119773B2 (ja) | 2014-03-25 | 2017-04-26 | 住友電気工業株式会社 | 酸化物焼結体およびその製造方法、スパッタターゲット、ならびに半導体デバイス |
| JP2016058554A (ja) * | 2014-09-09 | 2016-04-21 | 株式会社Joled | 薄膜トランジスタ |
| KR101816468B1 (ko) | 2014-10-22 | 2018-01-08 | 스미토모덴키고교가부시키가이샤 | 산화물 소결체 및 반도체 디바이스 |
| WO2016121152A1 (ja) * | 2015-01-26 | 2016-08-04 | 住友電気工業株式会社 | 酸化物半導体膜および半導体デバイス |
| JP6560497B2 (ja) * | 2015-01-27 | 2019-08-14 | デクセリアルズ株式会社 | Mn−Zn−W−O系スパッタリングターゲット及びその製造方法 |
| US10475631B2 (en) | 2015-02-13 | 2019-11-12 | Sumitomo Electric Industries, Ltd. | Oxide sintered body and method for manufacturing the same, sputtering target, and semiconductor device |
| CN106206743B (zh) * | 2015-05-04 | 2020-04-28 | 清华大学 | 薄膜晶体管及其制备方法、薄膜晶体管面板以及显示装置 |
| CN106206684B (zh) * | 2015-05-04 | 2020-06-09 | 清华大学 | 氧化物半导体膜及其制备方法 |
| CN106435490B (zh) * | 2015-08-06 | 2018-11-30 | 清华大学 | 溅射靶及氧化物半导体膜以及其制备方法 |
| CN106435491B (zh) * | 2015-08-06 | 2019-02-12 | 清华大学 | 溅射靶及氧化物半导体膜以及其制备方法 |
| JP6828293B2 (ja) * | 2015-09-15 | 2021-02-10 | 株式会社リコー | n型酸化物半導体膜形成用塗布液、n型酸化物半導体膜の製造方法、及び電界効果型トランジスタの製造方法 |
| JP6042520B1 (ja) * | 2015-11-05 | 2016-12-14 | デクセリアルズ株式会社 | Mn−Zn−O系スパッタリングターゲット及びその製造方法 |
| US11049976B2 (en) * | 2015-11-25 | 2021-06-29 | Ulvac, Inc. | Thin-film transistor, oxide semiconductor film, and sputtering target |
| JP6593257B2 (ja) | 2016-06-13 | 2019-10-23 | 住友電気工業株式会社 | 半導体デバイスおよびその製造方法 |
| JP6800405B2 (ja) * | 2016-07-14 | 2020-12-16 | 東ソー株式会社 | 酸化物焼結体、その製造方法及びスパッタリングターゲット |
| CN110651370B (zh) * | 2017-06-05 | 2023-12-22 | 凸版印刷株式会社 | 半导体装置、显示装置及溅射靶 |
| WO2019107043A1 (ja) * | 2017-11-29 | 2019-06-06 | 株式会社神戸製鋼所 | 酸化物半導体薄膜、薄膜トランジスタ及びスパッタリングターゲット |
| CN108178624A (zh) * | 2018-01-03 | 2018-06-19 | 京东方科技集团股份有限公司 | 一种氧化物靶材及其制备方法、薄膜晶体管、显示装置 |
| WO2020241227A1 (ja) * | 2019-05-30 | 2020-12-03 | 株式会社コベルコ科研 | 酸化物焼結体及びスパッタリングターゲット |
| JP2020196660A (ja) * | 2019-05-30 | 2020-12-10 | 株式会社コベルコ科研 | 酸化物焼結体及びスパッタリングターゲット |
| JP6756875B1 (ja) * | 2019-05-30 | 2020-09-16 | 株式会社神戸製鋼所 | ディスプレイ用酸化物半導体薄膜、ディスプレイ用薄膜トランジスタ及びスパッタリングターゲット |
| CN110767745A (zh) * | 2019-09-18 | 2020-02-07 | 华南理工大学 | 复合金属氧化物半导体及薄膜晶体管与应用 |
| JP7440372B2 (ja) * | 2020-08-11 | 2024-02-28 | 株式会社アルバック | 酸化物半導体膜の形成方法及び電子部品 |
| CN113735564A (zh) * | 2021-08-11 | 2021-12-03 | 芜湖映日科技股份有限公司 | 一种Nb掺杂IZO靶胚及其制备方法 |
| WO2023145498A1 (ja) * | 2022-01-31 | 2023-08-03 | 三井金属鉱業株式会社 | スパッタリングターゲット材及び酸化物半導体の製造方法 |
| US20250220976A1 (en) * | 2022-04-15 | 2025-07-03 | Kabushiki Kaisha Kobe Seiko Sho (Kobe Steel, Ltd.) | Oxide semiconductor film, thin film transistor, sputtering target, and oxide sintered body |
| KR102793003B1 (ko) * | 2022-11-30 | 2025-04-09 | 한국생산기술연구원 | 강유전체 전계 효과 트랜지스터 및 이를 제조하는 방법 |
| CN116947311B (zh) * | 2023-07-26 | 2024-03-08 | 连云港福京石英制品有限公司 | 大功率激光器增益介质用掺杂石英玻璃其制备方法 |
| JP7625671B1 (ja) | 2023-10-17 | 2025-02-03 | 株式会社コベルコ科研 | 酸化物半導体薄膜、薄膜トランジスタおよびスパッタリングターゲット |
| CN117926194A (zh) * | 2024-01-22 | 2024-04-26 | 郑州大学 | 稀土掺杂izo氧化物靶材及其制备方法 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006165529A (ja) * | 2004-11-10 | 2006-06-22 | Canon Inc | 非晶質酸化物、及び電界効果型トランジスタ |
| WO2007034733A1 (ja) * | 2005-09-20 | 2007-03-29 | Idemitsu Kosan Co., Ltd. | スパッタリングターゲット、透明導電膜及び透明電極 |
| JP2007084842A (ja) * | 2005-09-20 | 2007-04-05 | Idemitsu Kosan Co Ltd | スパッタリングターゲット及び透明導電膜 |
| JP2007142196A (ja) * | 2005-11-18 | 2007-06-07 | Idemitsu Kosan Co Ltd | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ |
| JP2007142195A (ja) * | 2005-11-18 | 2007-06-07 | Idemitsu Kosan Co Ltd | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル |
| JP2007212699A (ja) * | 2006-02-09 | 2007-08-23 | Idemitsu Kosan Co Ltd | 反射型tft基板及び反射型tft基板の製造方法 |
| JP2007311404A (ja) * | 2006-05-16 | 2007-11-29 | Fuji Electric Holdings Co Ltd | 薄膜トランジスタの製造方法 |
Family Cites Families (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4837811B2 (ja) * | 1998-04-09 | 2011-12-14 | 出光興産株式会社 | 有機エレクトロルミネッセンス素子 |
| JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
| EP1083776A4 (en) * | 1999-02-15 | 2003-10-15 | Idemitsu Kosan Co | ORGANIC ELECTROLUMINESCENT DEVICE AND METHOD FOR THEIR PRODUCTION |
| KR101139203B1 (ko) * | 1999-11-25 | 2012-04-26 | 이데미쓰 고산 가부시키가이샤 | 스퍼터링 타겟 및 투명한 도전성 산화물 |
| JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
| US20050146266A1 (en) * | 2002-02-12 | 2005-07-07 | Hitoshi Kuma | Organic el display and its production method |
| JP2004303650A (ja) * | 2003-03-31 | 2004-10-28 | Sanyo Electric Co Ltd | 有機エレクトロルミネッセンス素子 |
| EP1722377A4 (en) * | 2004-03-05 | 2008-10-01 | Idemitsu Kosan Co | Semi-transparent, semi-reflective electroplate substrate, method of preparation thereof, and liquid crystal display with such semipermeable, semiconducting electrosupport substrate |
| KR101101456B1 (ko) * | 2004-03-09 | 2012-01-03 | 이데미쓰 고산 가부시키가이샤 | 박막 트랜지스터, 박막 트랜지스터 기판, 이들의 제조방법, 이들을 사용한 액정 표시 장치, 관련된 장치 및방법, 및 스퍼터링 타깃, 이것을 사용하여 성막한 투명도전막, 투명 전극, 및 관련된 장치 및 방법 |
| US7145174B2 (en) * | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
| EP2246894B2 (en) | 2004-03-12 | 2018-10-10 | Japan Science and Technology Agency | Method for fabricating a thin film transistor having an amorphous oxide as a channel layer |
| JP4826066B2 (ja) * | 2004-04-27 | 2011-11-30 | 住友金属鉱山株式会社 | 非晶質の透明導電性薄膜およびその製造方法、並びに、該非晶質の透明導電性薄膜を得るためのスパッタリングターゲットおよびその製造方法 |
| EP2453481B1 (en) * | 2004-11-10 | 2017-01-11 | Canon Kabushiki Kaisha | Field effect transistor with amorphous oxide |
| US8153033B2 (en) * | 2005-03-09 | 2012-04-10 | Idemitsu Kosan Co., Ltd. | Amorphous transparent conductive film, target and production method for amorphous conductive film |
| JP4697404B2 (ja) * | 2005-04-18 | 2011-06-08 | 三菱マテリアル株式会社 | 光記録媒体保護膜形成用スパッタリングターゲット |
| JP4738931B2 (ja) * | 2005-07-29 | 2011-08-03 | 富士フイルム株式会社 | ナノ粒子分散液、それを用いた半導体デバイスの製造方法及び半導体デバイス |
| JP5058469B2 (ja) | 2005-09-06 | 2012-10-24 | キヤノン株式会社 | スパッタリングターゲットおよび該ターゲットを用いた薄膜の形成方法 |
| JP4981283B2 (ja) | 2005-09-06 | 2012-07-18 | キヤノン株式会社 | アモルファス酸化物層を用いた薄膜トランジスタ |
| EP1950177A4 (en) | 2005-11-18 | 2009-02-25 | Idemitsu Kosan Co | SEMICONDUCTOR THIN FILM, MANUFACTURING METHOD AND THIN FILM TRANSISTOR |
| JP5244331B2 (ja) * | 2007-03-26 | 2013-07-24 | 出光興産株式会社 | 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット |
| WO2010110571A2 (en) * | 2009-03-23 | 2010-09-30 | Samsung Electronics Co., Ltd. | Oxide semiconductor and thin film transistor including the same |
-
2008
- 2008-12-19 US US12/810,189 patent/US8461583B2/en not_active Expired - Fee Related
- 2008-12-19 KR KR1020107013989A patent/KR101516034B1/ko not_active Expired - Fee Related
- 2008-12-19 JP JP2009547088A patent/JP5372776B2/ja not_active Expired - Fee Related
- 2008-12-19 WO PCT/JP2008/073252 patent/WO2009081885A1/ja not_active Ceased
- 2008-12-19 CN CN200880122558XA patent/CN101911303B/zh not_active Expired - Fee Related
- 2008-12-24 TW TW097150419A patent/TWI460862B/zh not_active IP Right Cessation
-
2012
- 2012-10-17 JP JP2012230042A patent/JP2013080929A/ja active Pending
-
2013
- 2013-01-24 US US13/748,831 patent/US8723175B2/en not_active Expired - Fee Related
- 2013-04-15 US US13/862,568 patent/US8791457B2/en active Active
- 2013-09-19 JP JP2013194322A patent/JP5759523B2/ja not_active Expired - Fee Related
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006165529A (ja) * | 2004-11-10 | 2006-06-22 | Canon Inc | 非晶質酸化物、及び電界効果型トランジスタ |
| WO2007034733A1 (ja) * | 2005-09-20 | 2007-03-29 | Idemitsu Kosan Co., Ltd. | スパッタリングターゲット、透明導電膜及び透明電極 |
| JP2007084842A (ja) * | 2005-09-20 | 2007-04-05 | Idemitsu Kosan Co Ltd | スパッタリングターゲット及び透明導電膜 |
| JP2007142196A (ja) * | 2005-11-18 | 2007-06-07 | Idemitsu Kosan Co Ltd | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ |
| JP2007142195A (ja) * | 2005-11-18 | 2007-06-07 | Idemitsu Kosan Co Ltd | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル |
| JP2007212699A (ja) * | 2006-02-09 | 2007-08-23 | Idemitsu Kosan Co Ltd | 反射型tft基板及び反射型tft基板の製造方法 |
| JP2007311404A (ja) * | 2006-05-16 | 2007-11-29 | Fuji Electric Holdings Co Ltd | 薄膜トランジスタの製造方法 |
Cited By (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2019025915A (ja) * | 2015-11-09 | 2019-02-21 | 日東電工株式会社 | 調光フィルム |
| US10720264B2 (en) | 2015-11-09 | 2020-07-21 | Nitto Denko Corporation | Light transmitting conductive film and light control film |
| JP2019117940A (ja) * | 2017-11-29 | 2019-07-18 | 株式会社神戸製鋼所 | 酸化物半導体薄膜、薄膜トランジスタ及びスパッタリングターゲット |
| JP7080842B2 (ja) | 2017-11-29 | 2022-06-06 | 株式会社神戸製鋼所 | 薄膜トランジスタ |
| KR20210051551A (ko) * | 2019-10-30 | 2021-05-10 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그를 포함한 게이트 구동부, 및 그를 포함한 표시장치 |
| KR102738325B1 (ko) | 2019-10-30 | 2024-12-03 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그를 포함한 게이트 구동부, 및 그를 포함한 표시장치 |
| US12289909B2 (en) | 2019-10-30 | 2025-04-29 | Lg Display Co., Ltd. | Thin film transistor, gate driver including the same, and display device including the same |
| KR20220053103A (ko) * | 2020-10-21 | 2022-04-29 | 경희대학교 산학협력단 | 산화물 반도체 박막 트랜지스터 및 그 제조 방법 |
| KR102462893B1 (ko) * | 2020-10-21 | 2022-11-04 | 경희대학교 산학협력단 | 산화물 반도체 박막 트랜지스터 및 그 제조 방법 |
| US11664461B2 (en) | 2020-10-21 | 2023-05-30 | University-Industry Cooperation Group Of Kyung Hee University | Oxide semiconductor thin-film transistor and method of fabricating the same |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5372776B2 (ja) | 2013-12-18 |
| US8461583B2 (en) | 2013-06-11 |
| KR101516034B1 (ko) | 2015-05-04 |
| US8723175B2 (en) | 2014-05-13 |
| WO2009081885A1 (ja) | 2009-07-02 |
| TW200943552A (en) | 2009-10-16 |
| JP5759523B2 (ja) | 2015-08-05 |
| TWI460862B (zh) | 2014-11-11 |
| JP2013080929A (ja) | 2013-05-02 |
| US20130140175A1 (en) | 2013-06-06 |
| CN101911303B (zh) | 2013-03-27 |
| US8791457B2 (en) | 2014-07-29 |
| JPWO2009081885A1 (ja) | 2011-05-06 |
| CN101911303A (zh) | 2010-12-08 |
| US20130313548A1 (en) | 2013-11-28 |
| US20100276688A1 (en) | 2010-11-04 |
| KR20100094535A (ko) | 2010-08-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5372776B2 (ja) | 酸化物半導体電界効果型トランジスタ及びその製造方法 | |
| JP5829659B2 (ja) | スパッタリングターゲット及びその製造方法 | |
| JP5307144B2 (ja) | 電界効果型トランジスタ、その製造方法及びスパッタリングターゲット | |
| JP5376750B2 (ja) | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル | |
| JP5395994B2 (ja) | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ | |
| JP2009253204A (ja) | 酸化物半導体を用いた電界効果型トランジスタ及びその製造方法 | |
| WO2010070832A1 (ja) | 複合酸化物焼結体及びそれからなるスパッタリングターゲット | |
| JP2009231664A (ja) | 電界効果トランジスタ及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131108 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141008 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141014 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141212 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150317 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150514 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150602 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150605 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5759523 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |