JP2014007310A - 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 - Google Patents
炭化珪素半導体装置の製造方法および炭化珪素半導体装置 Download PDFInfo
- Publication number
- JP2014007310A JP2014007310A JP2012142622A JP2012142622A JP2014007310A JP 2014007310 A JP2014007310 A JP 2014007310A JP 2012142622 A JP2012142622 A JP 2012142622A JP 2012142622 A JP2012142622 A JP 2012142622A JP 2014007310 A JP2014007310 A JP 2014007310A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- silicon carbide
- semiconductor device
- trench
- carbide semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
- H10D12/032—Manufacture or treatment of IGBTs of vertical IGBTs
- H10D12/038—Manufacture or treatment of IGBTs of vertical IGBTs having a recessed gate, e.g. trench-gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H10P30/2042—
-
- H10P30/21—
-
- H10P50/242—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/50—Physical imperfections
- H10D62/57—Physical imperfections the imperfections being on the surface of the semiconductor body, e.g. the body having a roughened surface
Landscapes
- Electrodes Of Semiconductors (AREA)
- Drying Of Semiconductors (AREA)
Abstract
【解決手段】炭化珪素から作られ第1の導電型を有する第1の層121が形成される。第1の層121上に位置し第1の導電型と異なる第2の導電型を有する第2の層122と、第2の層122上に位置し第1の導電型を有する第3の層123とが形成される。第2および第3の層122、123を形成する工程は、不純物イオン注入を行う工程と、不純物イオン注入によって注入された不純物を活性化するための熱処理を行う工程とを含む。熱処理を行う工程の後に、第3の層123および第2の層122を貫通する側壁を有し、第1の層121に至る底部を有するトレンチTRが形成される。トレンチTRの側壁を覆うゲート絶縁膜201が形成される。
【選択図】図1
Description
まずステップS31(図4)として、図8に示すように、n領域123およびコンタクト領域124上にマスク層247が形成される。マスク層247は、トレンチTR(図1)の位置に対応する位置においてn領域の一部を露出する開口部を有する。マスク層247としては、たとえばシリコン酸化膜などの絶縁膜を用いることができる。シリコン酸化膜は、プラズマCVD法などの堆積法によって形成することもできるが、熱酸化法によって形成することが好ましい。またマスク層247の開口部の形成は、エピタキシャル基板100に対するマスク層247のエッチング比が高い条件を用いたRIE(Reactive Ion Etching)を用いることが好ましい。
本実施の形態によれば、トレンチTRの側壁上においてチャネル面をなす表面SW(図1)が、ステップS22の活性化熱処理(図4)の後に形成される。よって、いったん形成されたチャネル面が活性化熱処理によって乱されることがない。これによりチャネル抵抗が抑制される。よってオン抵抗を小さくすることができる。
上述したように、トレンチTR(図1)の側壁はp型ボディ層122上において、チャネル面としての表面SWを有する。表面SWは好ましくは特殊面を有する。以下、この「特殊面」の詳細について説明する。
一般に、ポリタイプ4Hの炭化珪素単結晶を(000−1)面から見ると、図19に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
Claims (10)
- 炭化珪素半導体装置の製造方法であって、
炭化珪素から作られ第1の導電型を有する第1の層を形成する工程と、
前記第1の層上に位置し前記第1の導電型と異なる第2の導電型を有する第2の層と、前記第2の層上に位置し前記第1の導電型を有する第3の層とを形成する工程とを備え、前記第2および第3の層を形成する工程は、不純物イオン注入を行う工程と、前記不純物イオン注入によって注入された不純物を活性化するための熱処理を行う工程とを含み、前記炭化珪素半導体装置の製造方法はさらに
前記熱処理を行う工程の後に、前記第3の層および前記第2の層を貫通する側壁を有し、前記第1の層に至る底部を有するトレンチを形成する工程と、
前記トレンチの前記側壁を覆うゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上にゲート電極を形成する工程とを備える、炭化珪素半導体装置の製造方法。 - 前記不純物イオン注入を行う工程は、前記第2の導電型を前記第2の層に付与するための不純物を注入する工程と、前記第1の導電型を前記第3の層に付与するための不純物を注入する工程とを含む、請求項1に記載の炭化珪素半導体装置の製造方法。
- 前記トレンチを形成する工程は、前記第3の層上に、前記第3の層の一部を露出する開口部を有するマスク層を形成する工程と、前記マスク層を用いた、物理的作用を有する予備エッチングを行う工程と、前記予備エッチングを行う工程の後に、熱エッチングを行う工程とを含む、請求項1または2に記載の炭化珪素半導体装置の製造方法。
- 前記トレンチの底部を酸化することによって犠牲酸化膜を形成する工程と、前記犠牲酸化膜を除去する工程とをさらに備える、請求項1〜3のいずれか1項に記載の炭化珪素半導体装置の製造方法。
- 前記トレンチの前記底部への不純物イオン注入なしに前記ゲート絶縁膜および前記ゲート電極が形成される、請求項1〜4のいずれか1項に記載の炭化珪素半導体装置の製造方法。
- 第1の導電型を有する第1の層と、前記第1の層上の、前記第1の導電型と異なる第2の導電型を有する第2の層と、前記第2の層上の、前記第1の導電型を有する第3の層とを含む炭化珪素基板を備え、前記炭化珪素基板には、前記第3の層および前記第2の層を貫通する側壁を有し、前記第1の層に至る底部を有するトレンチが設けられており、前記第2の層は前記トレンチの前記側壁上において、表面粗さとして2nm以下のRMSを有する表面を有し、さらに
前記トレンチの前記側壁を覆うゲート絶縁膜と、
前記ゲート絶縁膜上のゲート電極とを備える、炭化珪素半導体装置。 - 前記第2の層は、ポリタイプ4Hの六方晶の結晶構造を有する炭化珪素から作られ、前記第2の層の前記表面は、面方位{0−33−8}を有する第1の面を含む、請求項6に記載の炭化珪素半導体装置。
- 前記表面は前記第1の面を微視的に含み、前記表面はさらに、面方位{0−11−1}を有する第2の面を微視的に含む、請求項7に記載の炭化珪素半導体装置。
- 前記第1および第2の面は、面方位{0−11−2}を有する複合面を構成している、請求項8に記載の炭化珪素半導体装置。
- 前記表面は{000−1}面に対して巨視的に62°±10°のオフ角を有する、請求項9に記載の炭化珪素半導体装置。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012142622A JP2014007310A (ja) | 2012-06-26 | 2012-06-26 | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 |
| PCT/JP2013/061600 WO2014002589A1 (ja) | 2012-06-26 | 2013-04-19 | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 |
| CN201380026644.1A CN104321876A (zh) | 2012-06-26 | 2013-04-19 | 用于制造碳化硅半导体器件的方法和碳化硅半导体器件 |
| EP13810423.7A EP2866265A4 (en) | 2012-06-26 | 2013-04-19 | METHOD FOR PRODUCING A SILICON CARBIDE SUBSTITUTE COMPONENT AND SILICON CARBIDE SEMICONDUCTOR COMPONENT |
| US13/901,310 US20130341648A1 (en) | 2012-06-26 | 2013-05-23 | Method for manufacturing silicon carbide semiconductor device and silicon carbide semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012142622A JP2014007310A (ja) | 2012-06-26 | 2012-06-26 | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2014007310A true JP2014007310A (ja) | 2014-01-16 |
Family
ID=49773665
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012142622A Pending JP2014007310A (ja) | 2012-06-26 | 2012-06-26 | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US20130341648A1 (ja) |
| EP (1) | EP2866265A4 (ja) |
| JP (1) | JP2014007310A (ja) |
| CN (1) | CN104321876A (ja) |
| WO (1) | WO2014002589A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2021082689A (ja) * | 2019-11-18 | 2021-05-27 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5954140B2 (ja) * | 2012-11-29 | 2016-07-20 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
| WO2014178094A1 (ja) * | 2013-04-30 | 2014-11-06 | パナソニックIpマネジメント株式会社 | 半導体装置及びその製造方法 |
| JP6357869B2 (ja) * | 2014-05-20 | 2018-07-18 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
Citations (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS52117559A (en) * | 1976-03-30 | 1977-10-03 | Toshiba Corp | Mask formation method |
| JP2000031163A (ja) * | 1998-07-13 | 2000-01-28 | Denso Corp | 半導体装置及びその製造方法 |
| JP2003229571A (ja) * | 1994-02-04 | 2003-08-15 | Mitsubishi Electric Corp | 半導体装置 |
| JP2005012051A (ja) * | 2003-06-20 | 2005-01-13 | Toshiba Corp | 高耐圧半導体装置及びその製造方法 |
| JP2005340685A (ja) * | 2004-05-31 | 2005-12-08 | Fuji Electric Holdings Co Ltd | 炭化珪素半導体素子 |
| JP2007165657A (ja) * | 2005-12-14 | 2007-06-28 | Fuji Electric Holdings Co Ltd | 半導体装置の製造方法および半導体装置 |
| JP2009158933A (ja) * | 2007-12-04 | 2009-07-16 | Sumitomo Electric Ind Ltd | 炭化ケイ素半導体装置およびその製造方法 |
| WO2012017796A1 (ja) * | 2010-08-03 | 2012-02-09 | 住友電気工業株式会社 | 半導体装置およびその製造方法 |
| JP2012038771A (ja) * | 2010-08-03 | 2012-02-23 | Sumitomo Electric Ind Ltd | 半導体装置およびその製造方法 |
| JP2012049491A (ja) * | 2010-07-26 | 2012-03-08 | Sumitomo Electric Ind Ltd | 半導体装置 |
| JP2012079945A (ja) * | 2010-10-01 | 2012-04-19 | Toyota Motor Corp | 半導体装置 |
| JP2012114104A (ja) * | 2009-02-24 | 2012-06-14 | Hitachi Ltd | 蓄積型絶縁ゲート型電界効果型トランジスタ |
| JPWO2012026089A1 (ja) * | 2010-08-27 | 2013-10-28 | 国立大学法人 奈良先端科学技術大学院大学 | SiC半導体素子 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6849471B2 (en) * | 2003-03-28 | 2005-02-01 | Reflectivity, Inc. | Barrier layers for microelectromechanical systems |
| JP4832629B2 (ja) * | 2000-10-04 | 2011-12-07 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP2006351744A (ja) * | 2005-06-15 | 2006-12-28 | Fuji Electric Holdings Co Ltd | 炭化珪素半導体装置の製造方法 |
| JP5509520B2 (ja) * | 2006-12-21 | 2014-06-04 | 富士電機株式会社 | 炭化珪素半導体装置の製造方法 |
| JP4450241B2 (ja) * | 2007-03-20 | 2010-04-14 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
| JP5141227B2 (ja) * | 2007-12-12 | 2013-02-13 | 住友電気工業株式会社 | 半導体装置の製造方法 |
| JP4877286B2 (ja) * | 2008-07-08 | 2012-02-15 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
| US8188484B2 (en) * | 2008-12-25 | 2012-05-29 | Rohm Co., Ltd. | Semiconductor device |
| JP5741583B2 (ja) * | 2010-08-03 | 2015-07-01 | 住友電気工業株式会社 | 半導体装置およびその製造方法 |
-
2012
- 2012-06-26 JP JP2012142622A patent/JP2014007310A/ja active Pending
-
2013
- 2013-04-19 CN CN201380026644.1A patent/CN104321876A/zh active Pending
- 2013-04-19 WO PCT/JP2013/061600 patent/WO2014002589A1/ja not_active Ceased
- 2013-04-19 EP EP13810423.7A patent/EP2866265A4/en not_active Withdrawn
- 2013-05-23 US US13/901,310 patent/US20130341648A1/en not_active Abandoned
Patent Citations (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS52117559A (en) * | 1976-03-30 | 1977-10-03 | Toshiba Corp | Mask formation method |
| JP2003229571A (ja) * | 1994-02-04 | 2003-08-15 | Mitsubishi Electric Corp | 半導体装置 |
| JP2000031163A (ja) * | 1998-07-13 | 2000-01-28 | Denso Corp | 半導体装置及びその製造方法 |
| JP2005012051A (ja) * | 2003-06-20 | 2005-01-13 | Toshiba Corp | 高耐圧半導体装置及びその製造方法 |
| JP2005340685A (ja) * | 2004-05-31 | 2005-12-08 | Fuji Electric Holdings Co Ltd | 炭化珪素半導体素子 |
| JP2007165657A (ja) * | 2005-12-14 | 2007-06-28 | Fuji Electric Holdings Co Ltd | 半導体装置の製造方法および半導体装置 |
| JP2009158933A (ja) * | 2007-12-04 | 2009-07-16 | Sumitomo Electric Ind Ltd | 炭化ケイ素半導体装置およびその製造方法 |
| JP2012114104A (ja) * | 2009-02-24 | 2012-06-14 | Hitachi Ltd | 蓄積型絶縁ゲート型電界効果型トランジスタ |
| JP2012049491A (ja) * | 2010-07-26 | 2012-03-08 | Sumitomo Electric Ind Ltd | 半導体装置 |
| WO2012017796A1 (ja) * | 2010-08-03 | 2012-02-09 | 住友電気工業株式会社 | 半導体装置およびその製造方法 |
| JP2012038771A (ja) * | 2010-08-03 | 2012-02-23 | Sumitomo Electric Ind Ltd | 半導体装置およびその製造方法 |
| JPWO2012026089A1 (ja) * | 2010-08-27 | 2013-10-28 | 国立大学法人 奈良先端科学技術大学院大学 | SiC半導体素子 |
| JP2012079945A (ja) * | 2010-10-01 | 2012-04-19 | Toyota Motor Corp | 半導体装置 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2021082689A (ja) * | 2019-11-18 | 2021-05-27 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
| JP2024091772A (ja) * | 2019-11-18 | 2024-07-05 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
| JP7643618B2 (ja) | 2019-11-18 | 2025-03-11 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP2866265A1 (en) | 2015-04-29 |
| US20130341648A1 (en) | 2013-12-26 |
| EP2866265A4 (en) | 2016-01-13 |
| WO2014002589A1 (ja) | 2014-01-03 |
| CN104321876A (zh) | 2015-01-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2014175518A (ja) | 炭化珪素半導体装置 | |
| JP6171678B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| US10192967B2 (en) | Silicon carbide semiconductor with trench gate | |
| WO2014199748A1 (ja) | 炭化珪素半導体装置 | |
| US9543412B2 (en) | Method for manufacturing silicon carbide semiconductor device | |
| JP6098474B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP6056292B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| JP6135383B2 (ja) | 炭化珪素半導体装置 | |
| JP2014056882A (ja) | 炭化珪素半導体装置およびその製造方法 | |
| WO2014002589A1 (ja) | 炭化珪素半導体装置の製造方法および炭化珪素半導体装置 | |
| JP6146146B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| US8878192B2 (en) | Silicon carbide semiconductor device | |
| JP2015220408A (ja) | 炭化珪素半導体装置およびその製造方法 | |
| WO2014027520A1 (ja) | 炭化珪素半導体装置 | |
| US9679986B2 (en) | Silicon carbide semiconductor device | |
| US9793365B2 (en) | Method for manufacturing silicon carbide semiconductor device having trench | |
| US20130306987A1 (en) | Silicon carbide semiconductor device and method for manufacturing same |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150324 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150602 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150724 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151117 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20160405 |