JP2014072413A - 半導体集積回路装置 - Google Patents
半導体集積回路装置 Download PDFInfo
- Publication number
- JP2014072413A JP2014072413A JP2012217986A JP2012217986A JP2014072413A JP 2014072413 A JP2014072413 A JP 2014072413A JP 2012217986 A JP2012217986 A JP 2012217986A JP 2012217986 A JP2012217986 A JP 2012217986A JP 2014072413 A JP2014072413 A JP 2014072413A
- Authority
- JP
- Japan
- Prior art keywords
- trench
- semiconductor substrate
- insulating film
- semiconductor
- integrated circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 66
- 239000000758 substrate Substances 0.000 claims description 31
- 239000004020 conductor Substances 0.000 claims description 15
- 239000012535 impurity Substances 0.000 claims description 14
- 238000000034 method Methods 0.000 abstract description 8
- 230000000295 complement effect Effects 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 33
- 239000002344 surface layer Substances 0.000 description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 11
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- 230000002093 peripheral effect Effects 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 238000002955 isolation Methods 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 235000012239 silicon dioxide Nutrition 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- 238000005468 ion implantation Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000009291 secondary effect Effects 0.000 description 1
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
【解決手段】複数の縦型MOSトランジスタにより構成されるセル部1、および複数の相補型の横型MOSトランジスタによって構成されるセル部2からなる半導体集積回路装置において、縦型MOSトランジスタのトレンチゲートと同じ構造の縦型ダミートランジスタを、セル部1およびセル部2を囲むように形成されたガードリング領域3に形成する。
【選択図】図1
Description
前記半導体基板表面に形成された第3の絶縁膜と、前記第3の絶縁膜の上方に形成された第3の導電体と、から成るプレーナゲートを備えるトランジスタを複数有する第2の半導体装置と、
前記半導体基板表面に形成された第2のトレンチと、前記第2のトレンチの内壁面に設けられた第2の絶縁膜と、前記第2の絶縁膜を介して前記第2のトレンチ内に充填され、上部が前記半導体基板表面と同一の高さである第2の導電体と、から成る前記トレンチゲートと同構造を有する縦型ダミートランジスタと、
前記第1の半導体装置、及び前記第2の半導体装置を囲んで設けられており、高濃度不純物領域である電位固定層を前記半導体基板表面に有するガードリング領域と、
を有する半導体集積回路装置であって、
前記縦型ダミートランジスタは、前記第1の半導体装置、及び前記第2の半導体装置を囲んで環状に形成されており、
前記縦型ダミートランジスタは、前記ガードリング領域内に形成され、かつ前記第2の導電体が前記電位固定層と電気的に接続されていることを特徴とする半導体集積回路装置とした。
図1は本発明に係る半導体集積回路装置の概略上面図であり、半導体素子が形成されたセル部1および2と、セル部1および2以外の領域に形成された素子分離層4と、ガードリング領域3とを備えており、各セル部1、2を囲むように、素子分離層4を介して各セル部1,2の外周にガードリング領域3が設けられている。
2 半導体集積回路装置の制御部(セル部)
3 半導体集積回路装置のガードリング領域
4 素子分離層
5 縦型ダミートランジスタ
6 P型半導体基板
7 N+型ドレイン領域
8 N−型ドリフト層
9 P型ボディ層
10a、10b トレンチ
11a、11b、11c、11d 絶縁膜
12a、12c、12d ゲート電極
12b 導電体
13 N+型不純物領域
14 電位固定層(P+型不純物領域)
15 P型ウェル層
16 N型ウェル層
Claims (3)
- 半導体基板と、
前記半導体基板の表面に形成された、第1のトレンチ内のゲート電極が前記半導体基板の表面と同じ高さである、同一の寸法を有する、複数のトレンチゲート型MOSトランジスタを有する第1のセル部と、
前記半導体基板の表面に形成された複数のプレーナ型MOSトランジスタを有する第2のセル部と、
前記第1および第2のセル部の周囲を囲んでそれぞれ設けられた第1および第2のガードリング領域と、
前記第1および第2のガードリング領域のなかにそれぞれ切れ目なく設けられた、第2のトレンチ、前記第2のトレンチの内壁を覆う絶縁膜および前記絶縁膜で覆われた前記トレンチ内部を充填する導電体を有する縦型ダミートランジスタと、
を備えた半導体集積回路装置。 - 半導体基板表面に形成された第1のトレンチと、前記第1のトレンチの内壁面に設けられた第1の絶縁膜と、前記第1の絶縁膜を介して前記第1のトレンチ内に充填され、上部が前記半導体基板表面と同一の高さである第1の導電体と、から成るトレンチゲートを備えるトランジスタを複数有する第1の半導体装置と、
前記半導体基板表面に形成された第3の絶縁膜と、前記第3の絶縁膜の上方に形成された第3の導電体と、から成るプレーナゲートを備えるトランジスタを複数有する第2の半導体装置と、
前記半導体基板表面に形成された第2のトレンチと、前記第2のトレンチの内壁面に設けられた第2の絶縁膜と、前記第2の絶縁膜を介して前記第2のトレンチ内に充填され、上部が前記半導体基板表面と同一の高さである第2の導電体と、から成る前記トレンチゲートと同構造を有する縦型ダミートランジスタと、
前記第1の半導体装置、及び前記第2の半導体装置を囲んで設けられており、高濃度不純物領域である電位固定層を前記半導体基板表面に有するガードリング領域と、
を有する半導体集積回路装置であって、
前記縦型ダミートランジスタは、前記第1の半導体装置、及び前記第2の半導体装置を囲んで環状に形成されており、
前記縦型ダミートランジスタは、前記ガードリング領域内に形成され、かつ前記第2の導電体が前記電位固定層と電気的に接続されていることを特徴とする半導体集積回路装置。 - 前記縦型ダミートランジスタが、格子状に複数形成されていることを特徴とする請求項2に記載の半導体集積回路装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012217986A JP6077252B2 (ja) | 2012-09-28 | 2012-09-28 | 半導体集積回路装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012217986A JP6077252B2 (ja) | 2012-09-28 | 2012-09-28 | 半導体集積回路装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014072413A true JP2014072413A (ja) | 2014-04-21 |
| JP6077252B2 JP6077252B2 (ja) | 2017-02-08 |
Family
ID=50747344
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012217986A Expired - Fee Related JP6077252B2 (ja) | 2012-09-28 | 2012-09-28 | 半導体集積回路装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP6077252B2 (ja) |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2002097888A1 (en) * | 2001-05-25 | 2002-12-05 | Mitsubishi Denki Kabushiki Kaisha | Power semiconductor device |
| JP2006005248A (ja) * | 2004-06-18 | 2006-01-05 | Toshiba Corp | 絶縁ゲート型半導体装置 |
| JP2007134625A (ja) * | 2005-11-14 | 2007-05-31 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| JP2009076848A (ja) * | 2007-08-27 | 2009-04-09 | Denso Corp | 半導体装置及びその製造方法 |
| JP2009170480A (ja) * | 2008-01-11 | 2009-07-30 | Toyota Motor Corp | 半導体装置 |
| JP2009289791A (ja) * | 2008-05-27 | 2009-12-10 | Nec Electronics Corp | 半導体装置 |
| WO2010109596A1 (ja) * | 2009-03-24 | 2010-09-30 | トヨタ自動車株式会社 | 半導体装置 |
| JP2012033951A (ja) * | 2011-10-07 | 2012-02-16 | Renesas Electronics Corp | 半導体装置 |
-
2012
- 2012-09-28 JP JP2012217986A patent/JP6077252B2/ja not_active Expired - Fee Related
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2002097888A1 (en) * | 2001-05-25 | 2002-12-05 | Mitsubishi Denki Kabushiki Kaisha | Power semiconductor device |
| JP2006005248A (ja) * | 2004-06-18 | 2006-01-05 | Toshiba Corp | 絶縁ゲート型半導体装置 |
| JP2007134625A (ja) * | 2005-11-14 | 2007-05-31 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| JP2009076848A (ja) * | 2007-08-27 | 2009-04-09 | Denso Corp | 半導体装置及びその製造方法 |
| JP2009170480A (ja) * | 2008-01-11 | 2009-07-30 | Toyota Motor Corp | 半導体装置 |
| JP2009289791A (ja) * | 2008-05-27 | 2009-12-10 | Nec Electronics Corp | 半導体装置 |
| WO2010109596A1 (ja) * | 2009-03-24 | 2010-09-30 | トヨタ自動車株式会社 | 半導体装置 |
| JP2012033951A (ja) * | 2011-10-07 | 2012-02-16 | Renesas Electronics Corp | 半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6077252B2 (ja) | 2017-02-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5089284B2 (ja) | 省スペース型のエッジ構造を有する半導体素子 | |
| US8952430B2 (en) | Semiconductor device and method for manufacturing semiconductor device | |
| TWI487110B (zh) | 半導體裝置及其製造方法 | |
| TWI587503B (zh) | 半導體裝置及其製造方法 | |
| TWI455287B (zh) | 功率半導體元件之終端結構及其製作方法 | |
| CN102074561B (zh) | 一种沟槽金属氧化物半导体场效应管及其制造方法 | |
| US9263570B2 (en) | Semiconductor device including a high breakdown voltage DMOS and method of manufacturing the same | |
| CN103972288A (zh) | 超结沟槽式金属氧化物半导体场效应晶体管及其制备方法 | |
| US20190280119A1 (en) | Super junction power transistor and preparation method thereof | |
| KR101832334B1 (ko) | 반도체소자 및 그 제조방법 | |
| US12328899B2 (en) | Semiconductor device and method for manufacturing semiconductor device | |
| JP2009088199A (ja) | 半導体装置 | |
| US8513733B2 (en) | Edge termination region of a semiconductor device | |
| JP2009076762A (ja) | 半導体装置およびその製造方法 | |
| US9786766B2 (en) | Methods of fabricating transistors with a protection layer to improve the insulation between a gate electrode and a junction region | |
| JP2009088186A (ja) | トレンチゲート型トランジスタ及びその製造方法 | |
| TWI529943B (zh) | 溝槽式功率金氧半場效電晶體與其製造方法 | |
| CN103928513B (zh) | 一种沟槽dmos器件及其制作方法 | |
| JP5385567B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP6077252B2 (ja) | 半導体集積回路装置 | |
| JP2006120807A (ja) | 半導体装置およびその製造方法 | |
| CN101431100B (zh) | 垂直晶体管及其形成方法 | |
| US11569345B2 (en) | Gas dopant doped deep trench super junction high voltage MOSFET | |
| TWM480763U (zh) | 溝槽式功率金氧半場效電晶體 | |
| CN103065971A (zh) | 半导体器件的形成方法和保持硼磷硅玻璃形貌的方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150708 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20160112 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160721 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160726 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160923 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161220 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170112 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6077252 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |