JP2014042014A - 側壁導体を有する積層マイクロ電子パッケージおよびその製造方法 - Google Patents
側壁導体を有する積層マイクロ電子パッケージおよびその製造方法 Download PDFInfo
- Publication number
- JP2014042014A JP2014042014A JP2013155610A JP2013155610A JP2014042014A JP 2014042014 A JP2014042014 A JP 2014042014A JP 2013155610 A JP2013155610 A JP 2013155610A JP 2013155610 A JP2013155610 A JP 2013155610A JP 2014042014 A JP2014042014 A JP 2014042014A
- Authority
- JP
- Japan
- Prior art keywords
- package
- microelectronic
- panel
- conductors
- manufacturing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H10W70/09—
-
- H10W72/0198—
-
- H10W72/884—
-
- H10W74/00—
-
- H10W74/142—
-
- H10W90/00—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
-
- H10W90/756—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Dicing (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
Abstract
【解決手段】複数のマイクロ電子デバイスパネル(24)がパネルスタック内に配置される。各マイクロ電子デバイスパネルは、複数のマイクロ電子デバイス(28)と、それから延在する複数のパッケージ縁部導体(32)とを含む。複数のパッケージ縁部導体を露出させる溝(54)がパネルスタック内に形成され、溝を通じて露出されるパッケージ縁部導体のうちの異なるものを相互接続する複数の側壁導体(72)が形成される。その後パネルスタックは、各々が積層マイクロ電子パッケージ内に含まれる複数の側壁導体のうちの少なくとも1つによって電気的に相互接続される少なくとも2つのマイクロ電子デバイスを含む、複数の積層マイクロ電子パッケージに分離される。
【選択図】図1
Description
簡潔かつ明瞭な説明のために、図面は一般的な構築様式を示し、既知の特徴および技法の説明および詳細は、後続の詳細な説明に記載の本発明の例示的で非限定的な実施形態を不必要に曖昧にすることを回避するために省略される場合がある。さらに、添付の図面に見られる特徴または要素は、別途記載されない限り、原寸に比例して描かれてはいないことを理解されたい。たとえば、本発明の実施形態の理解の向上のために、図面内のいくつかの要素または領域の寸法は他の要素または領域に対して誇張されている場合がある。
Claims (20)
- 積層マイクロ電子パッケージの製造方法であって、
複数のマイクロ電子デバイスパネルをパネルスタック内に配置することであって、各マイクロ電子デバイスパネルは、複数のマイクロ電子デバイスと、該複数のマイクロ電子デバイスから延在する複数のパッケージ縁部導体とを含む、前記配置すること、
前記パネルスタックに、前記複数のパッケージ縁部導体を露出させる溝を設けること、
前記溝を通じて露出される前記パッケージ縁部導体と異なるパッケージ縁部導体を相互接続する複数の側壁導体を形成すること、
前記パネルスタックを、複数の積層マイクロ電子パッケージに個片化することであって、前記複数の積層マイクロ電子パッケージの各々が、前記積層マイクロ電子パッケージ内に含まれる前記複数の側壁導体のうちの少なくとも1つによって電気的に相互接続される少なくとも2つのマイクロ電子デバイスを備える、前記個片化することを備える、製造方法。 - 前記形成することは、
導電性物質を前記複数のパッケージ縁部導体に接する前記溝内に堆積すること、
前記導電性物質の選択される部分を除去して、前記複数の側壁導体を部分的に画定することを含む、請求項1に記載の製造方法。 - 前記堆積することは、導電性ペーストを前記溝内に注入することを含む、請求項2に記載の製造方法。
- 前記注入することは、前記溝に少なくとも部分的に金属含有エポキシ樹脂を充填することを含む、請求項3に記載の製造方法。
- 前記除去することは、前記導電性ペーストが前記溝内に注入された後に、前記導電性ペースト内に離間された開口の列を穿孔することを含む、請求項3に記載の製造方法。
- 前記穿孔することは、レーザ切断プロセスを利用して前記導電性ペーストの垂直柱を除去することを含む、請求項5に記載の製造方法。
- 前記配置することは、少なくとも2つの隣接するマイクロ電子デバイスパネルを互いに接合して前記パネルスタックを生成することを含む、請求項1に記載の製造方法。
- 前記複数のマイクロ電子デバイスパネルは、
マイクロ電子デバイスを、前記マイクロ電子デバイスが露出されるデバイス表面を有する封入物質内に埋め込むこと、
前記デバイス表面上に前記マイクロ電子デバイスに電気的に結合される前記パッケージ縁部導体を形成することを含むプロセスを使用して生成される、請求項1に記載の製造方法。 - 前記マイクロ電子デバイスパネルは、ダイシングストリートであって、前記複数のパッケージ縁部導体が前記ダイシングストリートまで延在する、前記ダイシングストリートを備え、
前記配置することは、前記デバイスパネルの前記ダイシングストリートが、前記パネルスタックの中心線に沿って得られるように少なくとも部分的に重なり合うように、前記デバイスパネルをパネルスタック内に配置することを含む、請求項1に記載の製造方法。 - 前記マイクロ電子デバイスパネルは、ダイシングストリートであって、前記複数のパッケージ縁部導体が前記ダイシングストリートまで延在する、前記ダイシングストリートを備え、
前記形成することは、前記ダイシングストリートに沿って、かつ前記複数のパッケージ縁部導体を横断して、溝を前記パネルスタックに設けることを含む、請求項1に記載の製造方法。 - 前記設けることは、第1の所定の幅を有する溝を前記パネルスタックに設けることを含み、
前記分離することは、前記第1の所定の幅よりも小さい刃厚を有するソーを利用して、前記パネルスタックを複数の積層マイクロ電子パッケージに個片化することを含む、請求項10に記載の製造方法。 - 前記設けることは、前記複数のパッケージ縁部導体の各々の一部分が除去されるように、前記パネルスタックの溝を設けることを含む、請求項1に記載の製造方法。
- 前記側壁導体間に絶縁体物質を堆積することをさらに含む、請求項1に記載の製造方法。
- 積層マイクロ電子パッケージの製造方法であって、
少なくとも第1のマイクロ電子デバイスパネルおよび第2のマイクロ電子デバイスパネルを積層してパネルスタックを生成することであって、前記第1のマイクロ電子デバイスパネルは、
パネル本体と、
前記パネル本体内に埋め込まれた複数のマイクロ電子デバイスと、
前記複数のマイクロ電子デバイスを境界するダイシングストリートと、
前記マイクロ電子デバイスから前記ダイシングストリートまで延在する複数のパッケージ縁部導体とを備える、前記生成すること、
溝を、前記複数のパッケージ縁部導体を露出させる前記ダイシングストリートに沿って前記パネルスタックに設けること、
前記溝に、前記溝の側壁を通じて露出される前記パッケージ縁部導体に接する導電性物質を充填すること、
前記溝を充填する前記導電性物質に開口を形成して、前記複数のパッケージ縁部導体に電気的に結合される複数の側壁導体を少なくとも部分的に画定すること、
前記パネルスタックを前記複数の積層マイクロ電子パッケージに個片化することを備える、製造方法。 - 前記パネルスタックが個片化される前または後に前記複数の積層マイクロ電子パッケージ内に含まれる第1の積層マイクロ電子パッケージ上にコンタクト構成を生成することをさらに含み、
前記複数の側壁導体のうちの少なくとも1つは、前記第1の積層マイクロ電子パッケージ内に含まれる少なくとも1つのマイクロ電子デバイスを前記コンタクト構成内に含まれるコンタクトに電気的に結合する、請求項14に記載の製造方法。 - 前記個片化することは、前記パネルスタックを前記複数の積層マイクロ電子パッケージに個片化して、前記複数の側壁導体を完全に画定することを含む、請求項14に記載の製造方法。
- 前記充填することは、前記溝内に導電性ペーストを注入して、複数の充填された溝を生成することを含み、
前記開口を形成することは、前記充填された溝に複数の開口を穿孔することを含み、
前記複数の開口の各々は、充填された溝にわたって、かつ充填された溝を通じて延在する、請求項14に記載の製造方法。 - 前記設けることは、前記第2のマイクロ電子デバイスパネルを通じて延在するが、前記第1のマイクロ電子デバイスパネルを通じては延在しないように、溝を前記パネルスタック内に設けることを含む、請求項14に記載の製造方法。
- 積層マイクロ電子パッケージであって、
複数の重なり合うパッケージ層であって、各パッケージ層は、
パッケージ層本体、
前記パッケージ層本体内に埋め込まれるマイクロ電子デバイス、
前記電子デバイスから前記パッケージ層本体の側壁まで延在する複数のパッケージ縁部導体であって、該複数のパッケージ縁部導体は前記パッケージ層本体の前記側壁を通じて露出される、前記複数のパッケージ縁部導体を備える、前記複数の重なり合うパッケージ層と、
前記パッケージ層本体の少なくとも1つの側壁上に堆積される導電性ペーストから成り、導電性ペーストを通じて露出される前記複数のパッケージ縁部導体と抵抗接触する複数の側壁導体とを備える、積層マイクロ電子パッケージ。 - 前記複数の重なり合うパッケージ層のうちの1つの前記パッケージ層本体は、周縁突出部をさらに備え、
前記複数の側壁導体は、前記積層マイクロ電子パッケージの縁部から前記周縁突出部まで延在する、請求項19に記載の積層マイクロ電子パッケージ。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/591,924 | 2012-08-22 | ||
| US13/591,924 US9190390B2 (en) | 2012-08-22 | 2012-08-22 | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014042014A true JP2014042014A (ja) | 2014-03-06 |
| JP6249548B2 JP6249548B2 (ja) | 2017-12-20 |
Family
ID=49303697
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013155610A Active JP6249548B2 (ja) | 2012-08-22 | 2013-07-26 | 側壁導体を有する積層マイクロ電子パッケージおよびその製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US9190390B2 (ja) |
| EP (1) | EP2701191A2 (ja) |
| JP (1) | JP6249548B2 (ja) |
Families Citing this family (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9190390B2 (en) | 2012-08-22 | 2015-11-17 | Freescale Semiconductor Inc. | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof |
| US9064977B2 (en) | 2012-08-22 | 2015-06-23 | Freescale Semiconductor Inc. | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof |
| US9093457B2 (en) | 2012-08-22 | 2015-07-28 | Freescale Semiconductor Inc. | Stacked microelectronic packages having patterned sidewall conductors and methods for the fabrication thereof |
| US9111946B2 (en) * | 2012-12-20 | 2015-08-18 | Invensas Corporation | Method of thinning a wafer to provide a raised peripheral edge |
| US9299670B2 (en) | 2013-03-14 | 2016-03-29 | Freescale Semiconductor, Inc. | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof |
| KR20140123129A (ko) * | 2013-04-10 | 2014-10-22 | 삼성전자주식회사 | 반도체 패키지 |
| US9524950B2 (en) | 2013-05-31 | 2016-12-20 | Freescale Semiconductor, Inc. | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof |
| US9036363B2 (en) * | 2013-09-30 | 2015-05-19 | Freescale Semiconductor, Inc. | Devices and stacked microelectronic packages with parallel conductors and intra-conductor isolator structures and methods of their fabrication |
| US9025340B2 (en) * | 2013-09-30 | 2015-05-05 | Freescale Semiconductor, Inc. | Devices and stacked microelectronic packages with in-trench package surface conductors and methods of their fabrication |
| US9263420B2 (en) | 2013-12-05 | 2016-02-16 | Freescale Semiconductor, Inc. | Devices and stacked microelectronic packages with package surface conductors and methods of their fabrication |
| US9305911B2 (en) | 2013-12-05 | 2016-04-05 | Freescale Semiconductor, Inc. | Devices and stacked microelectronic packages with package surface conductors and adjacent trenches and methods of their fabrication |
| US9589933B2 (en) * | 2014-06-23 | 2017-03-07 | Micron Technology, Inc. | Methods of processing wafer-level assemblies to reduce warpage, and related assemblies |
| US9595485B2 (en) * | 2014-06-26 | 2017-03-14 | Nxp Usa, Inc. | Microelectronic packages having embedded sidewall substrates and methods for the producing thereof |
| US9379097B2 (en) * | 2014-07-28 | 2016-06-28 | Apple Inc. | Fan-out PoP stacking process |
| US10388607B2 (en) * | 2014-12-17 | 2019-08-20 | Nxp Usa, Inc. | Microelectronic devices with multi-layer package surface conductors and methods of their fabrication |
| US10163871B2 (en) | 2015-10-02 | 2018-12-25 | Qualcomm Incorporated | Integrated device comprising embedded package on package (PoP) device |
| US10199354B2 (en) * | 2016-12-20 | 2019-02-05 | Intel Corporation | Die sidewall interconnects for 3D chip assemblies |
| US10727203B1 (en) * | 2018-05-08 | 2020-07-28 | Rockwell Collins, Inc. | Die-in-die-cavity packaging |
| US20200111765A1 (en) * | 2018-10-09 | 2020-04-09 | Medtronic, Inc. | Electronic assembly and method of forming same |
| US10923456B2 (en) * | 2018-12-20 | 2021-02-16 | Cerebras Systems Inc. | Systems and methods for hierarchical exposure of an integrated circuit having multiple interconnected die |
| US11121105B2 (en) * | 2019-07-06 | 2021-09-14 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor devices and methods of manufacturing semiconductor devices |
| CN110767614B (zh) * | 2019-10-10 | 2025-05-02 | 华为技术有限公司 | 封装结构和电子装置 |
| CN116759319B (zh) * | 2023-06-15 | 2024-06-14 | 深圳瑞纳电子技术发展有限公司 | 一种三维系统芯片的制造方法 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08139220A (ja) * | 1994-11-04 | 1996-05-31 | Ibiden Co Ltd | リードレスチップキャリア及びその製造方法 |
| JP2000243900A (ja) * | 1999-02-23 | 2000-09-08 | Rohm Co Ltd | 半導体チップおよびそれを用いた半導体装置、ならびに半導体チップの製造方法 |
| US20090039528A1 (en) * | 2007-08-09 | 2009-02-12 | Tessera, Inc. | Wafer level stacked packages with individual chip selection |
| US20090134527A1 (en) * | 2007-11-26 | 2009-05-28 | Shu-Ming Chang | Structure of three-dimensional stacked dice with vertical electrical self-interconnections and method for manufacturing the same |
| US20090160065A1 (en) * | 2006-10-10 | 2009-06-25 | Tessera, Inc. | Reconstituted Wafer Level Stacking |
| JP2009260062A (ja) * | 2008-04-17 | 2009-11-05 | Spansion Llc | 積層型半導体装置、及びその製造方法 |
| US20100317153A1 (en) * | 2009-06-12 | 2010-12-16 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming Conductive Vias with Trench in Saw Street |
| JP2012099740A (ja) * | 2010-11-04 | 2012-05-24 | Panasonic Corp | スタックチップ半導体装置の製造方法、スタックチップ半導体装置の実装方法、及びスタックチップ半導体装置 |
Family Cites Families (49)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4866501A (en) * | 1985-12-16 | 1989-09-12 | American Telephone And Telegraph Company At&T Bell Laboratories | Wafer scale integration |
| US5019946A (en) | 1988-09-27 | 1991-05-28 | General Electric Company | High density interconnect with high volumetric efficiency |
| US5847448A (en) | 1990-12-11 | 1998-12-08 | Thomson-Csf | Method and device for interconnecting integrated circuits in three dimensions |
| US5279991A (en) | 1992-05-15 | 1994-01-18 | Irvine Sensors Corporation | Method for fabricating stacks of IC chips by segmenting a larger stack |
| JP3354937B2 (ja) | 1993-04-23 | 2002-12-09 | イルビン センサーズ コーポレーション | それぞれが積層体表面に固定されたicチップと相互作用するicチップの積層体を含んだ電子モジュール |
| US5465186A (en) | 1994-01-26 | 1995-11-07 | International Business Machines Corporation | Shorted magnetoresistive head leads for electrical overstress and electrostatic discharge protection during manufacture of a magnetic storage system |
| US5675180A (en) | 1994-06-23 | 1997-10-07 | Cubic Memory, Inc. | Vertical interconnect process for silicon segments |
| GB2337485B (en) | 1998-05-20 | 2000-06-14 | Linx Printing Tech | Ink jet printer and deflector plate therefor |
| US5977640A (en) | 1998-06-26 | 1999-11-02 | International Business Machines Corporation | Highly integrated chip-on-chip packaging |
| US6384473B1 (en) | 2000-05-16 | 2002-05-07 | Sandia Corporation | Microelectronic device package with an integral window |
| US20020121702A1 (en) | 2001-03-01 | 2002-09-05 | Siemens Dematic Electronics Assembly Systems, Inc. | Method and structure of in-situ wafer scale polymer stud grid array contact formation |
| US6560109B2 (en) | 2001-09-07 | 2003-05-06 | Irvine Sensors Corporation | Stack of multilayer modules with heat-focusing metal layer |
| US6607941B2 (en) | 2002-01-11 | 2003-08-19 | National Semiconductor Corporation | Process and structure improvements to shellcase style packaging technology |
| US6683259B2 (en) | 2002-01-23 | 2004-01-27 | Siemens Vdo Automotive Corporation | Printed circuit board incorporating enhanced conductive ink |
| DE10219388A1 (de) | 2002-04-30 | 2003-11-20 | Siemens Ag | Verfahren zur Erzeugung einer Grabenstruktur in einem Polymer-Substrat |
| SG107595A1 (en) | 2002-06-18 | 2004-12-29 | Micron Technology Inc | Semiconductor devices and semiconductor device components with peripherally located, castellated contacts, assembles and packages including such semiconductor devices or packages and associated methods |
| US6855572B2 (en) | 2002-08-28 | 2005-02-15 | Micron Technology, Inc. | Castellation wafer level packaging of integrated circuit chips |
| US7091124B2 (en) | 2003-11-13 | 2006-08-15 | Micron Technology, Inc. | Methods for forming vias in microelectronic devices, and methods for packaging microelectronic devices |
| US7419852B2 (en) * | 2004-08-27 | 2008-09-02 | Micron Technology, Inc. | Low temperature methods of forming back side redistribution layers in association with through wafer interconnects, semiconductor devices including same, and assemblies |
| US7560215B2 (en) | 2004-10-04 | 2009-07-14 | Hewlett-Packard Development Company, L.P. | Printed circuit board printing system and method using liquid electrophotographic printing |
| US7972650B1 (en) | 2005-07-13 | 2011-07-05 | Nscrypt, Inc. | Method for manufacturing 3D circuits from bare die or packaged IC chips by microdispensed interconnections |
| US7732907B2 (en) | 2006-05-30 | 2010-06-08 | Stats Chippac Ltd. | Integrated circuit package system with edge connection system |
| FR2905198B1 (fr) | 2006-08-22 | 2008-10-17 | 3D Plus Sa Sa | Procede de fabrication collective de modules electroniques 3d |
| US7394152B2 (en) | 2006-11-13 | 2008-07-01 | China Wafer Level Csp Ltd. | Wafer level chip size packaged chip device with an N-shape junction inside and method of fabricating the same |
| US7585750B2 (en) * | 2007-05-04 | 2009-09-08 | Stats Chippac, Ltd. | Semiconductor package having through-hole via on saw streets formed with partial saw |
| US7829998B2 (en) | 2007-05-04 | 2010-11-09 | Stats Chippac, Ltd. | Semiconductor wafer having through-hole vias on saw streets with backside redistribution layer |
| US7723159B2 (en) | 2007-05-04 | 2010-05-25 | Stats Chippac, Ltd. | Package-on-package using through-hole via die on saw streets |
| US8723332B2 (en) | 2007-06-11 | 2014-05-13 | Invensas Corporation | Electrically interconnected stacked die assemblies |
| US8237271B2 (en) | 2007-06-19 | 2012-08-07 | International Business Machines Corporation | Direct edge connection for multi-chip integrated circuits |
| JP2009071095A (ja) | 2007-09-14 | 2009-04-02 | Spansion Llc | 半導体装置の製造方法 |
| KR100910229B1 (ko) | 2007-11-13 | 2009-07-31 | 주식회사 하이닉스반도체 | 적층 반도체 패키지 |
| US7843046B2 (en) | 2008-02-19 | 2010-11-30 | Vertical Circuits, Inc. | Flat leadless packages and stacked leadless package assemblies |
| US9153517B2 (en) | 2008-05-20 | 2015-10-06 | Invensas Corporation | Electrical connector between die pad and z-interconnect for stacked die assemblies |
| US7741156B2 (en) * | 2008-05-27 | 2010-06-22 | Stats Chippac, Ltd. | Semiconductor device and method of forming through vias with reflowed conductive material |
| KR100997787B1 (ko) | 2008-06-30 | 2010-12-02 | 주식회사 하이닉스반도체 | 적층 반도체 패키지 및 이의 제조 방법 |
| DE102008030725B4 (de) | 2008-07-01 | 2013-10-17 | Deutsche Cell Gmbh | Verfahren zur Herstellung einer Kontakt-Struktur mittels einer Galvanikmaske |
| KR20100042021A (ko) | 2008-10-15 | 2010-04-23 | 삼성전자주식회사 | 반도체 칩, 스택 모듈, 메모리 카드 및 반도체 칩의 제조 방법 |
| KR20100048610A (ko) | 2008-10-31 | 2010-05-11 | 삼성전자주식회사 | 반도체 패키지 및 그 형성 방법 |
| JP5631328B2 (ja) | 2008-12-09 | 2014-11-26 | インヴェンサス・コーポレーション | 電気伝導材料のエアゾール・アプリケーションによって形成される半導体ダイ相互接続 |
| US20100270668A1 (en) | 2009-04-28 | 2010-10-28 | Wafer-Level Packaging Portfolio Llc | Dual Interconnection in Stacked Memory and Controller Module |
| JP5215244B2 (ja) | 2009-06-18 | 2013-06-19 | 新光電気工業株式会社 | 半導体装置 |
| US8796561B1 (en) | 2009-10-05 | 2014-08-05 | Amkor Technology, Inc. | Fan out build up substrate stackable package and method |
| US8012802B2 (en) | 2010-02-04 | 2011-09-06 | Headway Technologies, Inc. | Method of manufacturing layered chip package |
| US8183130B2 (en) | 2010-06-15 | 2012-05-22 | Stats Chippac, Ltd. | Semiconductor device and method of forming shielding layer around back surface and sides of semiconductor wafer containing IPD structure |
| US8847376B2 (en) | 2010-07-23 | 2014-09-30 | Tessera, Inc. | Microelectronic elements with post-assembly planarization |
| US20120193785A1 (en) | 2011-02-01 | 2012-08-02 | Megica Corporation | Multichip Packages |
| US8552518B2 (en) | 2011-06-09 | 2013-10-08 | Optiz, Inc. | 3D integrated microelectronic assembly with stress reducing interconnects |
| US9190390B2 (en) | 2012-08-22 | 2015-11-17 | Freescale Semiconductor Inc. | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof |
| US9064977B2 (en) | 2012-08-22 | 2015-06-23 | Freescale Semiconductor Inc. | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof |
-
2012
- 2012-08-22 US US13/591,924 patent/US9190390B2/en active Active
-
2013
- 2013-07-26 JP JP2013155610A patent/JP6249548B2/ja active Active
- 2013-08-07 EP EP13179520.5A patent/EP2701191A2/en not_active Withdrawn
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08139220A (ja) * | 1994-11-04 | 1996-05-31 | Ibiden Co Ltd | リードレスチップキャリア及びその製造方法 |
| JP2000243900A (ja) * | 1999-02-23 | 2000-09-08 | Rohm Co Ltd | 半導体チップおよびそれを用いた半導体装置、ならびに半導体チップの製造方法 |
| US20090160065A1 (en) * | 2006-10-10 | 2009-06-25 | Tessera, Inc. | Reconstituted Wafer Level Stacking |
| US20090039528A1 (en) * | 2007-08-09 | 2009-02-12 | Tessera, Inc. | Wafer level stacked packages with individual chip selection |
| US20090134527A1 (en) * | 2007-11-26 | 2009-05-28 | Shu-Ming Chang | Structure of three-dimensional stacked dice with vertical electrical self-interconnections and method for manufacturing the same |
| JP2009260062A (ja) * | 2008-04-17 | 2009-11-05 | Spansion Llc | 積層型半導体装置、及びその製造方法 |
| US20100317153A1 (en) * | 2009-06-12 | 2010-12-16 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming Conductive Vias with Trench in Saw Street |
| JP2012099740A (ja) * | 2010-11-04 | 2012-05-24 | Panasonic Corp | スタックチップ半導体装置の製造方法、スタックチップ半導体装置の実装方法、及びスタックチップ半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US9190390B2 (en) | 2015-11-17 |
| JP6249548B2 (ja) | 2017-12-20 |
| EP2701191A2 (en) | 2014-02-26 |
| US20140054783A1 (en) | 2014-02-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6249548B2 (ja) | 側壁導体を有する積層マイクロ電子パッケージおよびその製造方法 | |
| US9257415B2 (en) | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof | |
| US9093457B2 (en) | Stacked microelectronic packages having patterned sidewall conductors and methods for the fabrication thereof | |
| US9761565B2 (en) | Microelectronic packages having embedded sidewall substrates and methods for the producing thereof | |
| US9299670B2 (en) | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof | |
| CN101802990B (zh) | 使用穿透硅通道的半导体封装方法 | |
| TWI536519B (zh) | 半導體封裝結構以及其製造方法 | |
| TWI658542B (zh) | 具有矩形空腔陣列的聚合物框架的製造方法 | |
| JP6090295B2 (ja) | 埋め込みチップを作製する方法 | |
| TWI517322B (zh) | 半導體元件及其製作方法 | |
| KR20180011481A (ko) | 임베딩된 트레이스 인터커넥트들을 갖는 라미네이팅된 인터포저들 및 패키지들 | |
| CN102479725A (zh) | 具有散热座及增层电路的散热增益型半导体组件制备方法 | |
| TW200903764A (en) | Through-hole via on saw streets | |
| US9524950B2 (en) | Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof | |
| US9305911B2 (en) | Devices and stacked microelectronic packages with package surface conductors and adjacent trenches and methods of their fabrication | |
| JP2016111332A (ja) | パッケージ構造およびその製造方法 | |
| CN101930958A (zh) | 半导体封装件及其制造方法 | |
| CN103441111B (zh) | 一种三维封装互连结构及其制作方法 | |
| US9025340B2 (en) | Devices and stacked microelectronic packages with in-trench package surface conductors and methods of their fabrication | |
| US9036363B2 (en) | Devices and stacked microelectronic packages with parallel conductors and intra-conductor isolator structures and methods of their fabrication | |
| US20170278810A1 (en) | Embedded die in panel method and structure | |
| CN103681610A (zh) | 芯片叠层结构及其制造方法 | |
| CN112750795A (zh) | 嵌入式管芯封装件中的框架设计 | |
| HK1211741A1 (en) | System and method for manufacturing a fabricated carrier |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160722 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170529 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170620 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170913 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171024 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171120 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6249548 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |