JP2012134380A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2012134380A JP2012134380A JP2010286163A JP2010286163A JP2012134380A JP 2012134380 A JP2012134380 A JP 2012134380A JP 2010286163 A JP2010286163 A JP 2010286163A JP 2010286163 A JP2010286163 A JP 2010286163A JP 2012134380 A JP2012134380 A JP 2012134380A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- chip
- semiconductor device
- output driver
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W90/00—
-
- H10W42/80—
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
-
- H10W20/20—
-
- H10W90/26—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/724—
Landscapes
- Engineering & Computer Science (AREA)
- Semiconductor Integrated Circuits (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
【解決手段】積層チップシステムにおいて、各チップは、各IO用の貫通ビア接続用パッド201に接続するIO回路202、スイッチ回路206にてIOチャネル207を構成し、このIOチャネル207を最大積層予定数のIOチャネル分まとめて接続してIOグループを構成し、このIOグループを1個以上持つ。各IO用の貫通ビア接続用パッド201は、貫通ビアにて別層のチップの同一位置のIO端子と接続される。インターポーザにおいては、実際の積層数が最大積層予定数に満たない場合はインターポーザ上で隣接するIOグループ内のIO用の接続用パッドが導体で接続されている。
【選択図】図2
Description
本発明の実施形態による半導体装置は、互いに同一デザインの回路チップが貫通ビアによって接続された複数の回路チップから構成される積層チップシステムである。この積層チップシステムの概略断面を図1に示す。図1に示すように、積層チップシステムは、複数(ここではN個の例を図示)の回路チップ100(1001〜100N)と、インターポーザ110などから構成され、N個の回路チップ1001〜100Nが縦方向(垂直方向、上下方向)に積層され、最下層の回路チップ1001がインターポーザ110に設置された構造となっている。
本発明の第1の実施形態を、図3〜図6を用いて以下に説明する。本実施形態では、IO端子にデジタル信号入力の機能を割り当て、IO回路がESD保護回路と入力バッファ回路で構成される場合を示す。特に、本実施形態は、IO回路が入力バッファ回路を含む例である。
本発明の第2の実施形態を、図7〜図8を用いて以下に説明する。本実施形態では、IO端子にデジタル信号出力の機能を割り当て、IO回路がESD保護回路と出力バッファ回路(出力ドライバ回路)で構成される場合を示す。特に、本実施形態は、IO回路が出力ドライバ回路を含み、出力ドライバ回路の信号入力端子(タンデム駆動用の貫通ビア接続用パッド708)も貫通ビアを受ける構造とし、この信号入力端子は貫通ビアにて別層のチップの同一位置にある出力ドライバ回路の信号入力端子と接続される例である。
本発明の第3の実施形態を、図9〜図10を用いて以下に説明する。本実施形態では、IO端子にデジタル信号入出力の機能を割り当て、IO回路がESD保護回路と入出力バッファ回路で構成される場合を示す。特に、本実施形態は、IO回路が入力バッファ回路と出力ドライバ回路とを含む入出力バッファ回路を含み、出力ドライバ回路の信号入力端子(タンデム駆動用の貫通ビア接続用パッド908)も貫通ビアを受ける構造とし、この信号入力端子は貫通ビアにて別層のチップの同一位置にある出力ドライバ回路の信号入力端子と接続され、入力バッファ回路と出力ドライバ回路のいずれかをアクティブとする方向選択端子(入出力バッファ回路方向選択用の貫通ビア接続用パッド909)も貫通ビアを受ける構造とし、この方向選択端子は貫通ビアにて別層のチップの同一位置にある方向選択端子と接続される例である。
本発明の第4の実施形態を、図11を用いて以下に説明する。本実施形態では、前記第3の実施形態と同様に、IO端子にデジタル信号入出力の機能を割り当て、IO回路がESD保護回路と入出力バッファ回路で構成される場合を示す。
201:IO用の貫通ビア接続用パッド、202:IO回路、206:スイッチ回路、207:IOチャネル、
301:IO用の貫通ビア接続用パッド、302:ESD保護回路、304:入力バッファ回路、306:スイッチ回路、
400:回路チップ、410:インターポーザ、411:IO用の接続用パッド、
510:インターポーザ、511:IO用の接続用パッド、
610:インターポーザ、611:IO用の接続用パッド、
701:IO用の貫通ビア接続用パッド、702:ESD保護回路、703:出力バッファ回路、706:スイッチ回路、708:タンデム駆動用の貫通ビア接続用パッド、
800:回路チップ、810:インターポーザ、
901:IO用の貫通ビア接続用パッド、902:ESD保護回路、903:入出力バッファ回路、908:タンデム駆動用の貫通ビア接続用パッド、909:入出力バッファ回路方向選択用の貫通ビア接続用パッド、
1006:スイッチ回路、1031:IO回路方向選択レジスタ、1032:スイッチ回路制御レジスタ、
1101:IO用の貫通ビア接続用パッド、1102:ESD保護回路、1103:入出力バッファ回路、1140:FPGA回路、1151:FPGA3次元化用の貫通ビア接続用パッド、
1201:IOパッド、1202:ESD保護回路、1203:出力ドライバ回路、1204:入力バッファ回路、1205:コア回路。
Claims (10)
- 同一デザインの複数のチップを貫通ビアにより電気的に接続し、前記複数のチップをインターポーザ上に積層した半導体装置であって、
前記複数のチップは、複数のIO端子と複数のIO回路とON/OFF制御可能な複数のスイッチ回路とコア回路とをそれぞれ有し、前記各IO端子と前記各IO回路の一端とがそれぞれ接続され、前記各IO回路の他端と前記各スイッチ回路の一端とがそれぞれ接続され、前記複数のチップの最大積層予定数分をまとめた前記各スイッチ回路の他端と前記コア回路の一端とが接続されたIOグループを1個以上持ち、
前記各IO端子と同一デザインである別層のチップにおいて対応するIO端子とが前記貫通ビアにより電気的に接続され、
前記インターポーザ上に積層された前記複数のチップの積層数が前記最大積層予定数に満たない場合、前記インターポーザ上で隣接するIOグループ内のIO端子は導体で接続されている、ことを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記各IO回路は、静電破壊防止用ダイオードを含み、
前記静電破壊防止用ダイオードのチャネル幅は、チップ製造仕様で推奨される値から、この値を前記最大積層予定数で割った値までの間に設定される、ことを特徴とする半導体装置。 - 請求項2記載の半導体装置において、
前記各IO回路は、さらに入力バッファ回路を含む、ことを特徴とする半導体装置。 - 請求項2記載の半導体装置において、
前記各IO回路は、さらに出力ドライバ回路を含み、
前記出力ドライバ回路を構成するFETのチャネル幅は、チップ製造仕様で推奨される値もしくは実装基板上の配線を駆動するに足る幅のいずれかの値から、この値を前記最大積層予定数で割った値までの間に設定され、
前記出力ドライバ回路の信号入力端子は貫通ビアを受ける構造とし、前記信号入力端子は前記貫通ビアにて別層のチップの同一位置にある出力ドライバ回路の信号入力端子と接続される、ことを特徴とする半導体装置。 - 請求項2記載の半導体装置において、
前記各IO回路は、さらに入力バッファ回路と出力ドライバ回路とを含み、
前記出力ドライバ回路を構成するFETのチャネル幅は、チップ製造仕様で推奨される値もしくは実装基板上の配線を駆動するに足る幅のいずれかの値から、この値を前記最大積層予定数で割った値までの間に設定され、
前記出力ドライバ回路の信号入力端子は貫通ビアを受ける構造とし、前記信号入力端子は前記貫通ビアにて別層のチップの同一位置にある出力ドライバ回路の信号入力端子と接続され、
前記入力バッファ回路と前記出力ドライバ回路のいずれかをアクティブとする方向選択端子も貫通ビアを受ける構造とし、前記方向選択端子は前記貫通ビアにて別層のチップの同一位置にある方向選択端子と接続される、ことを特徴とする半導体装置。 - 複数の同一デザインのチップを積層し、前記複数のチップを貫通ビアで電気的に接続してインターポーザ上に設置した半導体装置であって、
前記各チップは、複数のIO端子と複数のIO回路と再構成可能回路を含むコア回路とを有し、前記各IO端子と前記各IO回路の一端を接続し、前記各IO回路の他端を前記再構成可能回路の一端に接続してIOチャネルを構成し、前記IOチャネルを1個以上持ち、
前記各IO端子は、貫通ビアを受ける構造とし、前記各IO端子は前記貫通ビアにて別層のチップの同一位置のIO端子と接続され、
前記再構成可能回路においては、積層されたチップが前記インターポーザ上に設置された際に、前記再構成可能回路も貫通ビアを受ける構造の複数の接続端子を有し、前記接続端子は前記貫通ビアにて別層のチップの再構成可能回路と同一位置にある接続端子と接続されている、ことを特徴とする半導体装置。 - 請求項6記載の半導体装置において、
前記各IO回路は、静電破壊防止用ダイオードを含み、
前記静電破壊防止用ダイオードのチャネル幅は、チップ製造仕様で推奨される値から、この値を最大積層予定数で割った値までの間に設定される、ことを特徴とする半導体装置。 - 請求項7記載の半導体装置において、
前記各IO回路は、さらに入力バッファ回路を含む、ことを特徴とする半導体装置。 - 請求項7記載の半導体装置において、
前記各IO回路は、さらに出力ドライバ回路を含み、
前記出力ドライバ回路を構成するFETのチャネル幅は、チップ製造仕様で推奨される値もしくは実装基板上の配線を駆動するに足る幅のいずれかの値から、この値を前記最大積層予定数で割った値までの間に設定され、
前記再構成可能回路は、前記出力ドライバ回路の信号入力端子を、別層のチップの同一位置にある出力ドライバ回路の信号入力端子と接続する回路を含む、ことを特徴とする半導体装置。 - 請求項7記載の半導体装置において、
前記各IO回路は、さらに入力バッファ回路と出力ドライバ回路とを含み、
前記出力ドライバ回路を構成するFETのチャネル幅は、チップ製造仕様で推奨される値もしくは実装基板上の配線を駆動するに足る幅のいずれかの値から、この値を前記最大積層予定数で割った値までの間に設定され、
前記再構成可能回路は、
前記出力ドライバ回路の信号入力端子を、別層のチップの同一位置にある出力ドライバ回路の信号入力端子と接続する回路と、
前記入力バッファ回路と前記出力ドライバ回路のいずれかをアクティブとする方向選択端子を、別層のチップの同一位置にある方向選択端子と接続する回路とを含む、ことを特徴とする半導体装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010286163A JP5167335B2 (ja) | 2010-12-22 | 2010-12-22 | 半導体装置 |
| US13/332,861 US8908345B2 (en) | 2010-12-22 | 2011-12-21 | Semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010286163A JP5167335B2 (ja) | 2010-12-22 | 2010-12-22 | 半導体装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012248039A Division JP2013065870A (ja) | 2012-11-12 | 2012-11-12 | 半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012134380A true JP2012134380A (ja) | 2012-07-12 |
| JP5167335B2 JP5167335B2 (ja) | 2013-03-21 |
Family
ID=46316463
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010286163A Expired - Fee Related JP5167335B2 (ja) | 2010-12-22 | 2010-12-22 | 半導体装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8908345B2 (ja) |
| JP (1) | JP5167335B2 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014131007A (ja) * | 2012-11-28 | 2014-07-10 | Renesas Electronics Corp | 半導体集積回路 |
| JP2018014524A (ja) * | 2012-11-28 | 2018-01-25 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
| WO2022172647A1 (ja) * | 2021-02-15 | 2022-08-18 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置 |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8780512B2 (en) * | 2011-04-01 | 2014-07-15 | Neurosky, Inc. | Low leakage ESD structure for non-contact bio-signal sensors |
| JP5992713B2 (ja) * | 2012-03-30 | 2016-09-14 | 株式会社ソニー・インタラクティブエンタテインメント | メモリシステム、その制御方法及び情報処理装置 |
| JP5752657B2 (ja) * | 2012-09-10 | 2015-07-22 | 株式会社東芝 | 半導体装置 |
| JP6121677B2 (ja) * | 2012-10-02 | 2017-04-26 | 株式会社日立製作所 | 半導体装置 |
| CN103794190B (zh) * | 2012-10-26 | 2016-08-10 | 纬创资通股份有限公司 | 具有静电放电防护功能的连接装置 |
| KR20150096889A (ko) * | 2014-02-17 | 2015-08-26 | 에스케이하이닉스 주식회사 | 적층형 반도체 메모리 장치 및 이를 위한 테스트 회로 |
| KR102442624B1 (ko) * | 2014-11-11 | 2022-09-13 | 삼성전자주식회사 | 반도체 디바이스 |
| TWI709221B (zh) * | 2015-01-13 | 2020-11-01 | 日商迪睿合股份有限公司 | 多層基板及其製造方法、及各向異性導電膜 |
| KR20170017083A (ko) * | 2015-08-05 | 2017-02-15 | 에스케이하이닉스 주식회사 | 집적 회로 |
| US10134720B1 (en) | 2016-02-16 | 2018-11-20 | Darryl G. Walker | Package including a plurality of stacked semiconductor devices having area efficient ESD protection |
| US10008287B2 (en) * | 2016-07-22 | 2018-06-26 | Micron Technology, Inc. | Shared error detection and correction memory |
| KR102455427B1 (ko) * | 2017-12-20 | 2022-10-17 | 삼성전자주식회사 | 반도체 패키지 및 이의 제조 방법 |
| US10664432B2 (en) | 2018-05-23 | 2020-05-26 | Micron Technology, Inc. | Semiconductor layered device with data bus inversion |
| US12300688B2 (en) * | 2018-07-02 | 2025-05-13 | Shanghai Denglin Technologies Co. Ltd | Configurable random-access memory (RAM) array including through-silicon via (TSV) bypassing physical layer |
| US10964702B2 (en) | 2018-10-17 | 2021-03-30 | Micron Technology, Inc. | Semiconductor device with first-in-first-out circuit |
| US12002735B2 (en) * | 2018-12-18 | 2024-06-04 | Tien-Chien Cheng | Semiconductor package |
| US11664656B2 (en) * | 2020-03-18 | 2023-05-30 | Mavagail Technology, LLC | ESD protection for integrated circuit devices |
| US20220013488A1 (en) * | 2021-09-24 | 2022-01-13 | Mahesh K. Kumashikar | Homogenous Die Stacking With Increased Element Density |
| CN116169038A (zh) * | 2021-11-24 | 2023-05-26 | 西安紫光国芯半导体有限公司 | 一种三维芯片、制备方法及电子设备 |
| CN116047809B (zh) * | 2021-12-10 | 2025-05-13 | Tcl华星光电技术有限公司 | 背光源以及显示装置 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006330974A (ja) * | 2005-05-25 | 2006-12-07 | Elpida Memory Inc | 半導体記憶装置 |
| JP2007158237A (ja) * | 2005-12-08 | 2007-06-21 | Elpida Memory Inc | 積層型半導体装置 |
| JP2008096312A (ja) * | 2006-10-12 | 2008-04-24 | Elpida Memory Inc | 積層型半導体装置及びそのテスト方法 |
| JP2009139273A (ja) * | 2007-12-07 | 2009-06-25 | Elpida Memory Inc | 積層型半導体装置および導通テスト方法 |
| JP2009295750A (ja) * | 2008-06-04 | 2009-12-17 | Toshiba Corp | 半導体装置 |
| JP2010182368A (ja) * | 2009-02-05 | 2010-08-19 | Elpida Memory Inc | 半導体装置 |
| JP2010206021A (ja) * | 2009-03-04 | 2010-09-16 | Panasonic Corp | 電子部品実装構造体、およびその製造方法 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5807791A (en) | 1995-02-22 | 1998-09-15 | International Business Machines Corporation | Methods for fabricating multichip semiconductor structures with consolidated circuitry and programmable ESD protection for input/output nodes |
| JPH0992781A (ja) | 1995-09-22 | 1997-04-04 | Internatl Business Mach Corp <Ibm> | 統合した回路を有するマルチチップ半導体構造およびその製造方法 |
| JP2003107513A (ja) * | 2001-09-27 | 2003-04-09 | Citizen Watch Co Ltd | 液晶表示装置 |
| US7308656B1 (en) * | 2005-10-04 | 2007-12-11 | Xilinx, Inc. | Method and apparatus for generating a boundary scan description and model |
| US7589945B2 (en) * | 2006-08-31 | 2009-09-15 | Freescale Semiconductor, Inc. | Distributed electrostatic discharge protection circuit with varying clamp size |
| JP2010080801A (ja) | 2008-09-29 | 2010-04-08 | Hitachi Ltd | 半導体装置 |
| JP5280880B2 (ja) | 2009-02-10 | 2013-09-04 | 株式会社日立製作所 | 半導体集積回路装置 |
-
2010
- 2010-12-22 JP JP2010286163A patent/JP5167335B2/ja not_active Expired - Fee Related
-
2011
- 2011-12-21 US US13/332,861 patent/US8908345B2/en not_active Expired - Fee Related
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006330974A (ja) * | 2005-05-25 | 2006-12-07 | Elpida Memory Inc | 半導体記憶装置 |
| JP2007158237A (ja) * | 2005-12-08 | 2007-06-21 | Elpida Memory Inc | 積層型半導体装置 |
| JP2008096312A (ja) * | 2006-10-12 | 2008-04-24 | Elpida Memory Inc | 積層型半導体装置及びそのテスト方法 |
| JP2009139273A (ja) * | 2007-12-07 | 2009-06-25 | Elpida Memory Inc | 積層型半導体装置および導通テスト方法 |
| JP2009295750A (ja) * | 2008-06-04 | 2009-12-17 | Toshiba Corp | 半導体装置 |
| JP2010182368A (ja) * | 2009-02-05 | 2010-08-19 | Elpida Memory Inc | 半導体装置 |
| JP2010206021A (ja) * | 2009-03-04 | 2010-09-16 | Panasonic Corp | 電子部品実装構造体、およびその製造方法 |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014131007A (ja) * | 2012-11-28 | 2014-07-10 | Renesas Electronics Corp | 半導体集積回路 |
| JP2018014524A (ja) * | 2012-11-28 | 2018-01-25 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
| WO2022172647A1 (ja) * | 2021-02-15 | 2022-08-18 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置 |
| JPWO2022172647A1 (ja) * | 2021-02-15 | 2022-08-18 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20120162836A1 (en) | 2012-06-28 |
| US8908345B2 (en) | 2014-12-09 |
| JP5167335B2 (ja) | 2013-03-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5167335B2 (ja) | 半導体装置 | |
| US12222880B2 (en) | Stacked semiconductor device assembly in computer system | |
| US10163791B2 (en) | Semiconductor device | |
| US10325841B2 (en) | Semiconductor device | |
| CN100474433C (zh) | 堆栈式存储器、存储器模块和存储器系统 | |
| US10159144B2 (en) | Semiconductor device | |
| US20140048947A1 (en) | System package | |
| CN102089826B (zh) | 邻近光存储器模块 | |
| CN101826515A (zh) | 半导体集成电路器件 | |
| JP2003124383A (ja) | 半導体装置と電子装置 | |
| KR20160091831A (ko) | 반도체 장치 | |
| US12119335B2 (en) | Interconnection structures for high bandwidth data transfer | |
| CN100511672C (zh) | 芯片层叠型半导体装置 | |
| JP2013065870A (ja) | 半導体装置 | |
| US20130193582A1 (en) | Method and apparatus for connecting memory dies to form a memory system | |
| CN100474576C (zh) | 半导体装置 | |
| WO2023119450A1 (ja) | 半導体モジュール及び積層モジュール | |
| CN113745197B (zh) | 一种三维异质集成的可编程阵列芯片结构和电子器件 | |
| CN117320433A (zh) | 半导体装置 | |
| CN117877540A (zh) | 存储器封装和包括存储器封装的存储器模块 | |
| JP2009010410A (ja) | 半導体装置 | |
| JP2006245613A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120918 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121112 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121204 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121221 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151228 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5167335 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |