JP2012010118A - デューティ補償回路 - Google Patents
デューティ補償回路 Download PDFInfo
- Publication number
- JP2012010118A JP2012010118A JP2010144422A JP2010144422A JP2012010118A JP 2012010118 A JP2012010118 A JP 2012010118A JP 2010144422 A JP2010144422 A JP 2010144422A JP 2010144422 A JP2010144422 A JP 2010144422A JP 2012010118 A JP2012010118 A JP 2012010118A
- Authority
- JP
- Japan
- Prior art keywords
- duty
- circuit
- clock
- clock signal
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/156—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
- H03K5/1565—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Pulse Circuits (AREA)
Abstract
【解決手段】デューティ検出回路106と、検出されたデューティから制御信号を生成するデューティ補正信号生成回路110と、デューティ補正回路104とを有し、デューティ検出回路は、可変遅延回路105により遅延させて得られるサンプリングタイミングでクロックをサンプリングしてそのデューティを検出する。
【選択図】図1
Description
Claims (7)
- 第1クロック信号のデューティを補正するデューティ補正回路と、
上記第1クロック信号または上記デューティ補正回路により補正された補正後クロック信号のデューティを検出するデューティ検出回路と、
上記デューティ補正回路によるデューティ補正量を制御する制御信号を生成し、上記デューティ補正回路に出力するデューティ補正信号生成回路とを有し、
上記デューティ検出回路は、第2クロック信号を可変遅延回路により遅延させて得られるサンプリングタイミングで上記第1クロック信号または上記補正後クロック信号をサンプリングしてそのデューティを検出することを特徴とするデューティ補償回路。 - 請求項1において、
上記デューティ検出回路は、上記サンプリングタイミングで、上記第1クロック信号または上記補正後クロック信号のHigh区間及びLow区間を係数することによりそのデューティを検出することを特徴とするデューティ補償回路。 - 請求項1において、
上記第2クロック信号として、上記第1クロック信号を用いることを特徴とするデューティ補償回路。 - 請求項1において、
上記第2クロック信号として、上記第1クロック信号を分周したクロックを用いることを特徴とするデューティ補償回路。 - 請求項1において、
上記可変遅延回路は、直列接続された複数の遅延ステージを有し、
上記遅延ステージの各々は、遅延素子の段数の異なるバッファで構成される複数の経路と上記複数の経路を切り替えるマルチプレクサを有し、
上記複数の遅延ステージの複数の経路を切り替えることにより、上記可変遅延回路の遅延量を切り替えることを特徴とするデューティ補償回路。 - 請求項1において、
上記可変遅延回路は、CML差動段と遅延調整段とを有し、
上記遅延調整段の電流源の電流量を制御し、上記CML差動段の差動振幅を制御することにより上記可変遅延回路の遅延量を制御することを特徴とするデューティ補償回路。 - 請求項1において、
上記デューティ検出回路は、上記第1クロック信号または上記補正後クロック信号について複数クロックで検出されたデューティの平均を出力することを特徴とするデューティ補償回路。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010144422A JP5241776B2 (ja) | 2010-06-25 | 2010-06-25 | デューティ補償回路 |
| US13/166,709 US8421512B2 (en) | 2010-06-25 | 2011-06-22 | Duty compensation circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010144422A JP5241776B2 (ja) | 2010-06-25 | 2010-06-25 | デューティ補償回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012010118A true JP2012010118A (ja) | 2012-01-12 |
| JP5241776B2 JP5241776B2 (ja) | 2013-07-17 |
Family
ID=45351960
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010144422A Expired - Fee Related JP5241776B2 (ja) | 2010-06-25 | 2010-06-25 | デューティ補償回路 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8421512B2 (ja) |
| JP (1) | JP5241776B2 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014216875A (ja) * | 2013-04-26 | 2014-11-17 | 富士通セミコンダクター株式会社 | バッファ回路及び半導体集積回路 |
| JP2019205077A (ja) * | 2018-05-24 | 2019-11-28 | ザインエレクトロニクス株式会社 | デューティ補償装置 |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI420450B (zh) * | 2010-12-23 | 2013-12-21 | Au Optronics Corp | 移位暫存器的時脈訊號供應方法與電路 |
| US20130063191A1 (en) * | 2011-09-14 | 2013-03-14 | Rambus Inc. | Methods and Circuits for Duty-Cycle Correction |
| US9236853B2 (en) * | 2014-02-04 | 2016-01-12 | Fujitsu Limited | Digital duty cycle correction |
| KR102197943B1 (ko) | 2014-04-04 | 2021-01-05 | 삼성전자주식회사 | 메모리 컨트롤러와 이를 포함하는 시스템 |
| US11916554B2 (en) | 2019-12-16 | 2024-02-27 | Intel Corporation | Techniques for duty cycle correction |
| JP7618522B2 (ja) | 2021-09-10 | 2025-01-21 | キオクシア株式会社 | 半導体集積回路、及び、半導体記憶装置、並びに、メモリシステム |
| CN114448427B (zh) * | 2021-12-29 | 2024-09-24 | 华中科技大学 | 一种用于锁相环的校准电路、方法及芯片、电子设备 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09139659A (ja) * | 1995-11-13 | 1997-05-27 | Fujitsu Ltd | クロックのデューティ比調整回路 |
| JPH11127142A (ja) * | 1997-10-20 | 1999-05-11 | Fujitsu Ltd | タイミング回路 |
| JP2007151155A (ja) * | 2007-01-11 | 2007-06-14 | Mitsubishi Electric Corp | クロックのデューティ検出及び補正回路 |
| JP2010141684A (ja) * | 2008-12-12 | 2010-06-24 | Renesas Electronics Corp | 波形合成回路と該回路を備えたデューティ補正回路及びデューティ補正方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3488153B2 (ja) | 1999-10-27 | 2004-01-19 | Necマイクロシステム株式会社 | クロックデューティ検査回路およびクロックデューティ検査が可能なマイクロコンピュータ |
| KR100629374B1 (ko) * | 2003-12-23 | 2006-09-29 | 삼성전자주식회사 | 듀티 사이클 보정회로 및 방법 |
| JP4086855B2 (ja) * | 2005-04-15 | 2008-05-14 | エルピーダメモリ株式会社 | デューティ検出回路及びその制御方法 |
| US8149978B2 (en) * | 2007-03-12 | 2012-04-03 | Nippon Telegraph And Telephone Corporation | Clock/data recovery circuit |
| US8018261B2 (en) * | 2008-03-25 | 2011-09-13 | Micron Technology, Inc. | Clock generator and methods using closed loop duty cycle correction |
| JP2009278528A (ja) * | 2008-05-16 | 2009-11-26 | Elpida Memory Inc | Dll回路、および半導体装置 |
| US7944262B2 (en) * | 2008-05-21 | 2011-05-17 | Elpida Memory, Inc. | Duty correction circuit |
| KR101050406B1 (ko) * | 2008-09-22 | 2011-07-19 | 주식회사 하이닉스반도체 | 듀티 보정 회로 및 이를 포함하는 클럭 생성 회로 |
| KR100962026B1 (ko) * | 2008-11-12 | 2010-06-08 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 장치 및 이를 포함하는 반도체 집적 회로 |
| JP2010127632A (ja) * | 2008-11-25 | 2010-06-10 | Renesas Electronics Corp | デューティ検知回路、デューティ補正回路、およびデューティ検知方法 |
-
2010
- 2010-06-25 JP JP2010144422A patent/JP5241776B2/ja not_active Expired - Fee Related
-
2011
- 2011-06-22 US US13/166,709 patent/US8421512B2/en not_active Expired - Fee Related
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09139659A (ja) * | 1995-11-13 | 1997-05-27 | Fujitsu Ltd | クロックのデューティ比調整回路 |
| JPH11127142A (ja) * | 1997-10-20 | 1999-05-11 | Fujitsu Ltd | タイミング回路 |
| JP2007151155A (ja) * | 2007-01-11 | 2007-06-14 | Mitsubishi Electric Corp | クロックのデューティ検出及び補正回路 |
| JP2010141684A (ja) * | 2008-12-12 | 2010-06-24 | Renesas Electronics Corp | 波形合成回路と該回路を備えたデューティ補正回路及びデューティ補正方法 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014216875A (ja) * | 2013-04-26 | 2014-11-17 | 富士通セミコンダクター株式会社 | バッファ回路及び半導体集積回路 |
| JP2019205077A (ja) * | 2018-05-24 | 2019-11-28 | ザインエレクトロニクス株式会社 | デューティ補償装置 |
| US10530351B2 (en) | 2018-05-24 | 2020-01-07 | Thine Electronics, Inc. | Duty compensation device |
Also Published As
| Publication number | Publication date |
|---|---|
| US8421512B2 (en) | 2013-04-16 |
| US20110316603A1 (en) | 2011-12-29 |
| JP5241776B2 (ja) | 2013-07-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5241776B2 (ja) | デューティ補償回路 | |
| US7840831B2 (en) | Methods of reducing skew between multiphase signals and related phase correction circuits | |
| US7756232B2 (en) | Clock and data recovery circuit | |
| JP5276928B2 (ja) | 信号再生回路向け位相比較回路及び信号再生回路向け位相比較回路を備える光通信装置 | |
| US20110156757A1 (en) | Inter-phase skew detection circuit for multi-phase clock, inter-phase skew adjustment circuit, and semiconductor integrated circuit | |
| KR101082415B1 (ko) | 계층구조 위상 디지털 변환기 | |
| US20070041485A1 (en) | Clock-signal adjusting method and device | |
| US20140002156A1 (en) | Duty cycle correction within an integrated circuit | |
| US8766688B2 (en) | DLL circuit and delay-locked method using the same | |
| TW200408195A (en) | Data recovery circuit, phase detection circuit and method for detecting and correcting phase conditions | |
| KR20100135552A (ko) | 입력 클락과 출력 클락의 듀티를 보정하는 지연 동기 루프 | |
| US20110128059A1 (en) | Duty correction circuit | |
| US20090228227A1 (en) | Test device, test method and computer readable media | |
| JPWO2007123055A1 (ja) | 試験装置、試験方法、ジッタフィルタ回路、及びジッタフィルタ方法 | |
| TWI423203B (zh) | 時序控制器及其時脈信號偵測電路 | |
| CN114441860B (zh) | 一种数字脉宽捕获系统及方法 | |
| US20110158366A1 (en) | Clock Recovery Apparatus | |
| CN112383290B (zh) | 时钟占空比校准电路及方法、正交相位校准电路及方法 | |
| CN103873027B (zh) | 时钟相移检测器和检测时钟相移的方法 | |
| CN111510134B (zh) | 振荡器校准结构和方法 | |
| JP5022359B2 (ja) | ジッタ増幅器、ジッタ増幅方法、電子デバイス、試験装置、及び試験方法 | |
| TWI226774B (en) | Clock and data recovery circuit | |
| US7991097B2 (en) | Method and apparatus for adjusting serial data signal | |
| CN1667750B (zh) | 用于产生内部时钟信号的装置 | |
| US20050017758A1 (en) | Method of detecting phase difference, phase detector for performing the same and clock-and-data recovering device including the phase detector |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20121204 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130214 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130305 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130402 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160412 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160412 Year of fee payment: 3 |
|
| LAPS | Cancellation because of no payment of annual fees |