JP2012008684A - メモリモジュール及び半導体記憶装置 - Google Patents
メモリモジュール及び半導体記憶装置 Download PDFInfo
- Publication number
- JP2012008684A JP2012008684A JP2010142437A JP2010142437A JP2012008684A JP 2012008684 A JP2012008684 A JP 2012008684A JP 2010142437 A JP2010142437 A JP 2010142437A JP 2010142437 A JP2010142437 A JP 2010142437A JP 2012008684 A JP2012008684 A JP 2012008684A
- Authority
- JP
- Japan
- Prior art keywords
- control signal
- capacity
- semiconductor memory
- memory module
- wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 75
- 239000003990 capacitor Substances 0.000 claims description 64
- 230000007257 malfunction Effects 0.000 abstract description 7
- 239000010410 layer Substances 0.000 description 21
- 238000010586 diagram Methods 0.000 description 16
- 230000003071 parasitic effect Effects 0.000 description 13
- 239000000758 substrate Substances 0.000 description 13
- 238000000034 method Methods 0.000 description 4
- 238000012545 processing Methods 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 2
- LFERELMXERXKKQ-NYTQINMXSA-N cpad Chemical compound NC(=O)C1=CC=CC([C@H]2[C@@H]([C@@H](O)[C@H](COP([O-])(=O)O[P@@](O)(=O)OC[C@H]3[C@@H]([C@@H](O)[C@@H](O3)N3C4=NC=NC(N)=C4N=C3)O)O2)O)=[NH+]1 LFERELMXERXKKQ-NYTQINMXSA-N 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000010365 information processing Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Abstract
【解決手段】メモリモジュールに、データを入出力する単位である複数のランクに区分けされた複数の半導体記憶装置と、全ランクの半導体記憶装置が縦列接続される、外部から入力されたアドレス信号を該半導体記憶装置に供給するための配線であるアドレス信号配線と、ランク単位で半導体記憶装置が縦列接続される、外部から入力された制御信号を該半導体記憶装置に供給するための配線である制御信号配線と、制御信号配線と接続された各半導体記憶装置に対応して設けられた、半導体記憶装置の入力容量と(ランク数−1)との積に等しい容量を持つ容量部とを備える。
【選択図】図1
Description
全ランクの前記半導体記憶装置が縦列接続される、外部から入力されたアドレス信号を該半導体記憶装置に供給するための配線であるアドレス信号配線と、
前記ランク単位で前記半導体記憶装置が縦列接続される、外部から入力された制御信号を該半導体記憶装置に供給するための配線である制御信号配線と、
前記制御信号配線と接続された各半導体記憶装置に対応して設けられた、前記半導体記憶装置の入力容量と(ランク数−1)との積に等しい容量を持つ容量部と、
を有することを特徴とする。
(第1の実施の形態)
図1は本発明のメモリモジュールの第1の実施の形態の一構成例を示すブロック図であり、図2〜4は図1に示した容量パッドの配置例を示す模式図である。図1(a)はアドレス信号配線に対して負荷容量Cdieを備えた20台のDRAM(全ランク)が縦列接続された様子を示し、図1(b)は制御信号配線に対して負荷容量Cdieを備えた5台のDRAM(1ランク分)が縦列接続された様子を示している。
(第2の実施の形態)
図5は本発明のメモリモジュールの第2の実施の形態の一構成例を示すブロック図である。図5(a)はアドレス信号配線1に対して負荷容量Cdieを備えた20台のDRAM(全ランク)が縦列接続された様子を示し、図5(b)は制御信号配線2に対して負荷容量Cdieを備えた5台のDRAM(1ランク分)が縦列接続された様子を示している。
(第3の実施の形態)
上述した第1の実施の形態及び第2の実施の形態では、モジュール基板上の制御信号配線2に容量パッド10(11、12)やチップコンデンサ30等の容量部を接続することで、アドレス信号と制御信号の伝搬遅延時間の差を低減する手法を示した。
2 制御信号配線
10、11、12 容量パッド
20 DRAM搭載パッド
30 チップコンデンサ
40 容量アレイ回路
41、411〜413 第1容量部
42、421〜423 第2容量部
43、431〜433 第3容量部
50 入出力パッド
60 AF回路
70 初段回路
80 ESD保護回路
90 内部配線
100 半導体記憶装置
101 メモリセルアレイ
102 センスアンプ
103 ロウデコーダ
104 カラムデコーダ
105 ラッチ回路
106 ロウアドレスバッファ
107 カラムアドレスバッファ
108 コマンドデコーダ
109 モードレジスタ
110 データ制御回路
111 制御回路
112 クロック生成回路
113 データ入出力バッファ
114 DLL回路
Claims (8)
- データを入出力する単位である複数のランクに区分けされた複数の半導体記憶装置と、
全ランクの前記半導体記憶装置が縦列接続される、外部から入力されたアドレス信号を該半導体記憶装置に供給するための配線であるアドレス信号配線と、
前記ランク単位で前記半導体記憶装置が縦列接続される、外部から入力された制御信号を該半導体記憶装置に供給するための配線である制御信号配線と、
前記制御信号配線と接続された各半導体記憶装置に対応して設けられた、前記半導体記憶装置の入力容量と(ランク数−1)との積に等しい容量を持つ容量部と、
を有することを特徴とするメモリモジュール。 - 前記容量部は、
前記制御信号配線上に配置されたパッドであることを特徴とする請求項1記載のメモリモジュール。 - 前記容量部は、
前記制御信号配線上に配置された複数のパッドであることを特徴とする請求項1記載のメモリモジュール。 - 前記容量部は、
前記制御信号配線と並列に接続されたパッドであることを特徴とする請求項1記載のメモリモジュール。 - 前記容量部は、
前記制御信号配線と並列に接続された複数のパッドであることを特徴とする請求項1記載のメモリモジュール。 - 前記容量部は、
チップコンデンサであることを特徴とする請求項1記載のメモリモジュール。 - 所定の容量を備えた複数の容量部と、
外部から供給される信号にしたがって前記容量部と制御信号用の入出力パッドとを接続または切断する、各容量部に対応して設けられた複数のスイッチ部と、
を有することを特徴とする半導体記憶装置。 - データを入出力する単位である複数のランクに区分けされた、請求項7記載の複数の半導体記憶装置と、
全ランクの前記半導体記憶装置が縦列接続される、外部から入力されたアドレス信号を該半導体記憶装置に供給するための配線であるアドレス信号配線と、
前記ランク単位で前記半導体記憶装置が縦列接続される、外部から入力された制御信号を該半導体記憶装置に供給するための配線である制御信号配線と、
を有し、
前記容量部の全容量が、
前記半導体記憶装置の入力容量と(ランク数−1)との積に等しい容量に設定されたことを特徴とするメモリモジュール。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010142437A JP2012008684A (ja) | 2010-06-23 | 2010-06-23 | メモリモジュール及び半導体記憶装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010142437A JP2012008684A (ja) | 2010-06-23 | 2010-06-23 | メモリモジュール及び半導体記憶装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2012008684A true JP2012008684A (ja) | 2012-01-12 |
Family
ID=45539177
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010142437A Pending JP2012008684A (ja) | 2010-06-23 | 2010-06-23 | メモリモジュール及び半導体記憶装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2012008684A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113178439A (zh) * | 2020-01-27 | 2021-07-27 | 瑞萨电子株式会社 | 半导体装置 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001184297A (ja) * | 1999-12-27 | 2001-07-06 | Toshiba Corp | コンピュータシステムおよび電子機器並びにシステム回路基板 |
| JP2004032759A (ja) * | 2003-06-18 | 2004-01-29 | Nec Corp | 遅延調整回路 |
| JP2005217653A (ja) * | 2004-01-28 | 2005-08-11 | Brother Ind Ltd | 電子機器 |
| JP2007164599A (ja) * | 2005-12-15 | 2007-06-28 | Elpida Memory Inc | メモリモジュール |
| JP2008277515A (ja) * | 2007-04-27 | 2008-11-13 | Elpida Memory Inc | 半導体装置 |
-
2010
- 2010-06-23 JP JP2010142437A patent/JP2012008684A/ja active Pending
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001184297A (ja) * | 1999-12-27 | 2001-07-06 | Toshiba Corp | コンピュータシステムおよび電子機器並びにシステム回路基板 |
| JP2004032759A (ja) * | 2003-06-18 | 2004-01-29 | Nec Corp | 遅延調整回路 |
| JP2005217653A (ja) * | 2004-01-28 | 2005-08-11 | Brother Ind Ltd | 電子機器 |
| JP2007164599A (ja) * | 2005-12-15 | 2007-06-28 | Elpida Memory Inc | メモリモジュール |
| JP2008277515A (ja) * | 2007-04-27 | 2008-11-13 | Elpida Memory Inc | 半導体装置 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113178439A (zh) * | 2020-01-27 | 2021-07-27 | 瑞萨电子株式会社 | 半导体装置 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20240404580A1 (en) | Multi-die memory device | |
| US8542516B2 (en) | Semiconductor system | |
| JP5490482B2 (ja) | 半導体装置 | |
| JP5559507B2 (ja) | 半導体装置及びこれを備える情報処理システム | |
| US9281050B2 (en) | Semiconductor device including plural chips stacked to each other | |
| CN110071101B (zh) | 存储器封装件和相关的半导体封装件 | |
| JP2011082449A (ja) | 半導体装置 | |
| JP5632269B2 (ja) | 半導体装置 | |
| US8938570B2 (en) | Semiconductor device and method of manufacturing the same | |
| US20050262318A1 (en) | System, device, and method for improved mirror mode operation of a semiconductor memory device | |
| KR100861185B1 (ko) | 반도체 패키지 | |
| US8174907B2 (en) | Semiconductor device having data input/output unit connected to bus line | |
| JP2012008684A (ja) | メモリモジュール及び半導体記憶装置 | |
| KR102702110B1 (ko) | 메모리 디바이스에서의 커맨드 및 어드레스의 집중식 배치 | |
| KR102766968B1 (ko) | 메모리 디바이스에서의 커맨드 및 어드레스 스와핑의 집중식 배치 | |
| CN116978415A (zh) | 一种存储设备 | |
| JP2015170376A (ja) | 半導体装置及びこれを備える情報処理システム | |
| JP2014142991A (ja) | 半導体装置 | |
| KR20090130931A (ko) | 반도체 메모리 장치에서의 동작 모드 선택회로 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130403 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130730 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140213 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140401 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20140411 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140916 |