[go: up one dir, main page]

JP2012048220A - 液晶表示装置及びその駆動方法 - Google Patents

液晶表示装置及びその駆動方法 Download PDF

Info

Publication number
JP2012048220A
JP2012048220A JP2011156465A JP2011156465A JP2012048220A JP 2012048220 A JP2012048220 A JP 2012048220A JP 2011156465 A JP2011156465 A JP 2011156465A JP 2011156465 A JP2011156465 A JP 2011156465A JP 2012048220 A JP2012048220 A JP 2012048220A
Authority
JP
Japan
Prior art keywords
light
row
color
layer
pixels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2011156465A
Other languages
English (en)
Inventor
Shunpei Yamazaki
舜平 山崎
Jun Koyama
潤 小山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2011156465A priority Critical patent/JP2012048220A/ja
Publication of JP2012048220A publication Critical patent/JP2012048220A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/3413Details of control of colour illumination sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/342Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Planar Illumination Modules (AREA)
  • Shift Register Type Memory (AREA)

Abstract

【課題】液晶表示装置の画質を向上させること。
【解決手段】液晶表示装置の画素部全面において画像信号の書き込み及びバックライトの点灯を順次行うのではなく、画素部の特定の領域毎に画像信号の書き込み及びバックライトの点灯を順次行う。これにより、当該液晶表示装置の各画素に対する画像信号の入力頻度を向上させることなどが可能になる。その結果、当該液晶表示装置において生じるカラーブレイクなどの表示劣化を抑制し、画質を向上させることが可能である。
【選択図】図6

Description

本発明は、液晶表示装置及びその駆動方法に関する。特に、フィールドシーケンシャル方式によって表示を行う液晶表示装置及びその駆動方法に関する。
液晶表示装置の表示方法として、カラーフィルター方式及びフィールドシーケンシャル方式が知られている。前者によって表示を行う液晶表示装置では、各画素に、特定色を呈する波長の光のみを透過するカラーフィルター(例えば、R(赤)、G(緑)、B(青))を有する複数の副画素が設けられる。そして、副画素毎に白色光の透過を制御し、且つ画素毎に複数の色を混色することで所望の色を形成している。一方、後者によって表示を行う液晶表示装置では、それぞれが異なる色を呈する光を発光する複数の光源(例えば、R(赤)、G(緑)、B(青))が設けられる。そして、当該複数の光源のそれぞれが点滅を繰り返し、且つ画素毎にそれぞれの色を呈する光の透過を制御することで所望の色を形成している。すなわち、前者は、特定色を呈する光毎に一画素の面積を分割することで所望の色を形成する方式であり、後者は、特定色を呈する光毎に表示期間を時間分割することで所望の色を形成する方式である。
フィールドシーケンシャル方式によって表示を行う液晶表示装置は、カラーフィルター方式によって表示を行う液晶表示装置と比較し、以下の利点を有する。まず、フィールドシーケンシャル方式によって表示を行う液晶表示装置では、各画素に副画素を設ける必要がない。そのため、開口率を向上させること又は画素数を増加させることが可能である。加えて、フィールドシーケンシャル方式によって表示を行う液晶表示装置では、カラーフィルターを設ける必要がない。つまり、当該カラーフィルターにおける光吸収による光の損失がない。そのため、透過率を向上させること及び消費電力を低減することが可能である。
特許文献1では、フィールドシーケンシャル方式によって表示を行う液晶表示装置が開示されている。具体的には、各画素に、画像信号の入力を制御するトランジスタと、該画像信号を保持する信号保持容量と、該信号保持容量から表示画素容量への電荷の移動を制御するトランジスタとが設けられた液晶表示装置が開示されている。当該構成を有する液晶表示装置は、信号保持容量に対する画像信号の入力と、表示画素容量が保持する電荷に応じた表示とを並行して行うことが可能である。
特開2009−42405号公報
上述したように、フィールドシーケンシャル方式によって表示を行う液晶表示装置では特定色を呈する光毎に表示期間が時間分割される。そのため、利用者の瞬きなど短時間の表示の遮りに起因して特定の表示情報が欠落することによって、当該利用者に視認される表示が本来の表示情報に基づく表示から変化(劣化)すること(カラーブレイク、色割れともいう)がある。そこで、本発明の一態様は、フィールドシーケンシャル方式によって表示を行う液晶表示装置の画質の低下を抑制することを課題の一とする。
本発明の一態様は、m行n列に配設された複数の画素を有する画素部と、1行目に配設されたn個の画素乃至A行目(Aは、m/2以下の自然数)に配設されたn個の画素に対する第1の色を呈する光の透過を制御するための画像信号の走査及び(A+1)行目に配設されたn個の画素乃至2A行目に配設されたn個の画素に対する第2の色を呈する光の透過を制御するための画像信号の走査を並行して行う駆動回路と、それぞれが異なる色を呈する光を発光する複数の光源を備えた複数のバックライトユニットがマトリクス状に配設されたバックライトと、(B+1)行目(Bは、A/2以下の自然数)に配設されたn個の画素乃至前記A行目に配設されたn個の画素に対する前記第1の色を呈する光の透過を制御するための画像信号の走査及び(A+B+1)行目に配設されたn個の画素乃至前記2A行目に配設されたn個の画素に対する前記第2の色を呈する光の透過を制御するための画像信号の走査が行われる期間内において、前記複数のバックライトユニットのうち、前記1行目に配設されたn個の画素乃至B行目に配設されたn個の画素に光を照射するためのバックライトユニットにおいて前記第1の色を呈する光の光源を点灯させ且つ前記(A+1)行目に配設されたn個の画素乃至(A+B)行目に配設されたn個の画素に光を照射するためのバックライトユニットにおいて前記第2の色を呈する光の光源を点灯させるバックライト制御回路と、を有することを特徴とする液晶表示装置である。
また、本発明の一態様は、それぞれが異なる色を呈する光を発光する複数の光源が点滅を繰り返し、且つm行n列(m、nは、4以上の自然数)に配設された複数の画素毎にそれぞれの色を呈する光の透過を制御することで画素部に画像を形成する液晶表示装置の駆動方法であって、第1の色を呈する光の透過を制御するための画像信号の入力が1行目に配設されたn個の画素乃至A行目(Aは、m/2以下の自然数)に配設されたn個の画素に対して順次行われ且つ第2の色を呈する光の透過を制御するための画像信号の入力が(A+1)行目に配設されたn個の画素乃至2A行目に配設されたn個の画素に対して順次行われる第1の期間内において、前記1行目に配設されたn個の画素乃至B行目(Bは、A/2以下の自然数)に配設されたn個の画素に対する前記第1の色を呈する光の透過を制御するための画像信号の入力及び前記(A+1)行目に配設されたn個の画素乃至(A+B)行目に配設されたn個の画素に対する前記第2の色を呈する光の透過を制御するための画像信号の入力が行われた後に、前記1行目に配設されたn個の画素乃至前記B行目に配設されたn個の画素のそれぞれに対して第1の色を呈する光が供給され且つ前記(A+1)行目に配設されたn個の画素乃至前記(A+B)行目に配設されたn個の画素のそれぞれに対して第2の色を呈する光が供給され、第3の色を呈する光の透過を制御するための画像信号の入力が前記1行目に配設されたn個の画素乃至前記A行目に配設されたn個の画素に対して行われ且つ第4の色を呈する光の透過を制御するための画像信号の入力が前記(A+1)行目に配設されたn個の画素乃至前記2A行目に配設されたn個の画素に対して行われる、前記第1の期間後の期間である第2の期間内において、前記1行目に配設されたn個の画素乃至前記B行目に配設されたn個の画素に対する前記第3の色を呈する光の透過を制御するための画像信号の入力及び前記(A+1)行目に配設されたn個の画素乃至前記(A+B)行目に配設されたn個の画素に対する前記第4の色を呈する光の透過を制御するための画像信号の入力が行われた後に、前記1行目に配設されたn個の画素乃至前記B行目に配設されたn個の画素のそれぞれに対して第3の色を呈する光が供給され且つ前記(A+1)行目に配設されたn個の画素乃至前記(A+B)行目に配設されたn個の画素のそれぞれに対して第4の色を呈する光が供給され、前記画素部において表示される第1の画像が、前記第1の色を呈する光及び前記第2の色を呈する光を用いて形成され、前記第1の画像に続いて前記画素部において表示される第2の画像が、前記第3の色を呈する光及び前記第4の色を呈する光を用いて形成され、前記第1の色を呈する光及び前記第2の色を呈する光は、前記複数の光源のいずれか一を点灯させることで形成され、前記第3の色を呈する光及び前記第4の色を呈する光は、前記複数の光源の少なくとも2つを点灯させることで形成されることを特徴とする液晶表示装置の駆動方法である。
本発明の一態様の液晶表示装置は、画素部全面において画像信号の入力及びバックライトの点灯を順次行うのではなく、画素部の特定の領域毎に画像信号の入力及びバックライトの点灯を順次行うことが可能である。これにより、当該液晶表示装置の各画素に対する画像信号の入力頻度を向上させることなどが可能になる。その結果、当該液晶表示装置において生じるカラーブレイクなどの表示劣化を抑制し、画質を向上させることが可能である。
(A)液晶表示装置の構成例を示す図、(B)画素の構成例を示す図。 (A)走査線駆動回路の構成例を示す図、(B)走査線駆動回路で用いられる信号の一例を示すタイミングチャート、(C)パルス出力回路の構成例を示す図。 (A)パルス出力回路の一例を示す回路図、(B)〜(D)パルス出力回路の動作の一例を示すタイミングチャート。 (A)信号線駆動回路の構成例を示す図、(B)信号線駆動回路の動作の一例を示す図。 バックライトの構成例を示す図。 液晶表示装置の動作例を説明する図。 (A)、(B)パルス出力回路の一例を示す回路図。 (A)、(B)パルス出力回路の一例を示す回路図。 液晶表示装置の動作例を説明する図。 液晶表示装置の動作例を説明する図。 (A)〜(D)トランジスタの具体例を示す図。 (A)、(B)画素のレイアウトの具体例を示す上面図。 画素のレイアウトの具体例を示す断面図。 液晶表示装置の具体例を示す(A)上面図、及び(B)断面図。 液晶表示装置の具体例を示す斜視図。 (A)、(B)、(C1)〜(E1)、(C2)〜(E2)液晶表示装置において用いられる基板の一形態を説明する図。 (A)液晶表示装置の一例を示す上面図、(B)液晶表示装置に貼り合わせられる金属板の一例を示す図、(C)金属板が貼り合わされた液晶表示装置の一例を示す図。 (A)〜(F)電子機器の一例を示す図。
以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は以下の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。
まず、本発明の一態様の液晶表示装置について図1〜図6を参照して説明する。
<液晶表示装置の構成例>
図1(A)は、液晶表示装置の構成例を示す図である。図1(A)に示す液晶表示装置は、画素部10と、走査線駆動回路11と、信号線駆動回路12と、各々が平行又は略平行に配設され、且つ走査線駆動回路11によって電位が制御されるm本の走査線13と、各々が平行又は略平行に配設され、且つ信号線駆動回路12によって電位が制御される、n本の信号線14と、を有する。さらに、画素部10は、3つの領域(領域101〜領域103)に分割され、領域毎にマトリクス状に配設された複数の画素を有する。なお、各走査線13は、画素部10においてm行n列に配設された複数の画素のうち、いずれかの行に配設されたn個の画素に電気的に接続される。また、各信号線14は、m行n列に配設された複数の画素のうち、いずれかの列に配設されたm個の画素に電気的に接続される。
図1(B)は、図1(A)に示す液晶表示装置が有する画素15の回路図の一例を示す図である。図1(B)に示す画素15は、ゲートが走査線13に電気的に接続され、ソース及びドレインの一方が信号線14に電気的に接続されたトランジスタ16と、一方の電極がトランジスタ16のソース及びドレインの他方に電気的に接続され、他方の電極が容量電位を供給する配線(容量配線ともいう)に電気的に接続された容量素子17と、一方の電極(画素電極ともいう)がトランジスタ16のソース及びドレインの他方及び容量素子17の一方の電極に電気的に接続され、他方の電極(共通電極、対向電極ともいう)が共通電位(対向電位ともいう)を供給する配線に電気的に接続された液晶素子18と、を有する。なお、トランジスタ16は、nチャネル型のトランジスタである。また、容量電位と共通電位を同一の電位とすることが可能である。
<走査線駆動回路11の構成例>
図2(A)は、図1(A)に示す液晶表示装置が有する走査線駆動回路11の構成例を示す図である。図2(A)に示す走査線駆動回路11は、第1の走査線駆動回路用クロック信号(GCK1)を供給する配線乃至第4の走査線駆動回路用クロック信号(GCK4)を供給する配線と、第1のパルス幅制御信号(PWC1)を供給する配線乃至第6のパルス幅制御信号(PWC6)を供給する配線と、1行目に配設された走査線13に電気的に接続された第1のパルス出力回路20_1、乃至、m行目に配設された走査線13に電気的に接続された第mのパルス出力回路20_mと、を有する。なお、ここでは、第1のパルス出力回路20_1〜第kのパルス出力回路20_k(kは、m/2未満の4の倍数)が、領域101に配設された走査線13_1〜13_kにそれぞれ電気的に接続され、第(k+1)のパルス出力回路20_k+1〜第2kのパルス出力回路20_2kが、領域102に配設された走査線13_k+1〜13_2kにそれぞれ電気的に接続され、第(2k+1)のパルス出力回路20_2k+1〜第mのパルス出力回路20_mが領域103に配設された走査線13_2k+1〜13_mにそれぞれ電気的に接続されることとする。また、第1のパルス出力回路20_1乃至第mのパルス出力回路20_mは、第1のパルス出力回路20_1に入力される走査線駆動回路用スタートパルス(GSP)をきっかけとしてシフト期間毎にシフトパルスを順次シフトする機能を有する。さらに、第1のパルス出力回路20_1乃至第mのパルス出力回路において複数のシフトパルスのシフトを並行して行うことが可能である。すなわち、第1のパルス出力回路20_1乃至第mのパルス出力回路20_mにおいてシフトパルスのシフトが行われている期間内であっても、第1のパルス出力回路20_1に走査線駆動回路用スタートパルス(GSP)を入力することが可能である。
図2(B)は、上記信号の具体的な波形の一例を示す図である。図2(B)に示す第1の走査線駆動回路用クロック信号(GCK1)は、周期的にハイレベルの電位(高電源電位(Vdd))とロウレベルの電位(低電源電位(Vss))を繰り返す、デューティー比が1/4の信号である。また、第2の走査線駆動回路用クロック信号(GCK2)は、第1の走査線駆動回路用クロック信号(GCK1)から1/4周期分位相がずれた信号であり、第3の走査線駆動回路用クロック信号(GCK3)は、第1の走査線駆動回路用クロック信号(GCK1)から1/2周期位相がずれた信号であり、第4の走査線駆動回路用クロック信号(GCK4)は、第1の走査線駆動回路用クロック信号(GCK1)から3/4周期位相がずれた信号である。第1のパルス幅制御信号(PWC1)は、周期的にハイレベルの電位(高電源電位(Vdd))とロウレベルの電位(低電源電位(Vss))を繰り返す、デューティー比が1/3の信号である。また、第2のパルス幅制御信号(PWC2)は、第1のパルス幅制御信号(PWC1)から1/6周期位相がずれた信号であり、第3のパルス幅制御信号(PWC3)は、第1のパルス幅制御信号(PWC1)から1/3周期位相がずれた信号であり、第4のパルス幅制御信号(PWC4)は、第1のパルス幅制御信号(PWC1)から1/2周期位相がずれた信号であり、第5のパルス幅制御信号(PWC5)は、第1のパルス幅制御信号(PWC1)から2/3周期位相がずれた信号であり、第6のパルス幅制御信号(PWC6)は、第1のパルス幅制御信号(PWC1)から5/6周期位相がずれた信号である。なお、ここでは、第1の走査線駆動回路用クロック信号(GCK1)乃至第4の走査線駆動回路用クロック信号(GCK4)のパルス幅と第1のパルス幅制御信号(PWC1)乃至第6のパルス幅制御信号(PWC6)のパルス幅の比は、3:2とする。
上述した液晶表示装置においては、第1のパルス出力回路20_1乃至第mのパルス出力回路20_mとして、同一の構成を有する回路を適用することができる。ただし、パルス出力回路が有する複数の端子の電気的な接続関係は、パルス出力回路毎に異なる。具体的な接続関係について図2(A)、(C)を参照して説明する。
第1のパルス出力回路20_1乃至第mのパルス出力回路20_mのそれぞれは、端子21〜端子27を有する(図2(C))。なお、端子21〜端子24及び端子26は入力端子であり、端子25及び端子27は出力端子である。
まず、端子21について述べる。第1のパルス出力回路20_1の端子21は、走査線駆動回路用スタートパルス(GSP)を供給する配線に電気的に接続され、第2のパルス出力回路20_2〜第mのパルス出力回路20_mの端子21は、前段のパルス出力回路の端子27に電気的に接続される。
次いで、端子22について述べる。第(4a−3)のパルス出力回路(aは、m/4以下の自然数)の端子22は、第1の走査線駆動回路用クロック信号(GCK1)を供給する配線に電気的に接続され、第(4a−2)のパルス出力回路の端子22は、第2の走査線駆動回路用クロック信号(GCK2)を供給する配線に電気的に接続され、第(4a−1)のパルス出力回路の端子22は、第3の走査線駆動回路用クロック信号(GCK3)を供給する配線に電気的に接続され、第4aのパルス出力回路の端子22は、第4の走査線駆動回路用クロック信号(GCK4)を供給する配線に電気的に接続される。
次いで、端子23について述べる。第(4a−3)のパルス出力回路の端子23は、第2の走査線駆動回路用クロック信号(GCK2)を供給する配線に電気的に接続され、第(4a−2)のパルス出力回路の端子23は、第3の走査線駆動回路用クロック信号(GCK3)を供給する配線に電気的に接続され、第(4a−1)のパルス出力回路の端子23は、第4の走査線駆動回路用クロック信号(GCK4)を供給する配線に電気的に接続され、第4aのパルス出力回路の端子23は、第1の走査線駆動回路用クロック信号(GCK1)を供給する配線に電気的に接続される。
次いで、端子24について述べる。第(2b−1)のパルス出力回路(bは、k/2以下の自然数)の端子24は、第1のパルス幅制御信号(PWC1)を供給する配線に電気的に接続され、第2bのパルス出力回路の端子24は、第4のパルス幅制御信号(PWC4)を供給する配線に電気的に接続され、第(2c−1)のパルス出力回路(cは、(k/2+1)以上k以下の自然数)の端子24は、第2のパルス幅制御信号(PWC2)を供給する配線に電気的に接続され、第2cのパルス出力回路の端子24は、第5のパルス幅制御信号(PWC5)を供給する配線に電気的に接続され、第(2d−1)のパルス出力回路(dは、(k+1)以上m/2以下の自然数)の端子24は、第3のパルス幅制御信号(PWC3)を供給する配線に電気的に接続され、第2dのパルス出力回路の端子24は、第6のパルス幅制御信号(PWC6)を供給する配線に電気的に接続される。
次いで、端子25について述べる。第xのパルス出力回路(xは、m以下の自然数)の端子25は、x行目に配設された走査線13_xに電気的に接続される。
次いで、端子26について述べる。第yのパルス出力回路(yは、m−1以下の自然数)の端子26は、第(y+1)のパルス出力回路の端子27に電気的に接続され、第mのパルス出力回路の端子26は、第mのパルス出力回路用ストップ信号(STP)を供給する配線に電気的に接続される。なお、第mのパルス出力回路用ストップ信号(STP)は、仮に第(m+1)のパルス出力回路が設けられていれば、当該第(m+1)のパルス出力回路の端子27から出力される信号に相当する信号である。具体的には、これらの信号は、実際にダミー回路として第(m+1)のパルス出力回路を設けること、又は外部から当該信号を直接入力することなどによって第mのパルス出力回路に供給することができる。
各パルス出力回路の端子27の接続関係は既出である。そのため、ここでは前述の説明を援用することとする。
<パルス出力回路の構成例>
図3(A)は、図2(A)、(C)に示すパルス出力回路の構成例を示す図である。図3(A)に示すパルス出力回路は、トランジスタ31乃至トランジスタ39を有する。
トランジスタ31は、ソース及びドレインの一方が高電源電位(Vdd)を供給する配線(以下、高電源電位線ともいう)に電気的に接続され、ゲートが端子21に電気的に接続される。
トランジスタ32は、ソース及びドレインの一方が低電源電位(Vss)を供給する配線(以下、低電源電位線ともいう)に電気的に接続され、ソース及びドレインの他方がトランジスタ31のソース及びドレインの他方に電気的に接続される。
トランジスタ33は、ソース及びドレインの一方が端子22に電気的に接続され、ソース及びドレインの他方が端子27に電気的に接続され、ゲートがトランジスタ31のソース及びドレインの他方並びにトランジスタ32のソース及びドレインの他方に電気的に接続される。
トランジスタ34は、ソース及びドレインの一方が低電源電位線に電気的に接続され、ソース及びドレインの他方が端子27に電気的に接続され、ゲートがトランジスタ32のゲートに電気的に接続される。
トランジスタ35は、ソース及びドレインの一方が低電源電位線に電気的に接続され、ソース及びドレインの他方がトランジスタ32のゲート及びトランジスタ34のゲートに電気的に接続され、ゲートが端子21に電気的に接続される。
トランジスタ36は、ソース及びドレインの一方が高電源電位線に電気的に接続され、ソース及びドレインの他方がトランジスタ32のゲート、トランジスタ34のゲート、並びにトランジスタ35のソース及びドレインの他方に電気的に接続され、ゲートが端子26に電気的に接続される。なお、トランジスタ36のソース及びドレインの一方が、低電源電位(Vss)よりも高電位であり且つ高電源電位(Vdd)よりも低電位である電源電位(Vcc)を供給する配線に電気的に接続される構成とすることもできる。
トランジスタ37は、ソース及びドレインの一方が高電源電位線に電気的に接続され、ソース及びドレインの他方がトランジスタ32のゲート、トランジスタ34のゲート、トランジスタ35のソース及びドレインの他方、並びにトランジスタ36のソース及びドレインの他方に電気的に接続され、ゲートが端子23に電気的に接続される。なお、トランジスタ37のソース及びドレインの一方が、電源電位(Vcc)を供給する配線に電気的に接続される構成とすることもできる。
トランジスタ38は、ソース及びドレインの一方が端子24に電気的に接続され、ソース及びドレインの他方が端子25に電気的に接続され、ゲートがトランジスタ31のソース及びドレインの他方、トランジスタ32のソース及びドレインの他方、並びにトランジスタ33のゲートに電気的に接続される。
トランジスタ39は、ソース及びドレインの一方が低電源電位線に電気的に接続され、ソース及びドレインの他方が端子25に電気的に接続され、ゲートがトランジスタ32のゲート、トランジスタ34のゲート、トランジスタ35のソース及びドレインの他方、トランジスタ36のソース及びドレインの他方、並びにトランジスタ37のソース及びドレインの他方に電気的に接続される。
なお、以下においては、トランジスタ31のソース及びドレインの他方、トランジスタ32のソース及びドレインの他方、トランジスタ33のゲート、並びにトランジスタ38のゲートが電気的に接続するノードをノードAとし、トランジスタ32のゲート、トランジスタ34のゲート、トランジスタ35のソース及びドレインの他方、トランジスタ36のソース及びドレインの他方、トランジスタ37のソース及びドレインの他方、並びにトランジスタ39のゲートが電気的に接続するノードをノードBとして説明する。
<パルス出力回路の動作例>
上述したパルス出力回路の動作例について図3(B)〜(D)を参照して説明する。なお、ここでは、第1のパルス出力回路20_1の端子21に入力される走査線駆動回路用スタートパルス(GSP)の入力タイミングを制御することで、第1のパルス出力回路20_1、第(k+1)のパルス出力回路20_k+1、及び第(2k+1)のパルス出力回路20_2k+1の端子27から同一タイミングでシフトパルスを出力する場合の動作例について説明する。具体的には、図3(B)は、走査線駆動回路用スタートパルス(GSP)が入力される際の第1のパルス出力回路20_1の各端子に入力される信号の電位、並びにノードA及びノードBの電位を示しており、図3(C)は、第kのパルス出力回路20_kからハイレベルの電位が入力される際の第(k+1)のパルス出力回路20_k+1の各端子に入力される信号の電位、並びにノードA及びノードBの電位を示しており、図3(D)は、第2kのパルス出力回路20_2kからハイレベルの電位が入力される際の第(2k+1)のパルス出力回路20_2k+1の各端子に入力される信号の電位、並びにノードA及びノードBの電位を示している。なお、図3(B)〜(D)では、各端子に入力される信号を括弧書きで付記している。また、それぞれの後段に配設されるパルス出力回路(第2のパルス出力回路20_2、第(k+2)のパルス出力回路20_k+2、第(2k+2)のパルス出力回路20_2k+2)の端子25から出力される信号(Gout2、Goutk+2、Gout2k+2)及び端子27から出力される信号(SRout2=第1のパルス出力回路20_1の端子26の入力信号、SRoutk+2=第(k+1)のパルス出力回路20_k+1の端子26の入力信号、SRout2k+2=第(2k+1)のパルス出力回路20_2k+1の端子26の入力信号)も付記している。なお、図中において、Goutは、パルス出力回路の走査線に対する出力信号を表し、SRoutは、当該パルス出力回路の、前段及び後段のパルス出力回路に対する出力信号を表している。
まず、図3(B)を参照して、第1のパルス出力回路20_1に走査線駆動回路用スタートパルス(GSP)としてハイレベルの電位が入力される場合について説明する。
期間t1において、端子21にハイレベルの電位(高電源電位(Vdd))が入力される。これにより、トランジスタ31、35がオン状態となる。そのため、ノードAの電位がハイレベルの電位(高電源電位(Vdd)からトランジスタ31のしきい値電圧分下降した電位)に上昇し、且つノードBの電位が低電源電位(Vss)に下降する。これに付随して、トランジスタ33、38がオン状態となり、トランジスタ32、34、39がオフ状態となる。以上により、期間t1において、端子27から出力される信号は、端子22に入力される信号となり、端子25から出力される信号は、端子24に入力される信号となる。ここで、期間t1において、端子22及び端子24に入力される信号は、共にロウレベルの電位(低電源電位(Vss))である。そのため、期間t1において、第1のパルス出力回路20_1は、第2のパルス出力回路20_2の端子21、及び画素部において1行目に配設された走査線にロウレベルの電位(低電源電位(Vss))を出力する。
期間t2において、各端子に入力される信号は期間t1から変化しない。そのため、端子25及び端子27から出力される信号も変化せず、共にロウレベルの電位(低電源電位(Vss))を出力する。
期間t3において、端子24にハイレベルの電位(高電源電位(Vdd))が入力される。なお、ノードAの電位(トランジスタ31のソースの電位)は、期間t1においてハイレベルの電位(高電源電位(Vdd)からトランジスタ31のしきい値電圧分下降した電位)まで上昇している。そのため、トランジスタ31はオフ状態となっている。この時、端子24にハイレベルの電位(高電源電位(Vdd))が入力されることで、トランジスタ38のソースとゲートの容量結合によって、ノードAの電位(トランジスタ38のゲートの電位)がさらに上昇する(ブートストラップ動作)。また、当該ブートストラップ動作を行うことによって、端子25から出力される信号が端子24に入力されるハイレベルの電位(高電源電位(Vdd))から下降することがない。そのため、期間t3において、第1のパルス出力回路20_1は、画素部において1行目に配設された走査線にハイレベルの電位(高電源電位(Vdd)=選択信号)を出力する。
期間t4において、端子22にハイレベルの電位(高電源電位(Vdd))が入力される。ここで、ノードAの電位は、ブートストラップ動作によって上昇しているため、端子27から出力される信号が端子22に入力されるハイレベルの電位(高電源電位(Vdd))から下降することがない。そのため、期間t4において、端子27からは、端子22に入力されるハイレベルの電位(高電源電位(Vdd))が出力される。すなわち、第1のパルス出力回路20_1は、第2のパルス出力回路20_2の端子21にハイレベルの電位(高電源電位(Vdd)=シフトパルス)を出力する。また、期間t4において、端子24に入力される信号はハイレベルの電位(高電源電位(Vdd))を維持するため、第1のパルス出力回路20_1から画素部において1行目に配設された走査線に対して出力される信号は、ハイレベルの電位(高電源電位(Vdd)=選択信号)のままである。なお、期間t4における当該パルス出力回路の出力信号には直接関与しないが、端子21にロウレベルの電位(低電源電位(Vss))が入力されるためトランジスタ35はオフ状態となる。
期間t5において、端子24にロウレベルの電位(低電源電位(Vss))が入力される。ここで、トランジスタ38はオン状態を維持する。そのため、期間t5において、第1のパルス出力回路20_1から画素部において1行目に配設された走査線に対して出力される信号は、ロウレベルの電位(低電源電位(Vss))となる。
期間t6において、各端子に入力される信号は期間t5から変化しない。そのため、端子25及び端子27から出力される信号も変化せず、端子25からはロウレベルの電位(低電源電位(Vss))が出力され、端子27からはハイレベルの電位(高電源電位(Vdd)=シフトパルス)が出力される。
期間t7において、端子23にハイレベルの電位(高電源電位(Vdd))が入力される。これにより、トランジスタ37がオン状態となる。そのため、ノードBの電位がハイレベルの電位(高電源電位(Vdd)からトランジスタ37のしきい値電圧分下降した電位)に上昇する。つまり、トランジスタ32、34、39がオン状態となる。また、これに付随して、ノードAの電位がロウレベルの電位(低電源電位(Vss))へと下降する。つまり、トランジスタ33、38がオフ状態となる。以上により、期間t7において、端子25及び端子27から出力される信号は、共に低電源電位(Vss)となる。すなわち、期間t7において、第1のパルス出力回路20_1は、第2のパルス出力回路20_2の端子21、及び画素部において1行目に配設された走査線に低電源電位(Vss)を出力する。
次いで、図3(C)を参照して、第(k+1)のパルス出力回路20_k+1の端子21に第kのパルス出力回路20_kからシフトパルスとしてハイレベルの電位が入力される場合について説明する。
期間t1及び期間t2において、第(k+1)のパルス出力回路20_k+1の動作は、上述した第1のパルス出力回路20_1と同様である。そのため、ここでは前述の説明を援用することとする。
期間t3において、各端子に入力される信号は期間t2から変化しない。そのため、端子25及び端子27から出力される信号も変化せず、共にロウレベルの電位(低電源電位(Vss))を出力する。
期間t4において、端子22及び端子24にハイレベルの電位(高電源電位(Vdd))が入力される。なお、ノードAの電位(トランジスタ31のソースの電位)は、期間t1においてハイレベルの電位(高電源電位(Vdd)からトランジスタ31のしきい値電圧分下降した電位)まで上昇している。そのため、トランジスタ31は、期間t1においてオフ状態となっている。ここで、端子22及び端子24にハイレベルの電位(高電源電位(Vdd))が入力されることで、トランジスタ33のソースとゲート及びトランジスタ38のソースとゲートの容量結合によって、ノードAの電位(トランジスタ33、38のゲートの電位)がさらに上昇する(ブートストラップ動作)。また、当該ブートストラップ動作を行うことによって、端子25及び端子27から出力される信号が端子22及び端子24に入力されるハイレベルの電位(高電源電位(Vdd))から下降することがない。そのため、期間t4において、第(k+1)のパルス出力回路20_k+1は、画素部において(k+1)行目に配設された走査線及び第(k+2)のパルス出力回路20_k+2の端子21にハイレベルの電位(高電源電位(Vdd)=選択信号、シフトパルス)を出力する。
期間t5において、各端子に入力される信号は期間t4から変化しない。そのため、端子25及び端子27から出力される信号も変化せず、ハイレベルの電位(高電源電位(Vdd)=選択信号、シフトパルス)を出力する。
期間t6において、端子24にロウレベルの電位(低電源電位(Vss))が入力される。ここで、トランジスタ38はオン状態を維持する。そのため、期間t6において、第(k+1)のパルス出力回路20_k+1から画素部において(k+1)行目に配設された走査線に対して出力される信号は、ロウレベルの電位(低電源電位(Vss))となる。
期間t7において、端子23にハイレベルの電位(高電源電位(Vdd))が入力される。これにより、トランジスタ37がオン状態となる。そのため、ノードBの電位がハイレベルの電位(高電源電位(Vdd)からトランジスタ37のしきい値電圧分下降した電位)に上昇する。つまり、トランジスタ32、34、39がオン状態となる。また、これに付随して、ノードAの電位がロウレベルの電位(低電源電位(Vss))へと下降する。つまり、トランジスタ33、38がオフ状態となる。以上により、期間t7において、端子25及び端子27から出力される信号は、共に低電源電位(Vss)となる。すなわち、期間t7において、第(k+1)のパルス出力回路20_k+1は、第(k+2)のパルス出力回路20_k+2の端子21、及び画素部において(k+1)行目に配設された走査線に低電源電位(Vss)を出力する。
次いで、図3(D)を参照して、第(2k+1)のパルス出力回路20_2k+1の端子21に第2kのパルス出力回路20_kからシフトパルスとしてハイレベルの電位が入力される場合について説明する。
期間t1乃至期間t3において、第(2k+1)のパルス出力回路20_2k+1の動作は、上述した第(k+1)のパルス出力回路20_k+1と同様である。そのため、ここでは前述の説明を援用することとする。
期間t4において、端子22にハイレベルの電位(高電源電位(Vdd))が入力される。なお、ノードAの電位(トランジスタ31のソースの電位)は、期間t1においてハイレベルの電位(高電源電位(Vdd)からトランジスタ31のしきい値電圧分下降した電位)まで上昇している。そのため、トランジスタ31は、期間t1においてオフ状態となっている。ここで、端子22にハイレベルの電位(高電源電位(Vdd))が入力されることで、トランジスタ33のソースとゲートの容量結合によって、ノードAの電位(トランジスタ33のゲートの電位)がさらに上昇する(ブートストラップ動作)。また、当該ブートストラップ動作を行うことによって、端子27から出力される信号が端子22に入力されるハイレベルの電位(高電源電位(Vdd))から下降することがない。そのため、期間t4において、第(2k+1)のパルス出力回路20_2k+1は、第(2k+2)のパルス出力回路20_2k+2の端子21にハイレベルの電位(高電源電位(Vdd)=シフトパルス)を出力する。なお、期間t4における当該パルス出力回路の出力信号には直接関与しないが、端子21にロウレベルの電位(低電源電位(Vss))が入力されるためトランジスタ35はオフ状態となる。
期間t5において、端子24にハイレベルの電位(高電源電位(Vdd))が入力される。ここで、ノードAの電位は、ブートストラップ動作によって上昇しているため、端子25から出力される信号が端子24に入力されるハイレベルの電位(高電源電位(Vdd))から下降することがない。そのため、期間t5において、端子25からは、端子22に入力されるハイレベルの電位(高電源電位(Vdd))が出力される。すなわち、第(2k+1)のパルス出力回路20_2k+1は、画素部において(2k+1)行目に配設された走査線にハイレベルの電位(高電源電位(Vdd)=選択信号)を出力する。また、期間t5において、端子22に入力される信号はハイレベルの電位(高電源電位(Vdd))を維持するため、第(2k+1)のパルス出力回路20_2k+1から第(2k+2)のパルス出力回路20_2k+2の端子21に対して出力される信号は、ハイレベルの電位(高電源電位(Vdd)=シフトパルス)のままである。
期間t6において、各端子に入力される信号は期間t5から変化しない。そのため、端子25及び端子27から出力される信号も変化せず、共にハイレベルの電位(高電源電位(Vdd)=選択信号、シフトパルス)を出力する。
期間t7において、端子23にハイレベルの電位(高電源電位(Vdd))が入力される。これにより、トランジスタ37がオン状態となる。そのため、ノードBの電位がハイレベルの電位(高電源電位(Vdd)からトランジスタ37のしきい値電圧分下降した電位)に上昇する。つまり、トランジスタ32、34、39がオン状態となる。また、これに付随して、ノードAの電位がロウレベルの電位(低電源電位(Vss))へと下降する。つまり、トランジスタ33、38がオフ状態となる。以上により、期間t7において、端子25及び端子27から出力される信号は、共に低電源電位(Vss)となる。すなわち、期間t7において、第(2k+1)のパルス出力回路20_2k+1は、第(2k+2)のパルス出力回路20_2k+2の端子21、及び画素部において(2k+1)行目に配設された走査線に低電源電位(Vss)を出力する。
図3(B)〜(D)に示すように、第1のパルス出力回路20_1乃至第mのパルス出力回路20_mでは、走査線駆動回路用スタートパルス(GSP)の入力タイミングを制御することで、複数のシフトパルスのシフトを並行して行うことが可能である。具体的には、走査線駆動回路用スタートパルス(GSP)の入力後、第kのパルス出力回路20_kの端子27からシフトパルスが出力されるタイミングと同じタイミングで再度走査線駆動回路用スタートパルス(GSP)を入力することによって、第1のパルス出力回路20_1及び第(k+1)のパルス出力回路20_k+1から同じタイミングでシフトパルスを出力させることが可能である。また、同様に走査線駆動回路用スタートパルス(GSP)を入力することによって、第1のパルス出力回路20_1、第(k+1)のパルス出力回路20_k+1、及び第(2k+1)のパルス出力回路20_2k+1から同じタイミングでシフトパルスを出力させることが可能である。
加えて、第1のパルス出力回路20_1、第(k+1)のパルス出力回路20_k+1、及び第(2k+1)のパルス出力回路20_2k+1は、上記の動作に並行して、それぞれ異なるタイミングで走査線に対する選択信号の供給を行うことが可能である。すなわち、上述した走査線駆動回路は、固有のシフト期間を有するシフトパルスを複数シフトし且つ同一タイミングにおいてシフトパルスが入力された複数のパルス出力回路がそれぞれ異なるタイミングで走査線に対して選択信号を供給することが可能である。
<信号線駆動回路12の構成例>
図4(A)は、図1(A)に示す液晶表示装置が有する信号線駆動回路12の構成例を示す図である。図4(A)に示す信号線駆動回路12は、第1の出力端子乃至第nの出力端子を有するシフトレジスタ120と、画像信号(DATA)を供給する配線と、ソース及びドレインの一方が画像信号(DATA)を供給する配線に電気的に接続され、ソース及びドレインの他方が画素部において1列目に配設された信号線14_1に電気的に接続され、ゲートがシフトレジスタ120の第1の出力端子に電気的に接続されたトランジスタ121_1、乃至、ソース及びドレインの一方が画像信号(DATA)を供給する配線に電気的に接続され、ソース及びドレインの他方が画素部においてn列目に配設された信号線14_nに電気的に接続され、ゲートがシフトレジスタ120の第nの出力端子に電気的に接続されたトランジスタ121_nと、を有する。なお、シフトレジスタ120は、信号線駆動回路用スタートパルス(SSP)としてハイレベルの電位が入力されることをきっかけとしてシフト期間毎に順次第1の出力端子乃至第nの出力端子からハイレベルの電位を出力する機能を有する。すなわち、トランジスタ121_1乃至トランジスタ121_nは、シフト期間毎に順次オン状態となる。
図4(B)は、画像信号(DATA)を供給する配線が供給する画像信号のタイミングの一例を示す図である。図4(B)に示すように、画像信号(DATA)を供給する配線は、期間t4において、1行目に配設された画素用画像信号(data 1)を供給し、期間t5において、(k+1)行目に配設された画素用画像信号(data k+1)を供給し、期間t6において、(2k+1)行目に配設された画素用画像信号(data 2k+1)を供給し、期間t7において、2行目に配設された画素用画像信号(data 2)を供給する。以下、同様に画像信号(DATA)を供給する配線は、特定の行に配設された画素用画像信号を順次供給する。具体的には、s行目(sは、k未満の自然数)に配設された画素用画像信号→k+s行目に配設された画素用画像信号→2k+s行目に配設された画素用画像信号→s+1行目に配設された画素用画像信号という順序で画像信号を供給する。上述した走査線駆動回路及び信号線駆動回路が当該動作を行うことにより、走査線駆動回路が有するパルス出力回路におけるシフト期間毎に画素部に配設された3行の画素に対する画像信号の入力を行うことが可能である。すなわち、上述した走査線駆動回路及び信号線駆動回路が当該動作を行うことにより、m行n列に配設された複数の画素に対して、3種類の画像信号の走査を並行して行うことが可能である。
<バックライトの構成例>
図5は、図1(A)に示す液晶表示装置の画素部10の背後に設けられるバックライトの構成例を示す図である。図5に示すバックライトは、マトリクス状に配設された複数のバックライトユニット40を有する。なお、バックライトユニット40は、赤(R)を呈する光の光源、緑(G)を呈する光の光源、及び青(B)を呈する光の光源を有する。また、複数のバックライトユニット40における光源の点滅は、バックライト制御回路41によって制御される。なお、ここでは、バックライト制御回路41は、m行n列に配設された複数の画素のうちt行n列(ここでは、tは、k/4とする)に配設された画素に対して光を照射するためのバックライトユニット群42毎に、光源の点滅を制御できることとする。すなわち、当該バックライト制御回路41は、1行目乃至t行目用バックライトユニット群〜(2k+3t+1)行目乃至m行目用バックライトユニット群において点灯される光を独立に制御できることとする。さらに、バックライト制御回路41は、バックライトユニット群42に含まれるバックライトユニット40が有する3種の光源のいずれか一を点灯させること、いずれか二つを同時に点灯させること、及び全てを同時に点灯させることが可能であることとする。なお、当該3種の光源の全てを同時に点灯させた場合、バックライトユニット40は、白(W)を呈する光を発光することとする。また、当該光源としては、LED(Light−Emitting Diode)などを適用することが可能である。
<液晶表示装置の動作例>
図6は、上述した液晶表示装置における画像信号の走査と、バックライトが有する1行目乃至t行目用バックライトユニット群〜(2k+3t+1)行目乃至m行目用バックライトユニット群のそれぞれにおいて点灯される光のタイミングとを示す図である。なお、図6において縦軸は画素部における行(1行目乃至m行目)を表し、横軸は時間を表している。上述した液晶表示装置では、1行目に配設された画素〜m行目に配設された画素に対して順次画像信号を入力するのではなく、k行分隔離されて配設された画素に対して順次画像信号を入力する(1行目に配設された画素→k+1行目に配設された画素→2k+1行目に配設された画素→2行目に配設された画素という順序で画像信号を入力する)ことが可能である。これにより、期間T1において、1行目に配設されたn個の画素乃至t行目に配設されたn個の画素に対する青(B)を呈する光の透過を制御するための画像信号の走査、(k+1)行目に配設されたn個の画素乃至(k+t)行目に配設されたn個の画素に対する緑(G)を呈する光の透過を制御するための画像信号の走査、及び(2k+1)行目に配設されたn個の画素乃至(2k+t)行目に配設されたn個の画素に対する赤(R)を呈する光の透過を制御するための画像信号の走査を並行して行うことが可能である。
また、図6に示すように当該液晶表示装置では、期間T2において、1行目乃至t行目用バックライトユニット群において青(B)の光源を点灯させ、且つ(k+1)行目乃至(k+t)行目用バックライトユニット群において緑(G)の光源を点灯させ、且つ(2k+1)行目乃至(2k+t)行目用バックライトユニット群において赤(R)の光源を点灯させることが可能である。なお、期間T2は、(t+1)行目に配設されたn個の画素乃至k行目に配設されたn個の画素に対する青(B)を呈する光の透過を制御するための画像信号の走査、(k+t+1)行目に配設されたn個の画素乃至2k行目に配設されたn個の画素に対する緑(G)を呈する光の透過を制御するための画像信号の走査、及び(2k+t+1)行目に配設されたn個の画素乃至m行目に配設されたn個の画素に対する赤(R)を呈する光の透過を制御するための画像信号の走査が並行して行われる期間である。
なお、図6に示す動作例においては、各画素に対して赤(R)を呈する光の透過を制御するための画像信号の入力〜青(B)を呈する光の照射までが行われることによって画素部に1枚の画像が形成されることとする。すなわち、当該画像は、赤(R)を呈する光、緑(G)を呈する光、及び青(B)を呈する光を用いて形成される。
さらに、図6に示す動作例においては、当該画像に続いて画素部に形成される画像が、赤(R)を呈する光及び緑(G)を呈する光の混色によって形成される有彩色を呈する光、緑(G)を呈する光及び青(B)を呈する光の混色によって形成される有彩色を呈する光、並びに青(B)を呈する光及び赤(R)を呈する光の混色によって形成される有彩色を呈する光を用いて形成される。
<本明細書で開示される液晶表示装置について>
本明細書で開示される液晶表示装置は、画像信号の走査と、特定のバックライトユニット群における光源の点灯とを並行して行うことが可能である。そのため、当該液晶表示装置の各画素に対する画像信号の入力頻度を向上させることなどが可能になる。その結果、フィールドシーケンシャル方式によって表示を行う液晶表示装置において生じるカラーブレイクを抑制し、該液晶表示装置が表示する画質を向上させることが可能である。
また、本明細書で開示される液晶表示装置は、上記の動作を簡便な画素構成でありながら実現することが可能である。具体的には、特許文献1で開示される液晶表示装置の画素には、本明細書で開示される液晶表示装置の画素の構成に加えて、電荷の移動を制御するトランジスタが必要になる。また、該トランジスタのスイッチングを制御するための信号線も別途必要になる。これに対し、本明細書で開示される液晶表示装置の画素構成は、簡便である。すなわち、本明細書で開示される液晶表示装置は、特許文献1で開示される液晶表示装置と比較して画素の開口率を向上させることが可能である。また、画素部に延在する配線数を低減することで各種配線間に生じる寄生容量を低減することが可能である。すなわち、画素部に延在する各種配線の高速駆動が可能となる。
また、図6に示す動作例のようにバックライトを点灯する場合、隣接するバックライトユニット群が異なる色を呈することがない。具体的には、期間T1において画像信号の走査が行われる領域に対して当該走査後にバックライトユニット群を点灯する場合、隣接するバックライトユニット群が異なる色を呈することがない。例えば、期間T1において、(k+1)行目に配設されたn個の画素から(k+t)行目に配設されたn個の画素に対して緑(G)を呈する光の透過を制御するための画像信号の走査が終了した後に(k+1)行目乃至(k+t)行目用バックライトユニット群において緑(G)の光源を点灯させる際に、(3t+1)行目乃至k行目用バックライトユニット群及び(k+t+1)行目乃至(k+2t)行目用バックライトユニット群においては、緑(G)の光源が点灯される又は点灯自体が行われない(赤(R)、青(B)の光源が点灯されることがない)。そのため、特定の色の画像情報が入力された画素を、当該特定の色と異なる色を呈する光が透過する確率を低減することが可能である。
また、図6に示す動作例のように、液晶表示装置が表示する画像の中にバックライトユニットが有する3つの光源のいずれか2つを異なる組み合わせで順次点灯することで形成される画像を含む場合、当該液晶表示装置の表示輝度の向上を図ることが可能である。また、バックライトユニットが有する複数の光源のそれぞれの点灯期間を長期間確保することで、液晶表示装置の表示色調の細分化を図る(表示する色の濃淡などをより細かく表現する)ことが可能である。
<変形例>
上述した液晶表示装置は、本発明の一態様であり、当該液晶表示装置と異なる点を有する液晶表示装置も本発明には含まれる。
例えば、上述した液晶表示装置においては、画素部10を3つの領域に分割し、該3つの領域に並行して画像信号を供給する構成について示したが、本発明の液晶表示装置は、当該構成に限定されない。すなわち、本発明の液晶表示装置では、画素部10を3つ以外の複数の領域に分割し、該複数の領域に並行して画像信号を供給する構成とすることが可能である。なお、当該領域数を変化させる場合、当該領域数に応じて走査線駆動回路用クロック信号及びパルス幅制御信号等を設定する必要があることを付記する。
また、上述した液晶表示装置においては、液晶素子に印加される電圧を保持するための容量素子が設けられる構成(図1(B)参照)について示したが、当該容量素子を設けない構成とすることも可能である。この場合、画素の開口率を向上させることが可能である。また、画素部に延在する容量配線を削除することができるため、画素部に延在する各種配線の高速駆動が可能となる。
また、パルス出力回路として、図3(A)に示したパルス出力回路に、ソース及びドレインの一方が高電源電位線に電気的に接続され、ソース及びドレインの他方がトランジスタ32のゲート、トランジスタ34のゲート、トランジスタ35のソース及びドレインの他方、トランジスタ36のソース及びドレインの他方、トランジスタ37のソース及びドレインの他方、並びにトランジスタ39のゲートに電気的に接続され、ゲートがリセット端子(Reset)に電気的に接続されたトランジスタ50を付加した構成(図7(A)参照)を適用することが可能である。なお、当該リセット端子には、画素部に1枚の画像が形成された後の期間においてハイレベルの電位が入力され、その他の期間においてはロウレベルの電位が入力される。なお、トランジスタ50は、ハイレベルの電位が入力されることでオン状態となるトランジスタである。これにより、各ノードの電位を初期化することができるので、誤動作を防止することが可能となる。なお、当該初期化を行う場合には、画素部に1枚の画像が形成される期間後に初期化期間を設ける必要があることを付記する。また、図9を参照して後述するが、画素部に1枚の画像を形成する期間後にバックライトを消灯する期間を設ける場合、当該消灯する期間において当該初期化を行うことが可能である。
また、パルス出力回路として、図3(A)に示したパルス出力回路に、ソース及びドレインの一方がトランジスタ31のソース及びドレインの他方並びにトランジスタ32のソース及びドレインの他方に電気的に接続され、ソース及びドレインの他方がトランジスタ33のゲート及びトランジスタ38のゲートに電気的に接続され、ゲートが高電源電位線に電気的に接続されたトランジスタ51を付加した構成(図7(B)参照)を適用することも可能である。なお、トランジスタ51は、ノードAの電位がハイレベルの電位となる期間(図3(B)〜(D)に示した期間t1〜期間t6)においてオフ状態となる。そのため、トランジスタ51を付加した構成とすることで、期間t1〜t6において、トランジスタ33のゲート及びトランジスタ38のゲートと、トランジスタ31のソース及びドレインの他方並びにトランジスタ32のソース及びドレインの他方との電気的な接続を遮断することが可能となる。これにより、期間t1〜期間t6に含まれる期間において、当該パルス出力回路で行われるブートストラップ動作時の負荷を低減することが可能である。
また、パルス出力回路として、図7(B)に示したパルス出力回路に、ソース及びドレインの一方がトランジスタ33のゲート並びにトランジスタ51のソース及びドレインの他方に電気的に接続され、ソース及びドレインの他方がトランジスタ38のゲートに電気的に接続され、ゲートが高電源電位線に電気的に接続されたトランジスタ52を付加した構成(図8(A)参照)を適用することも可能である。なお、上述したようにトランジスタ52を設けることによって、当該パルス出力回路で行われるブートストラップ動作時の負荷を低減することが可能である。特に、当該パルス出力回路がトランジスタ33のソースとゲートとの容量結合のみによってノードAの電位を上昇させる場合(図3(D)参照)、における負荷の低減による効果が大きい。
また、パルス出力回路として、図8(A)に示したパルス出力回路からトランジスタ51を削除し、且つソース及びドレインの一方がトランジスタ31のソース及びドレインの他方、トランジスタ32のソース及びドレインの他方、並びにトランジスタ52のソース及びドレインの一方に電気的に接続され、ソース及びドレインの他方がトランジスタ33のゲートに電気的に接続され、ゲートが高電源電位線に電気的に接続されたトランジスタ53を付加した構成(図8(B)参照)を適用することも可能である。なお、上述したようにトランジスタ53を設けることによって、当該パルス出力回路で行われるブートストラップ動作時の負荷を低減することが可能である。また、当該パルス出力回路に生じる不正パルスが、トランジスタ33、38のスイッチングに与える影響を軽減することが可能である。
また、上述した液晶表示装置においては、バックライトユニットとして赤(R)、緑(G)、青(B)のいずれか一の光を発光する3種の光源を横に直線的に並べる構成(図5参照)について示したが、バックライトユニットの構成は、当該構成に限定されない。例えば、当該3種の光源を三角形配置しても良いし、当該3種の光源を縦に直線的に並べてもよいし、赤(R)を呈する光の光源のみを有するバックライトユニット、緑(G)を呈する光の光源のみを有するバックライトユニット、及び青(B)を呈する光の光源のみを有するバックライトユニットを別途設けても良い。また、上述した液晶表示装置においては、バックライトとして直下型方式のバックライトを適用する構成(図5参照)について示したが、当該バックライトとしてエッジライト方式のバックライトを適用することも可能である。
また、上述した液晶表示装置においては、赤(R)の光源の点灯→緑(G)の光源の点灯→青(B)の光源の点灯の順、又は赤(R)及び緑(G)の光源の点灯→緑(G)及び青(B)の光源の点灯→青(B)及び赤(R)の光源の点灯の順でバックライトユニット群が有する光源が点灯することで画素部に1枚の画像が形成される構成について示したが(図6参照)、1枚の画像を形成するためのバックライトユニット群が有する光源の点灯順は特定の順番に限定されない。すなわち、上述した光源の点灯順は、適宜並び変えることが可能である。また、視感度の低い青(B)を呈する光が他の色を呈する光よりも長期間点灯されるように制御することなども可能である。
また、上述した液晶表示装置においては、画像信号の走査及び特定のバックライトユニット群における光源の点灯を連続的に行う構成(図6参照)について示したが、液晶表示装置の動作は、当該構成に限定されない。例えば、画素部において1枚の画像が形成される期間の前後に、画像信号の走査及び特定のバックライトユニット群における光源の点灯が行われない期間を設ける構成とすることが可能である(図9参照)。これにより、当該液晶表示装置において生じるカラーブレイクを抑制し、該液晶表示装置の表示画質を向上させることが可能である。なお、図9においては、画像信号の走査及び特定のバックライトユニット群における光源の点灯を行わない構成について例示しているが、各画素に対して光を透過させないための画像信号を走査する構成とすることも可能である。
また、上述した液晶表示装置においては、画素部の特定の領域毎にバックライトユニットが有する3つの光源の1つ又は2つを点灯することで形成される光を用いて画素部に画像を形成する構成(図6参照)について示したが、バックライトユニットが有する3つの光源のすべてが点灯することで形成される光を用いて画素部に画像を形成する構成(図10参照)とすることも可能である。この場合、液晶表示装置の表示輝度をさらに向上させること及び表示色調をさらに細分化させることが可能である。なお、図10に示す動作例においては、画像が、赤(R)を呈する光の透過を制御するための画像信号の走査〜バックライトユニット群における赤(R)の光源、緑(G)の光源、及び青(B)の光源の同時点灯までの動作によって形成され、当該画像に続く画像が、赤(R)を呈する光及び緑を呈する光の混色によって形成される有彩色を呈する光の透過を制御するための画像信号の走査〜バックライトユニット群における赤(R)の光源、緑(G)の光源、及び青(B)の光源の同時点灯までの動作によって形成されることとする。
また、上述した液晶表示装置においては、バックライトとして赤(R)、緑(G)、青(B)のいずれか一を呈する光の発光する3種の光源を組み合わせて用いる構成について示したが、本発明の液晶表示装置は、当該構成に限定されない。すなわち、本発明の液晶表示装置では、任意の色を呈する光の光源を組み合わせてバックライトを構成することが可能である。例えば、赤(R)、緑(G)、青(B)、白(W)、若しくは赤(R)、緑(G)、青(B)、黄(Y)を呈する光の4種の光源を組み合わせて用いること、又はシアン(C)、マゼンタ(M)、イエロー(Y)を呈する光の3種の光源を組み合わせて用いることなどが可能である。なお、バックライトユニットが白(W)を呈する光を発光する光源を有する場合、当該光源は発光効率が高いため、バックライトユニットの消費電力を低減することが可能である。また、バックライトユニットが補色の関係にある光の2種の光源を有する場合(例えば、青(B)と黄(Y)の光源を有する場合)、当該2種の光源が発光する光を混色することで白(W)を呈する光を形成することも可能である。さらに、淡色の赤(R)、緑(G)、及び青(B)、並びに濃色の赤(R)、緑(G)、及び青(B)の6種の光源を組み合わせて用いること、又は赤(R)、緑(G)、青(B)、シアン(C)、マゼンタ(M)、イエロー(Y)の6種の光源を組み合わせて用いることなども可能である。このように、より多種の光源を組み合わせて用いることで、当該液晶表示装置において表現できる色域を拡大し、画質を向上させることが可能である。
なお、変形例として述べた構成の複数を、図1〜図6を参照して説明した液晶表示装置に対して適用することも可能である。
<具体例>
以下では、上述した液晶表示装置の具体的な構成について説明する。
<トランジスタの具体例>
まず、上述した液晶表示装置の画素部又は各種回路に用いられるトランジスタの具体例について図11を参照して説明する。なお、当該液晶表示装置において、画素部及び各種回路のそれぞれに設けられるトランジスタは、同一構成を有するトランジスタを適用してもよいし、それぞれ毎に異なる構成を有するトランジスタを適用してもよい。
図11(A)に示すトランジスタ2450においては、基板2400上にゲート層2401が形成され、ゲート層2401上にゲート絶縁層2402が形成され、ゲート絶縁層2402上に半導体層2403が形成され、ゲート絶縁層2402及び半導体層2403上にソース層2405a及びドレイン層2405bが形成されている。また、半導体層2403、ソース層2405a、及びドレイン層2405b上に絶縁層2407が形成されている。また、絶縁層2407上に保護絶縁層2409を形成してもよい。トランジスタ2450は、ボトムゲート構造のトランジスタの一つである。
図11(B)に示すトランジスタ2460においては、基板2400上にゲート層2401が形成され、ゲート層2401上にゲート絶縁層2402が形成され、ゲート絶縁層2402上にソース層2405a及びドレイン層2405bが形成され、ゲート絶縁層2402、ソース層2405a、及びドレイン層2405b上に半導体層2403が形成されている。また、半導体層2403、ソース層2405a、及びドレイン層2405b上に絶縁層2407が形成されている。また、絶縁層2407上に保護絶縁層2409を形成してもよい。トランジスタ2460は、ボトムゲート構造のトランジスタの一つである。
図11(C)に示すトランジスタ2470においては、基板2400上に下地層2436が形成され、下地層2436上に半導体層2403が形成され、半導体層2403及び下地層2436上にソース層2405a及びドレイン層2405bが形成され、半導体層2403、ソース層2405a、及びドレイン層2405b上にゲート絶縁層2402が形成され、ゲート絶縁層2402上にゲート層2401が形成されている。また、ゲート層2401上に保護絶縁層2409を形成してもよい。トランジスタ2470は、トップゲート構造のトランジスタの一つである。
図11(D)に示すトランジスタ2480においては、基板2400上に下地層2436が形成され、下地層2436上にソース層2405a及びドレイン層2405bが形成され、下地層2436、ソース層2405a、及びドレイン層2405b上に半導体層2403が形成され、半導体層2403、ソース層2405a、及びドレイン層2405b上にゲート絶縁層2402が形成され、ゲート絶縁層2402上にゲート層2401が形成されている。また、ゲート層2401上に保護絶縁層2409を形成してもよい。トランジスタ2480は、トップゲート構造のトランジスタの一つである。
なお、基板2400としては、半導体基板(例えば単結晶基板又はシリコン基板)、SOI基板、ガラス基板、石英基板、表面に絶縁層が設けられた導電性基板、又はプラスチック基板、貼り合わせフィルム、繊維状の材料を含む紙、若しくは基材フィルムなどの可撓性基板などがある。ガラス基板の一例としては、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス、又はソーダライムガラスなどがある。可撓性基板の一例としては、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルサルフォン(PES)に代表されるプラスチック、又はアクリル等の可撓性を有する合成樹脂などがある。
また、ゲート層2401としては、アルミニウム(Al)、銅(Cu)、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、クロム(Cr)、ネオジム(Nd)、スカンジウム(Sc)から選ばれた元素、上述した元素を成分とする合金、または上述した元素を成分とする窒化物を適用することができる。また、これらの材料の積層構造を適用することもできる。
また、ゲート絶縁層2402としては、酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、酸化タンタル、酸化ガリウムなどの絶縁体を適用することができる。また、これらの材料の積層構造を適用することもできる。なお、酸化窒化シリコンとは、その組成として、窒素よりも酸素の含有量が多いものであり、濃度範囲として酸素が55〜65原子%、窒素が1〜20原子%、シリコンが25〜35原子%、水素が0.1〜10原子%の範囲において、合計100原子%となるように各元素を任意の濃度で含むものをいう。また、窒化酸化シリコン膜とは、その組成として、酸素よりも窒素の含有量が多いものであり、濃度範囲として酸素が15〜30原子%、窒素が20〜35原子%、Siが25〜35原子%、水素が15〜25原子%の範囲において、合計100原子%となるように各元素を任意の濃度で含むものをいう。
また、半導体層2403としては、シリコン(Si)若しくはゲルマニウム(Ge)などの周期表第14族元素を主構成元素とする材料、シリコンゲルマニウム(SiGe)若しくはガリウムヒ素(GaAs)などの化合物、酸化亜鉛(ZnO)若しくはインジウム(In)及びガリウム(Ga)を含む酸化亜鉛などの酸化物、又は半導体特性を示す有機化合物などの半導体材料を適用することができる。また、これらの半導体材料からなる層の積層構造を適用することもできる。
さらに、半導体層2403としてシリコン(Si)を適用する場合、当該半導体層2403の結晶状態は限定されない。すなわち、アモルファスシリコン、微結晶シリコン、多結晶シリコン、及び単結晶シリコンのいずれかを半導体層2403として適用することが可能である。なお、微結晶シリコンは、そのラマンスペクトルが単結晶シリコンを示す520cm−1よりも低波数側に、シフトしている。即ち、単結晶シリコンを示す520cm−1とアモルファスシリコンを示す480cm−1の間に微結晶シリコンのラマンスペクトルのピークがある。また、未結合手(ダングリングボンド)を終端するため水素またはハロゲンを少なくとも1原子%またはそれ以上含んでいる。さらに、ヘリウム、アルゴン、クリプトン、またはネオンなどの希ガス元素を含ませて格子歪みをさらに助長させることで、安定性が増し良好な微結晶半導体が得られる。
また、半導体層2403として酸化物(酸化物半導体)を適用する場合、少なくともIn、Ga、Sn、Zn、Al、Mg、Hf及びランタノイドから選ばれた一種以上の元素を含有する。例えば、四元系金属酸化物であるIn−Sn−Ga−Zn−O系、三元系金属酸化物であるIn−Ga−Zn−O系、In−Sn−Zn−O系、In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O系、In−Hf−Zn−O系、In−La−Zn−O系、In−Ce−Zn−O系、In−Pr−Zn−O系、In−Nd−Zn−O系、In−Pm−Zn−O系、In−Sm−Zn−O系、In−Eu−Zn−O系、In−Gd−Zn−O系、In−Tb−Zn−O系、In−Dy−Zn−O系、In−Ho−Zn−O系、In−Er−Zn−O系、In−Tm−Zn−O系、In−Yb−Zn−O系、In−Lu−Zn−O系、二元系金属酸化物であるIn−Ga−O系、In−Zn−O系、Sn−Zn−O系、Al−Zn−O系、Zn−Mg−O系、Sn−Mg−O系、In−Mg−O系、または単元系金属酸化物であるIn−O系、Sn−O系、Zn−O系などを用いることができる。また、上記酸化物半導体にSiOを含んでもよい。ここで、例えば、In−Ga−Zn−O系酸化物半導体とは、少なくともInとGaとZnを含む酸化物であり、その組成比に特に制限はない。また、InとGaとZn以外の元素を含んでもよい。
また、酸化物半導体として、化学式InMO(ZnO)(m>0)で表記される薄膜を用いることができる。ここで、Mは、Ga、Al、MnおよびCoから選ばれた一または複数の金属元素を示す。例えばMとして、Ga、Ga及びAl、Ga及びMn、またはGa及びCoなどを選択することができる。
また、酸化物半導体としてIn−Zn−O系の材料を用いる場合、用いるターゲットの組成比は、原子数比で、In:Zn=50:1〜1:2(モル数比に換算するとIn:ZnO=25:1〜1:4)、好ましくはIn:Zn=20:1〜1:1(モル数比に換算するとIn:ZnO=10:1〜1:2)、さらに好ましくはIn:Zn=1.5:1〜15:1(モル数比に換算するとIn:ZnO=3:4〜15:2)とする。例えば、In−Zn−O系酸化物半導体の形成に用いるターゲットは、原子数比がIn:Zn:O=X:Y:Zのとき、Z>1.5X+Yとする。
また、ソース層2405a及びドレイン層2405bとしては、アルミニウム(Al)、銅(Cu)、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、クロム(Cr)、ネオジム(Nd)、スカンジウム(Sc)から選ばれた元素、上述した元素を成分とする合金、または上述した元素を成分とする窒化物を適用することができる。また、これらの材料の積層構造を適用することもできる。
また、ソース層2405a及びドレイン層2405b(これらと同じ層で形成される配線層を含む)となる導電膜は導電性の金属酸化物で形成しても良い。導電性の金属酸化物としては酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウム酸化スズ(In―SnO、ITOと略記する)、酸化インジウム酸化亜鉛(In―ZnO)またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用いることができる。
なお、絶縁層2407としては、酸化シリコン、酸化窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウムなどの絶縁体を適用することができる。また、これらの材料の積層構造を適用することもできる。
また、保護絶縁層2409としては、窒化シリコン、窒化アルミニウム、窒化酸化シリコン、窒化酸化アルミニウムなどの絶縁体を適用することができる。また、これらの材料の積層構造を適用することもできる。
また、下地層2436としては、酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、酸化タンタル、酸化ガリウムなどの絶縁体を適用することができる。また、これらの材料の積層構造を適用することもできる。
なお、半導体層2403として酸化物半導体を適用する場合、該酸化物半導体に接する絶縁層(ここでは、ゲート絶縁層2402、絶縁層2407、下地層2436が相当する)としては、第13族元素および酸素を含む絶縁材料を用いることが好ましい。酸化物半導体材料には第13族元素を含むものが多く、第13族元素を含む絶縁材料は酸化物半導体との相性が良く、これを酸化物半導体に接する絶縁層に用いることで、酸化物半導体との界面の状態を良好に保つことができる。
第13族元素を含む絶縁材料とは、絶縁材料に一または複数の第13族元素を含むことを意味する。第13族元素を含む絶縁材料としては、例えば、酸化ガリウム、酸化アルミニウム、酸化アルミニウムガリウム、酸化ガリウムアルミニウムなどがある。ここで、酸化アルミニウムガリウムとは、ガリウムの含有量(原子%)よりアルミニウムの含有量(原子%)が多いものを示し、酸化ガリウムアルミニウムとは、ガリウムの含有量(原子%)がアルミニウムの含有量(原子%)以上のものを示す。
例えば、ガリウムを含有する酸化物半導体層に接して絶縁層を形成する場合に、絶縁層に酸化ガリウムを含む材料を用いることで酸化物半導体層と絶縁層の界面特性を良好に保つことができる。例えば、酸化物半導体層と酸化ガリウムを含む絶縁層とを接して設けることにより、酸化物半導体層と絶縁層の界面における水素のパイルアップを低減することができる。なお、絶縁層に酸化物半導体の成分元素と同じ族の元素を用いる場合には、同様の効果を得ることが可能である。例えば、酸化アルミニウムを含む材料を用いて絶縁層を形成することも有効である。なお、酸化アルミニウムは、水を透過させにくいという特性を有しているため、当該材料を用いることは、酸化物半導体層への水の侵入防止という点においても好ましい。
また、半導体層2403として酸化物半導体を適用する場合、該酸化物半導体に接する絶縁層は、酸素雰囲気下による熱処理や、酸素ドープなどにより、絶縁材料を化学量論的組成比より酸素が多い状態とすることが好ましい。酸素ドープとは、酸素をバルクに添加することをいう。なお、当該バルクの用語は、酸素を薄膜表面のみでなく薄膜内部に添加することを明確にする趣旨で用いている。また、酸素ドープには、プラズマ化した酸素をバルクに添加する酸素プラズマドープが含まれる。また、酸素ドープは、イオン注入法またはイオンドーピング法を用いて行ってもよい。
例えば、当該絶縁層として酸化ガリウムを用いた場合、酸素雰囲気下による熱処理や、酸素ドープを行うことにより、酸化ガリウムの組成をGa(X=3+α、0<α<1)とすることができる。
また、当該絶縁層として酸化アルミニウムを用いた場合、酸素雰囲気下による熱処理や、酸素ドープを行うことにより、酸化アルミニウムの組成をAl(X=3+α、0<α<1)とすることができる。
また、当該絶縁層として酸化ガリウムアルミニウム(酸化アルミニウムガリウム)を用いた場合、酸素雰囲気下による熱処理や、酸素ドープを行うことにより、酸化ガリウムアルミニウム(酸化アルミニウムガリウム)の組成をGaAl2−X3+α(0<X<2、0<α<1)とすることができる。
酸素ドープ処理を行うことにより、化学量論的組成比より酸素が多い領域を有する絶縁層を形成することができる。このような領域を備える絶縁層と酸化物半導体層が接することにより、絶縁層中の過剰な酸素が酸化物半導体層に供給され、酸化物半導体層中、または酸化物半導体層と絶縁層の界面における酸素不足欠陥を低減し、酸化物半導体層をI型化またはI型に限りなく近い酸化物半導体とすることができる。
なお、半導体層2403として酸化物半導体を適用する場合において、半導体層2403に接する絶縁層のうち、上層に位置する絶縁層及び下層に位置する絶縁層の一方のみを化学量論的組成比より酸素が多い領域を有する絶縁層とすることもできるが、両方の絶縁層を化学量論的組成比より酸素が多い領域を有する絶縁層とすることが好ましい。化学量論的組成比より酸素が多い領域を有する絶縁層を、半導体層2403に接する絶縁層の、上層及び下層に位置する絶縁層に用い、半導体層2403を挟む構成とすることで、上記効果をより高めることができる。
また、半導体層2403として酸化物半導体を適用する場合において、半導体層2403の上層または下層に用いる絶縁層は、上層と下層で同じ構成元素を有する絶縁層としても良いし、異なる構成元素を有する絶縁層としても良い。例えば、上層と下層とも、組成がGa(X=3+α、0<α<1)の酸化ガリウムとしても良いし、上層と下層の一方を組成がGa(X=3+α、0<α<1)の酸化ガリウムとし、他方を組成がAl(X=3+α、0<α<1)の酸化アルミニウムとしても良い。
また、半導体層2403として酸化物半導体を適用する場合において、半導体層2403に接する絶縁層は、化学量論的組成比より酸素が多い領域を有する絶縁層の積層としても良い。例えば、半導体層2403の上層に組成がGa(X=3+α、0<α<1)の酸化ガリウムを形成し、その上に組成がGaAl2−X3+α(0<X<2、0<α<1)の酸化ガリウムアルミニウム(酸化アルミニウムガリウム)を形成してもよい。なお、半導体層2403の下層を、化学量論的組成比より酸素が多い領域を有する絶縁層の積層としても良いし、半導体層2403の上層及び下層の両方を、化学量論的組成比より酸素が多い領域を有する絶縁層の積層としても良い。
また、半導体層2403として酸化物半導体を適用する場合、トランジスタが光の照射によって劣化することがある。具体的には、光負バイアス試験後のトランジスタのしきい値電圧がマイナスシフトするなどの劣化が生じることがある。なお、光負バイアス試験とは、トランジスタが形成されている基板の温度(基板温度)を一定に維持し、トランジスタのソース及びドレインを同電位とした状態で光を照射しながら、ゲートにソース及びドレインよりも低い電位を一定時間印加する試験である。そのため、半導体層2403として酸化物半導体を適用する場合、半導体層2403に対して光が照射されないように遮光層などを設けることが好ましい。
<画素レイアウトの具体例>
次いで、上述した液晶表示装置の画素のレイアウトの具体例について図12(A)、(B)、図13を参照して説明する。なお、図12(A)は、図1(B)に示した画素のレイアウトの上面図を示す図であり、図12(B)は、図12(A)上に示した画素上に設けられる遮蔽層242を含んだレイアウトを示す図であり、図13は、図12(A)、(B)に示すA−B線における断面図を示す図である。なお、図12(A)、(B)においては、液晶層、対向電極などの構成は割愛している。以下、具体的な構造について図13を参照して説明する。
トランジスタ16は、基板220上に設けられた導電層222と、導電層222上に設けられた絶縁層223と、導電層222上に絶縁層223を介して設けられた半導体層224と、半導体層224の一端上に設けられた導電層225aと、半導体層224の他端上に設けられた導電層225bと、を有する。なお、導電層222は、ゲート層として機能し、絶縁層223は、ゲート絶縁層として機能し、導電層225a及び導電層225bの一方はソース層、他方はドレイン層として機能する。
容量素子17は、基板220上に設けられた導電層226と、導電層226上に設けられた絶縁層227と、導電層226上に絶縁層227を介して設けられた導電層228と、を有する。なお、導電層226は、容量素子17の一方の電極として機能し、絶縁層227は、容量素子17の誘電体として機能し、導電層228は、容量素子17の他方の電極として機能する。また、導電層226は、導電層222と同一材料からなり、絶縁層227は、絶縁層223と同一材料からなり、導電層228は、導電層225a及び導電層225bと同一材料からなる。また、導電層226は、導電層225bと電気的に接続されている。
なお、トランジスタ16及び容量素子17上には、絶縁層229が設けられている。
液晶素子18は、絶縁層229上に設けられた透明導電層231と、対向基板240上に設けられた透明導電層241と、透明導電層231と透明導電層241に挟持された液晶層250と、を有する。なお、透明導電層231は、液晶素子18の画素電極として機能し、透明導電層241は、液晶素子18の対向電極として機能する。また、透明導電層231は、導電層225b及び導電層228と電気的に接続されている。
なお、透明導電層231と液晶層250の間、または透明導電層241と液晶層250の間に、配向膜を適宜設けても良い。配向膜は、ポリイミド、ポリビニルアルコールなどの有機樹脂を用いて形成することができ、その表面には、ラビングなどの、液晶分子を一定方向に配列させるための配向処理が施されている。ラビングは、配向膜に接するように、ナイロンなどの布を巻いたローラーを回転させて、上記配向膜の表面を一定方向に擦ることで、行うことができる。なお、酸化珪素などの無機材料を用い、配向処理を施すことなく、蒸着法で配向特性を有する配向膜を直接形成することも可能である。
また、液晶層250を形成するために行われる液晶の注入は、ディスペンサ式(滴下式)を用いても良いし、ディップ式(汲み上げ式)を用いていても良い。
なお、対向基板240上には、画素間における液晶の配向の乱れに起因するディスクリネーションが視認されるのを防ぐため、又は、拡散した光が隣接する複数の画素に並行して入射するのを防ぐために、光を遮蔽することができる遮蔽層242が設けられている。遮蔽層242には、カーボンブラック、二酸化チタンよりも酸化数が小さい低原子価酸化チタンなどの黒色顔料を含む有機樹脂を用いることができる。また、クロムを用いた膜で、遮蔽層242を形成することも可能である。
特に、トランジスタ16の半導体層224として酸化物半導体が適用される場合、図13に示す構成は以下の点で好ましい。上述したように、半導体層として酸化物半導体が適用されたトランジスタは、光照射によって劣化することがある。これに対し、図13に示すトランジスタ16は、少なくとも導電層222、225a、225b及び遮蔽層242によって半導体層224を遮光することが可能である。そのため、トランジスタ16の信頼性を向上させることが可能である。
透明導電層231及び透明導電層241は、例えば、酸化珪素を含む酸化インジウムスズ(ITSO)、酸化インジウムスズ(ITO)、酸化亜鉛(ZnO)、酸化インジウム亜鉛(IZO)、ガリウムを添加した酸化亜鉛(GZO)などの透光性を有する導電材料を用いることができる。
なお、図13では、透明導電層231と透明導電層241の間に液晶層250が挟持される構造を有する液晶素子を例に挙げて説明したが、本発明の一態様に係る液晶表示装置はこの構成に限定されない。IPS型の液晶素子やブルー相を示す液晶を用いた液晶素子のように、一対の電極が共に一の基板に形成されていても良い。特に、ブルー相を示す液晶を用いた液晶素子は応答速度が速いため、高速駆動が要求されるフィールドシーケンシャル方式によって表示を行う液晶表示装置が有する液晶素子として好適である。
<液晶表示装置の具体例>
次いで、液晶表示装置のパネルの具体例について、図14を用いて説明する。図14(A)は、基板4001と対向基板4006とをシール材4005によって接着させたパネルの上面図であり、図14(B)は、図14(A)のC−D線における断面図に相当する。
基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲むように、シール材4005が設けられている。また、画素部4002、走査線駆動回路4004の上に対向基板4006が設けられている。よって、画素部4002と走査線駆動回路4004は、基板4001とシール材4005と対向基板4006とによって、液晶4007と共に封止されている。
また、基板4001上のシール材4005によって囲まれている領域とは異なる領域に、信号線駆動回路4003が形成された基板4021が、実装されている。図14(B)では、信号線駆動回路4003に含まれるトランジスタ4009を例示している。
また、基板4001上に設けられた画素部4002、走査線駆動回路4004は、トランジスタを複数有している。図14(B)では、画素部4002に含まれるトランジスタ4010、トランジスタ4022を例示している。
また、液晶素子4011が有する画素電極4030は、トランジスタ4010と電気的に接続されている。そして、液晶素子4011の対向電極4031は、対向基板4006に形成されている。画素電極4030と対向電極4031と液晶4007とが重なっている部分が、液晶素子4011に相当する。
また、スペーサ4035が、画素電極4030と対向電極4031との間の距離(セルギャップ)を制御するために設けられている。なお、図14(B)では、スペーサ4035が、絶縁膜をパターニングすることで形成されている場合を例示しているが、球状スペーサを用いていても良い。
また、信号線駆動回路4003、走査線駆動回路4004、画素部4002に与えられる各種信号及び電位は、引き回し配線4014及び引き回し配線4015を介して、接続端子4016から供給されている。接続端子4016は、FPC4018が有する端子と、異方性導電膜4019を介して電気的に接続されている。
なお、基板4001、対向基板4006、基板4021には、ガラス、セラミックス、プラスチックを用いることができる。プラスチックには、FRP(Fiberglass−Reinforced Plastics)板、PVF(ポリビニルフルオライド)フィルム、ポリエステルフィルムまたはアクリル樹脂フィルムなどが含まれる。
但し、液晶素子4011からの光の取り出し方向に位置する基板には、ガラス板、プラスチック、ポリエステルフィルムまたはアクリルフィルムのような透光性を有する材料を用いる。
図15は、本発明の一態様に係る液晶表示装置の構造を示す、斜視図の一例である。図15に示す液晶表示装置は、画素部を有するパネル1601と、第1の拡散板1602と、プリズムシート1603と、第2の拡散板1604と、導光板1605と、バックライトパネル1607と、回路基板1608と、信号線駆動回路の形成された基板1611とを有している。
パネル1601と、第1の拡散板1602と、プリズムシート1603と、第2の拡散板1604と、導光板1605と、バックライトパネル1607とは、順に積層されている。バックライトパネル1607は、複数のバックライトユニットで構成されたバックライト1612を有している。導光板1605内部に拡散されたバックライト1612からの光は、第1の拡散板1602、プリズムシート1603及び第2の拡散板1604によって、パネル1601に照射される。
なお、ここでは、第1の拡散板1602と第2の拡散板1604とを用いているが、拡散板の数はこれに限定されず、単数であっても3以上であっても良い。そして、拡散板は導光板1605とパネル1601の間に設けられていれば良い。よって、プリズムシート1603よりもパネル1601に近い側にのみ拡散板が設けられていても良いし、プリズムシート1603よりも導光板1605に近い側にのみ拡散板が設けられていても良い。
また、プリズムシート1603は、図15に示した断面が鋸歯状の形状に限定されず、導光板1605からの光をパネル1601側に集光できる形状を有していれば良い。
回路基板1608には、パネル1601に入力される各種信号を生成する回路、またはこれら信号に処理を施す回路などが設けられている。そして、図15では、回路基板1608とパネル1601とが、COFテープ1609を介して接続されている。また、信号線駆動回路の形成された基板1611が、COF(Chip On Film)法を用いてCOFテープ1609に接続されている。
図15では、バックライト1612の駆動を制御する制御系の回路が回路基板1608に設けられており、該制御系の回路とバックライトパネル1607とがFPC1610を介して接続されている例を示している。ただし、上記制御系の回路はパネル1601に形成されていても良く、この場合はパネル1601とバックライトパネル1607とがFPCなどにより接続されるようにする。
<液晶表示装置用基板の具体例>
次いで、上述した液晶表示装置において用いられる、基板の具体例について図16、図17を参照して説明する。
まず、作製基板6200上に、剥離層6201を介して、トランジスタや層間絶縁膜、配線、画素電極など、素子基板として必要な要素を含む被剥離層6116を形成する。
作製基板6200としては、石英基板、サファイア基板、セラミック基板や、ガラス基板、金属基板などを用いることができる。なお、これら基板は、可撓性を明確に表さない程度に厚みのあるものを使用することで、精度良くトランジスタなどの素子を形成することができる。可撓性を明確に表さない程度とは、通常液晶ディスプレイを作製する際に使用されているガラス基板の弾性率程度、またはより弾性率が大きいことを言う。
剥離層6201は、スパッタリング法やプラズマCVD法、塗布法、印刷法等により、タングステン(W)、モリブデン(Mo)、チタン(Ti)、タンタル(Ta)、ニオブ(Nb)、ニッケル(Ni)、コバルト(Co)、ジルコニウム(Zr)、亜鉛(Zn)、ルテニウム(Ru)、ロジウム(Rh)、パラジウム(Pd)、オスミウム(Os)、イリジウム(Ir)、珪素(Si)から選択された元素、又はこれらの元素を主成分とする合金材料、又はこれらの元素を主成分とする化合物材料からなる層を、単層又は積層して形成する。
剥離層6201が単層構造の場合、好ましくは、タングステン層、モリブデン層、又はタングステンとモリブデンの混合物を含む層を形成する。また、剥離層6201として、タングステンの酸化物若しくは酸化窒化物を含む層、モリブデンの酸化物若しくは酸化窒化物を含む層、又はタングステンとモリブデンの混合物の酸化物若しくは酸化窒化物を含む層を形成することも可能である。なお、タングステンとモリブデンの混合物とは、例えば、タングステンとモリブデンの合金に相当する。
剥離層6201が積層構造の場合、好ましくは、1層目として金属層を形成し、2層目として金属酸化物層を形成する。代表的には1層目としてタングステン層、モリブデン層、又はタングステンとモリブデンの混合物を含む層を形成し、2層目として、タングステン、モリブデン若しくはタングステンとモリブデンの混合物の酸化物、それらの窒化物、それらの酸化窒化物、又はそれらの窒化酸化物を形成すると良い。2層目の金属酸化物層の形成は、1層目の金属層上に、酸化物層(例えば酸化シリコンなどの絶縁層として利用できるもの)を形成することで金属層表面に当該金属の酸化物が形成されることを応用しても良い。
続いて、剥離層6201上に、被剥離層6116を形成する(図16(A)参照)。被剥離層6116としては、トランジスタや層間絶縁膜、配線、画素電極など、素子基板として必要な要素が含まれる。これらは、フォトリソグラフィ法などを用いて作製することができる。
次いで、剥離用接着剤6203を用いて被剥離層6116を仮支持基板6202に接着した後、被剥離層6116を作製基板6200の剥離層6201から剥離して転置する(図16(B)参照)。これにより被剥離層6116は、仮支持基板側に設けられる。なお、本明細書において、作製基板から仮支持基板に被剥離層を転置する工程を転置工程という。
仮支持基板6202は、ガラス基板、石英基板、サファイア基板、セラミック基板、金属基板などを用いることができる。また、以降の処理温度に耐えうる耐熱性を有するプラスチック基板を用いても良い。
また、ここで用いる剥離用接着剤6203は、水や溶媒に可溶なものや、紫外線などの照射により可塑化させることが可能であるような、必要時に仮支持基板6202と被剥離層6116とを分離することが可能な接着剤を用いる。
なお、仮支持基板6202への転置工程は、様々な方法を適宜用いることができる。例えば、剥離層6201として、被剥離層6116と接する側に金属酸化膜を含む膜を形成した場合は、当該金属酸化膜を結晶化させることにより脆弱化して、被剥離層6116を作製基板6200から剥離することができる。また、作製基板6200と被剥離層6116の間に、剥離層6201として水素を含む非晶質シリコン膜を形成した場合は、レーザ光の照射またはエッチングにより当該水素を含む非晶質シリコン膜を除去して、被剥離層6116を作製基板6200から剥離することができる。また、剥離層6201として窒素、酸素や水素等を含む膜(例えば、水素を含む非晶質シリコン膜、水素含有合金膜、酸素含有合金膜など)を用いた場合には、剥離層6201にレーザ光を照射して剥離層6201内に含有する窒素、酸素や水素をガスとして放出させ、被剥離層6116と作製基板6200との分離を促進することができる。他の方法として、剥離層6201と被剥離層6116との界面に液体を浸透させて作製基板6200から被剥離層6116を剥離してもよい。剥離層6201をタングステンで形成し、アンモニア水と過酸化水素水の混合溶液により剥離層6201をエッチングしながら剥離を行う方法もある。
また、上記剥離方法を複数組み合わせることでより容易に剥離工程を行うことができる。レーザ光の照射、ガスや溶液などによる剥離層6201へのエッチング、鋭いナイフやメスなどによる機械的な除去を部分的に行い、剥離層6201と被剥離層6116とを剥離しやすい状態にしてから、物理的な力(機械等による)によって剥離を行う工程などがこれに当たる。剥離層6201を金属と金属酸化物との積層構造により形成した場合、レーザ光の照射によって形成される溝や鋭いナイフやメスなどによる傷などをきっかけとして、剥離層6201から物理的に引き剥がすことも容易となる。
また、これら剥離を行う際に水などの液体をかけながら剥離してもよい。
被剥離層6116を作製基板6200から分離する方法としては、他に、被剥離層6116が形成された作製基板6200を、機械的に研磨などを行って除去する方法や、溶液やNF、BrF、ClF等のフッ化ハロゲンガスによるエッチングで除去する方法等も用いることができる。この場合は、剥離層6201を設けなくとも良い。
続いて、作製基板6200から剥離され、露出した剥離層6201、若しくは被剥離層6116表面に剥離用接着剤6203とは異なる接着剤による第1の接着剤層6111を用いて転置基板6110を接着する(図16(C1)参照)。
第1の接着剤層6111の材料としては、紫外線硬化型接着剤など光硬化型の接着剤、反応硬化型接着剤、熱硬化型接着剤、または嫌気型接着剤など各種硬化型接着剤を用いることができる。
転置基板6110としては、じん性が大きい各種基板を用い、例えば、有機樹脂のフィルムや金属基板などを好適に使用することができる。じん性の大きい基板は耐衝撃性に優れ、破損し難い基板である。有機樹脂のフィルムは軽量であり、また、金属基板も薄いものは軽量であることから、通常のガラス基板を使用する場合と比較して、大幅な軽量化が可能となる。このような基板を用いることによって、軽く、破損しにくい表示装置を作製することができるようになる。
このような基板を構成する材料としては、例えば、ポリエチレンテレフタレート(PET)又はポリエチレンナフタレート(PEN)等のポリエステル樹脂、アクリル樹脂、ポリアクリルニトリル樹脂、ポリイミド樹脂、ポリメチルメタクリレート、ポリカーボネート樹脂(PC)、ポリエーテルスルフォン樹脂(PES)、ポリアミド樹脂、ポリシクロオレフィン樹脂、ポリスチレン、ポリアミドイミド樹脂、ポリ塩化ビニル等などが挙げられる。これら有機材料からなる基板は、じん性が大きいことから、耐衝撃性にも優れ、破損しにくい基板である。また、これら有機材料のフィルムは軽量であることから、通常のガラス基板と比較して、非常に軽量化された表示装置を作製することが可能となる。また、この場合、転置基板6110は、少なくとも各画素の光が透過する領域と重なる部分に開口が設けられた金属板6206をさらに備えることが好ましい構成である。この構成とすることによって、寸法変化を抑制しながらじん性が大きく、耐衝撃性が高く破損しにくい転置基板6110を構成できる。さらに、金属板6206の厚さを薄くすることで、従来のガラス基板よりも軽い転置基板6110を構成できる。このような基板を用いることによって、軽く、破損しにくい表示装置を作製することができるようになる。(図16(D1)参照)。
図17(A)は、液晶表示装置の上面図の一例を示す図である。図17(A)のように、第1の配線層6210と第2の配線層6211とが交差し、第1の配線層6210と第2の配線層6211に囲まれた領域が光を透過する領域6212である液晶表示装置の場合、図17(B)のように、第1の配線層6210及び第2の配線層6211と重なる部分が残り、碁盤の目状に開口が設けられた金属板6206を用いれば良い。図17(C)は、図17(A)に示した液晶表示装置と、図17(B)に示した金属板6206とを貼り合わせた図である。図17(C)に示すように金属板6206を貼り合わせて用いることにより、有機樹脂からなる基板を用いたことによる合わせ精度の悪化や基板の伸びによる寸法変化を抑制することができる。なお、偏光板(図示せず)が必要な場合には、転置基板6110と金属板6206の間に設けても、金属板6206のさらに外側に設けても良い。偏光板はあらかじめ金属板6206に貼り付けられていても良い。なお、軽量化の観点からは、金属板6206として上記寸法安定化の効果を奏する範囲内において薄い基板を採用することが好ましい。
その後、被剥離層6116から仮支持基板6202を分離する。剥離用接着剤6203は必要時に仮支持基板6202と被剥離層6116とを分離することが可能な材料で形成されているので、当該材料に合った方法により仮支持基板6202を分離すれば良い。なお、バックライトが点灯することによって、図面矢印の方向から転置基板6110に対して光が照射される(図16(E1)参照)。
以上により、トランジスタから画素電極までが形成された被剥離層6116を転置基板6110上に作製することができ、軽量かつ耐衝撃性の高い素子基板を作製することができる。
上述した構成を有する表示装置は、本発明の一態様であり、当表示装置と異なる構成を備える以下の表示装置も本発明に含まれる。上述の転置工程(図16(B)参照)の後、転置基板6110を貼り付ける前に、露出した剥離層6201、若しくは被剥離層6116表面に、金属板6206を貼り付けても良い(図16(C2)参照)。この場合、金属板6206からの汚染物質が、被剥離層6116におけるトランジスタの特性に悪影響を及ぼすことを防ぐため、バリア層6207を間に設けると良い。バリア層6207を設ける場合は、露出した剥離層6201、または被剥離層6116表面にバリア層6207を設けてから、金属板6206を貼り付ければ良い。バリア層6207は無機材料や有機材料などにより形成すれば良く、代表的には窒化シリコンなどが挙げられるが、トランジスタの汚染を防止することができれば、これらに限られることはない。バリア層6207は透光性を有する材料で形成するか、もしくは透光性を有する程度に薄い膜とするなど、少なくとも可視光に対する透光性を有するように作製する。なお、金属板6206は、剥離用接着剤6203とは異なる接着剤を用いて第2の接着剤層(図示せず)を形成し、接着すればよい。
この後、第1の接着剤層6111を金属板6206表面に形成し、転置基板6110を貼り付け(図16(D2))、被剥離層6116から仮支持基板6202を分離する(図16(E2))ことにより、同様に軽量且つ耐衝撃性の高い素子基板を作製することができる。なお、バックライトが点灯することによって、図面矢印の方向から転置基板6110に対して光が照射される。
このように作製した軽量かつ耐衝撃性の高い素子基板と、対向基板とを液晶層を間に挟持させてシール材で固着することによって、軽量かつ耐衝撃性の高い液晶表示装置を作製することができる。対向基板としては、じん性が大きく、可視光に対する透光性を有する基板(転置基板6110に用いることが可能なプラスチック基板と同様のもの)を用いることができる。必要に応じてこれに偏光板、ブラックマトリクス、及び配向膜が設けられていても良い。液晶層を形成する方法としては、ディスペンサ法や注入法などを適用することができる。
以上のように作製された軽量かつ耐衝撃性の高い液晶表示装置は、トランジスタなどの微細な素子の作製を、寸法安定性が比較的良好なガラス基板上などで行うことができ、また、従来どおりの作製方法の適用が可能であることから、微細な素子であっても精度良く形成することができる。このため、耐衝撃性を有しながらも、高精細で高品質な画像を提供でき、且つ軽量な液晶表示装置を提供することが可能となる。
さらに、上記のように作製した液晶表示装置は、可撓性を有せしめることも可能である。
<液晶表示装置を搭載した各種電子機器について>
以下では、本明細書で開示される液晶表示装置を搭載した電子機器の例について図18を参照して説明する。
図18(A)は、ノート型のパーソナルコンピュータを示す図であり、本体2201、筐体2202、表示部2203、キーボード2204などによって構成されている。
図18(B)は、携帯情報端末(PDA)を示す図であり、本体2211には表示部2213と、外部インターフェイス2215と、操作ボタン2214等が設けられている。また、操作用の付属品としてスタイラス2212がある。
図18(C)は、電子書籍2220を示す図である。電子書籍2220は、筐体2221および筐体2223の2つの筐体で構成されている。筐体2221および筐体2223は、軸部2237により一体とされており、該軸部2237を軸として開閉動作を行うことができる。このような構成により、電子書籍2220は、紙の書籍のように用いることが可能である。
筐体2221には表示部2225が組み込まれ、筐体2223には表示部2227が組み込まれている。表示部2225および表示部2227は、続き画面を表示する構成としてもよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とすることで、例えば右側の表示部(図18(C)では表示部2225)に文章を表示し、左側の表示部(図18(C)では表示部2227)に画像を表示することができる。
また、図18(C)では、筐体2221に操作部などを備えた例を示している。例えば、筐体2221は、電源2231、操作キー2233、スピーカー2235などを備えている。操作キー2233により、頁を送ることができる。なお、筐体の表示部と同一面にキーボードやポインティングデバイスなどを備える構成としてもよい。また、筐体の裏面や側面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSBケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成としてもよい。さらに、電子書籍2220は、電子辞書としての機能を持たせた構成としてもよい。
また、電子書籍2220は、無線で情報を送受信できる構成としてもよい。無線により、電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすることも可能である。
図18(D)は、携帯電話機を示す図である。当該携帯電話機は、筐体2240および筐体2241の二つの筐体で構成されている。筐体2241は、表示パネル2242、スピーカー2243、マイクロフォン2244、ポインティングデバイス2246、カメラ用レンズ2247、外部接続端子2248などを備えている。また、筐体2240は、当該携帯電話機の充電を行う太陽電池セル2249、外部メモリスロット2250などを備えている。また、アンテナは筐体2241内部に内蔵されている。
表示パネル2242はタッチパネル機能を備えており、図18(D)には映像表示されている複数の操作キー2245を点線で示している。なお、当該携帯電話は、太陽電池セル2249から出力される電圧を各回路に必要な電圧に昇圧するための昇圧回路を実装している。また、上記構成に加えて、非接触ICチップ、小型記録装置などを内蔵した構成とすることもできる。
表示パネル2242は、使用形態に応じて表示の方向が適宜変化する。また、表示パネル2242と同一面上にカメラ用レンズ2247を備えているため、テレビ電話が可能である。スピーカー2243およびマイクロフォン2244は音声通話に限らず、テレビ電話、録音、再生などが可能である。さらに、筐体2240と筐体2241はスライドし、図18(D)のように展開している状態から重なり合った状態とすることができ、携帯に適した小型化が可能である。
外部接続端子2248はACアダプタやUSBケーブルなどの各種ケーブルと接続可能であり、充電やデータ通信が可能になっている。また、外部メモリスロット2250に記録媒体を挿入し、より大量のデータの保存および移動に対応できる。また、上記機能に加えて、赤外線通信機能、テレビ受信機能などを備えたものであってもよい。
図18(E)は、デジタルカメラを示す図である。当該デジタルカメラは、本体2261、表示部(A)2267、接眼部2263、操作スイッチ2264、表示部(B)2265、バッテリー2266などによって構成されている。
図18(F)は、テレビジョン装置を示す図である。テレビジョン装置2270では、筐体2271に表示部2273が組み込まれている。表示部2273により、映像を表示することが可能である。なお、ここでは、スタンド2275により筐体2271を支持した構成を示している。
テレビジョン装置2270の操作は、筐体2271が備える操作スイッチや、別体のリモコン操作機2280により行うことができる。リモコン操作機2280が備える操作キー2279により、チャンネルや音量の操作を行うことができ、表示部2273に表示される映像を操作することができる。また、リモコン操作機2280に、当該リモコン操作機2280から出力する情報を表示する表示部2277を設ける構成としてもよい。
なお、テレビジョン装置2270は、受信機やモデムなどを備えた構成とするのが好適である。受信機により、一般のテレビ放送の受信を行うことができる。また、モデムを介して有線または無線による通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことが可能である。
10 画素部
11 走査線駆動回路
12 信号線駆動回路
13 走査線
13_1〜13_m 走査線
14 信号線
14_1〜14_n トランジスタ
15 画素
16 トランジスタ
17 容量素子
18 液晶素子
20_1〜20_m パルス出力回路
21〜27 端子
31〜39 トランジスタ
40 バックライトユニット
41 バックライト制御回路
42 バックライトユニット群
50〜53 トランジスタ
101〜103 領域
120 シフトレジスタ
121_1〜121_n トランジスタ
220 基板
222 導電層
223 絶縁層
224 半導体層
225a 導電層
225b 導電層
226 導電層
227 絶縁層
228 導電層
229 絶縁層
231 透明導電層
240 対向基板
241 透明導電層
242 遮蔽層
250 液晶層
1601 パネル
1602 拡散板
1603 プリズムシート
1604 拡散板
1605 導光板
1607 バックライトパネル
1608 回路基板
1609 COFテープ
1610 FPC
1611 基板
1612 バックライト
2201 本体
2202 筐体
2203 表示部
2204 キーボード
2211 本体
2212 スタイラス
2213 表示部
2214 操作ボタン
2215 外部インターフェイス
2220 電子書籍
2221 筐体
2223 筐体
2225 表示部
2227 表示部
2231 電源
2233 操作キー
2235 スピーカー
2237 軸部
2240 筐体
2241 筐体
2242 表示パネル
2243 スピーカー
2244 マイクロフォン
2245 操作キー
2246 ポインティングデバイス
2247 カメラ用レンズ
2248 外部接続端子
2249 太陽電池セル
2250 外部メモリスロット
2261 本体
2263 接眼部
2264 操作スイッチ
2265 表示部(B)
2266 バッテリー
2267 表示部(A)
2270 テレビジョン装置
2271 筐体
2273 表示部
2275 スタンド
2277 表示部
2279 操作キー
2280 リモコン操作機
2400 基板
2401 ゲート層
2402 ゲート絶縁層
2403 半導体層
2405a ソース層
2405b ドレイン層
2407 絶縁層
2409 保護絶縁層
2436 下地層
2450 トランジスタ
2460 トランジスタ
2470 トランジスタ
2480 トランジスタ
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 対向基板
4007 液晶
4009 トランジスタ
4010 トランジスタ
4011 液晶素子
4014 引き回し配線
4015 引き回し配線
4016 接続端子
4018 FPC
4019 異方性導電膜
4021 基板
4022 トランジスタ
4030 画素電極
4031 対向電極
4035 スペーサ
6110 転置基板
6111 接着剤層
6116 被剥離層
6200 作製基板
6201 剥離層
6202 仮支持基板
6203 剥離用接着剤
6206 金属板
6207 バリア層
6210 配線層
6211 配線層
6212 領域
6511 トランジスタ
6512 容量素子
6513 液晶素子
6521 トランジスタ
6531 トランジスタ

Claims (5)

  1. m行n列に配設された複数の画素を有する画素部と、
    1行目に配設されたn個の画素乃至A行目(Aは、m/2以下の自然数)に配設されたn個の画素に対する第1の色を呈する光の透過を制御するための画像信号の走査及び(A+1)行目に配設されたn個の画素乃至2A行目に配設されたn個の画素に対する第2の色を呈する光の透過を制御するための画像信号の走査を並行して行う駆動回路と、
    それぞれが異なる色を呈する光を発光する複数の光源を備えた複数のバックライトユニットがマトリクス状に配設されたバックライトと、
    (B+1)行目(Bは、A/2以下の自然数)に配設されたn個の画素乃至前記A行目に配設されたn個の画素に対する前記第1の色を呈する光の透過を制御するための画像信号の走査及び(A+B+1)行目に配設されたn個の画素乃至前記2A行目に配設されたn個の画素に対する前記第2の色を呈する光の透過を制御するための画像信号の走査が行われる期間内において、前記複数のバックライトユニットのうち、前記1行目に配設されたn個の画素乃至B行目に配設されたn個の画素に光を照射するためのバックライトユニットにおいて前記第1の色を呈する光の光源を点灯させ且つ前記(A+1)行目に配設されたn個の画素乃至(A+B)行目に配設されたn個の画素に光を照射するためのバックライトユニットにおいて前記第2の色を呈する光の光源を点灯させるバックライト制御回路と、を有することを特徴とする液晶表示装置。
  2. 請求項1において、
    前記バックライトユニットは、それぞれが異なる色を呈する光を発光する、少なくとも3つの光源を有し、
    前記バックライト制御回路は、前記画素部において第1の画像を形成する際に前記複数の光源のいずれか一を順次点灯させ、前記第1の画像に続いて前記画素部に形成される第2の画像を形成する際に前記複数の光源のいずれか2つを順次点灯させることを特徴とする液晶表示装置。
  3. 請求項1又は請求項2において、
    前記バックライトユニットは、赤を呈する光の光源、緑を呈する光の光源、及び青を呈する光の光源を有することを特徴とする液晶表示装置。
  4. それぞれが異なる色を呈する光を発光する複数の光源が点滅を繰り返し、且つm行n列(m、nは、4以上の自然数)に配設された複数の画素毎にそれぞれの色を呈する光の透過を制御することで画素部に画像を形成する液晶表示装置の駆動方法であって、
    第1の色を呈する光の透過を制御するための画像信号の入力が1行目に配設されたn個の画素乃至A行目(Aは、m/2以下の自然数)に配設されたn個の画素に対して順次行われ且つ第2の色を呈する光の透過を制御するための画像信号の入力が(A+1)行目に配設されたn個の画素乃至2A行目に配設されたn個の画素に対して順次行われる第1の期間内において、前記1行目に配設されたn個の画素乃至B行目(Bは、A/2以下の自然数)に配設されたn個の画素に対する前記第1の色を呈する光の透過を制御するための画像信号の入力及び前記(A+1)行目に配設されたn個の画素乃至(A+B)行目に配設されたn個の画素に対する前記第2の色を呈する光の透過を制御するための画像信号の入力が行われた後に、前記1行目に配設されたn個の画素乃至前記B行目に配設されたn個の画素のそれぞれに対して第1の色を呈する光が供給され且つ前記(A+1)行目に配設されたn個の画素乃至前記(A+B)行目に配設されたn個の画素のそれぞれに対して第2の色を呈する光が供給され、
    第3の色を呈する光の透過を制御するための画像信号の入力が前記1行目に配設されたn個の画素乃至前記A行目に配設されたn個の画素に対して行われ且つ第4の色を呈する光の透過を制御するための画像信号の入力が前記(A+1)行目に配設されたn個の画素乃至前記2A行目に配設されたn個の画素に対して行われる、前記第1の期間後の期間である第2の期間内において、前記1行目に配設されたn個の画素乃至前記B行目に配設されたn個の画素に対する前記第3の色を呈する光の透過を制御するための画像信号の入力及び前記(A+1)行目に配設されたn個の画素乃至前記(A+B)行目に配設されたn個の画素に対する前記第4の色を呈する光の透過を制御するための画像信号の入力が行われた後に、前記1行目に配設されたn個の画素乃至前記B行目に配設されたn個の画素のそれぞれに対して第3の色を呈する光が供給され且つ前記(A+1)行目に配設されたn個の画素乃至前記(A+B)行目に配設されたn個の画素のそれぞれに対して第4の色を呈する光が供給され、
    前記画素部において表示される第1の画像が、前記第1の色を呈する光及び前記第2の色を呈する光を用いて形成され、
    前記第1の画像に続いて前記画素部において表示される第2の画像が、前記第3の色を呈する光及び前記第4の色を呈する光を用いて形成され、
    前記第1の色を呈する光及び前記第2の色を呈する光は、前記複数の光源のいずれか一を点灯させることで形成され、
    前記第3の色を呈する光及び前記第4の色を呈する光は、前記複数の光源の少なくとも2つを点灯させることで形成されることを特徴とする液晶表示装置の駆動方法。
  5. 請求項4において、
    前記第1の色を呈する光は、赤、緑、及び青のいずれか一を呈する光であり、
    前記第2の色を呈する光は、前記第1の色とは異なる、赤、緑、及び青のいずれか一を呈する光であり、
    前記第3の色を呈する光は、赤、緑、及び青のいずれか2つを混色させることによって形成される色を呈する光であり、
    前記第4の色を呈する光は、前記第3の色とは異なる、赤、緑、及び青のいずれか2つを混色させることによって形成される色を呈する光であることを特徴とする液晶表示装置の駆動方法。
JP2011156465A 2010-07-26 2011-07-15 液晶表示装置及びその駆動方法 Withdrawn JP2012048220A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011156465A JP2012048220A (ja) 2010-07-26 2011-07-15 液晶表示装置及びその駆動方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010167161 2010-07-26
JP2010167161 2010-07-26
JP2011156465A JP2012048220A (ja) 2010-07-26 2011-07-15 液晶表示装置及びその駆動方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2015162651A Division JP6152145B2 (ja) 2010-07-26 2015-08-20 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2012048220A true JP2012048220A (ja) 2012-03-08

Family

ID=45493247

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2011156465A Withdrawn JP2012048220A (ja) 2010-07-26 2011-07-15 液晶表示装置及びその駆動方法
JP2015162651A Expired - Fee Related JP6152145B2 (ja) 2010-07-26 2015-08-20 液晶表示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2015162651A Expired - Fee Related JP6152145B2 (ja) 2010-07-26 2015-08-20 液晶表示装置

Country Status (4)

Country Link
US (1) US9165521B2 (ja)
JP (2) JP2012048220A (ja)
KR (1) KR20120024375A (ja)
TW (1) TWI544463B (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102834861B (zh) 2010-04-09 2016-02-10 株式会社半导体能源研究所 液晶显示设备和驱动该液晶显示设备的方法
US8907881B2 (en) 2010-04-09 2014-12-09 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method for driving the same
KR101956216B1 (ko) 2010-08-05 2019-03-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 구동 방법
JP2012103683A (ja) 2010-10-14 2012-05-31 Semiconductor Energy Lab Co Ltd 表示装置及び表示装置の駆動方法
KR102017084B1 (ko) 2011-05-13 2019-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR102035610B1 (ko) * 2012-06-20 2019-10-23 삼성전자주식회사 백색 광원 및 청색 광원을 구비한 백라이트 유닛과 이를 이용하는 디스플레이 패널 및 디스플레이 장치와 그 디스플레이 방법
JP2014032399A (ja) 2012-07-13 2014-02-20 Semiconductor Energy Lab Co Ltd 液晶表示装置
CN104809998A (zh) * 2015-05-11 2015-07-29 武汉华星光电技术有限公司 一种阵列基板和显示装置
US11217009B2 (en) 2015-11-30 2022-01-04 Photopotech LLC Methods for collecting and processing image information to produce digital assets
US10706621B2 (en) 2015-11-30 2020-07-07 Photopotech LLC Systems and methods for processing image information
US10306156B2 (en) 2015-11-30 2019-05-28 Photopotech LLC Image-capture device
US10778877B2 (en) 2015-11-30 2020-09-15 Photopotech LLC Image-capture device
US10114467B2 (en) 2015-11-30 2018-10-30 Photopotech LLC Systems and methods for processing image information
CN106409252A (zh) * 2016-09-22 2017-02-15 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
JP2020122950A (ja) * 2019-01-31 2020-08-13 株式会社ジャパンディスプレイ 表示装置及び表示システム

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11337904A (ja) * 1998-05-11 1999-12-10 Internatl Business Mach Corp <Ibm> 液晶表示装置
JP2002251175A (ja) * 2000-11-23 2002-09-06 Lg Phillips Lcd Co Ltd 時分割方式液晶表示装置及びそのカラー映像表示方法
JP2006178126A (ja) * 2004-12-22 2006-07-06 Koninkl Philips Electronics Nv バックライト式表示方法及び装置並びにバックライトシステム
WO2009044909A1 (ja) * 2007-10-04 2009-04-09 Nec Display Solutions, Ltd. 映像表示装置及びその光源駆動方法
JP2010113125A (ja) * 2008-11-06 2010-05-20 Sony Corp 液晶表示装置

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02306583A (ja) * 1989-05-22 1990-12-19 Hitachi Chem Co Ltd 薄膜el素子の製造法
US7317438B2 (en) 1998-10-30 2008-01-08 Semiconductor Energy Laboratory Co., Ltd. Field sequential liquid crystal display device and driving method thereof, and head mounted display
US6597348B1 (en) 1998-12-28 2003-07-22 Semiconductor Energy Laboratory Co., Ltd. Information-processing device
US7145536B1 (en) 1999-03-26 2006-12-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP3592205B2 (ja) 1999-07-23 2004-11-24 日本電気株式会社 液晶表示装置の駆動方法
US6882012B2 (en) 2000-02-28 2005-04-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and a method of manufacturing the same
TWI282957B (en) 2000-05-09 2007-06-21 Sharp Kk Drive circuit, and image display device incorporating the same
TW518552B (en) 2000-08-18 2003-01-21 Semiconductor Energy Lab Liquid crystal display device, method of driving the same, and method of driving a portable information device having the liquid crystal display device
US7385579B2 (en) 2000-09-29 2008-06-10 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving the same
US8289266B2 (en) * 2001-06-11 2012-10-16 Genoa Color Technologies Ltd. Method, device and system for multi-color sequential LCD panel
JP2004077567A (ja) 2002-08-09 2004-03-11 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法
US7193593B2 (en) 2002-09-02 2007-03-20 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving a liquid crystal display device
JP2004094058A (ja) 2002-09-02 2004-03-25 Semiconductor Energy Lab Co Ltd 液晶表示装置および液晶表示装置の駆動方法
CN100580753C (zh) 2002-11-29 2010-01-13 株式会社半导体能源研究所 显示装置和电子装置
TWI399580B (zh) 2003-07-14 2013-06-21 半導體能源研究所股份有限公司 半導體裝置及顯示裝置
WO2005104072A1 (en) 2004-04-22 2005-11-03 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and driving method of the same
JP2006220685A (ja) 2005-02-08 2006-08-24 21 Aomori Sangyo Sogo Shien Center スキャンバックライトを用いた分割駆動フィールドシーケンシャルカラー液晶ディスプレイの駆動方法および装置
KR20060120373A (ko) * 2005-05-19 2006-11-27 삼성전자주식회사 백라이트 유닛 및 이를 채용한 액정표시장치
JP4628425B2 (ja) * 2005-09-12 2011-02-09 富士通株式会社 表示方法及び表示装置
EP1832915B1 (en) 2006-01-31 2012-04-18 Semiconductor Energy Laboratory Co., Ltd. Display device with improved contrast
KR100815916B1 (ko) * 2006-02-09 2008-03-21 엘지.필립스 엘시디 주식회사 액정 표시장치의 구동장치 및 구동방법
JP2007264211A (ja) 2006-03-28 2007-10-11 21 Aomori Sangyo Sogo Shien Center 色順次表示方式液晶表示装置用の色表示方法
US8154493B2 (en) 2006-06-02 2012-04-10 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device, driving method of the same, and electronic device using the same
JP4962884B2 (ja) * 2006-06-06 2012-06-27 三国電子有限会社 面光源装置ならびにプリズムシートと液晶表示装置
TWI377532B (en) * 2007-04-27 2012-11-21 Chunghwa Picture Tubes Ltd Method for driving display
TWI371012B (en) * 2007-05-03 2012-08-21 Novatek Microelectronics Corp Mixed color sequential controlling method and back light module and display device using the same
JP5200209B2 (ja) 2007-08-08 2013-06-05 エプソンイメージングデバイス株式会社 液晶表示装置
JP5503549B2 (ja) * 2007-11-28 2014-05-28 コーニンクレッカ フィリップス エヌ ヴェ 3dビジュアライゼーション
KR101703511B1 (ko) 2008-06-27 2017-02-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 박막 트랜지스터
KR102246123B1 (ko) * 2008-09-19 2021-04-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US8530897B2 (en) 2008-12-11 2013-09-10 Semiconductor Energy Laboratory Co., Ltd. Display device including an inverter circuit having a microcrystalline layer
JP5100670B2 (ja) 2009-01-21 2012-12-19 株式会社半導体エネルギー研究所 タッチパネル、電子機器
JP5152084B2 (ja) 2009-04-15 2013-02-27 ソニー株式会社 画像表示装置
JP2010256420A (ja) * 2009-04-21 2010-11-11 Sony Corp 液晶表示装置および液晶表示装置の駆動方法
TWI547845B (zh) 2009-07-02 2016-09-01 半導體能源研究所股份有限公司 觸控面板及其驅動方法
US8830278B2 (en) 2010-04-09 2014-09-09 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method for driving the same
CN102834861B (zh) 2010-04-09 2016-02-10 株式会社半导体能源研究所 液晶显示设备和驱动该液晶显示设备的方法
US8907881B2 (en) 2010-04-09 2014-12-09 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method for driving the same
KR101840186B1 (ko) 2010-05-25 2018-03-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 그 구동 방법
US8537086B2 (en) 2010-06-16 2013-09-17 Semiconductor Energy Laboratory Co., Ltd. Driving method of liquid crystal display device
US8564529B2 (en) 2010-06-21 2013-10-22 Semiconductor Energy Laboratory Co., Ltd. Method for driving liquid crystal display device
US8988337B2 (en) 2010-07-02 2015-03-24 Semiconductor Energy Laboratory Co., Ltd. Driving method of liquid crystal display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11337904A (ja) * 1998-05-11 1999-12-10 Internatl Business Mach Corp <Ibm> 液晶表示装置
JP2002251175A (ja) * 2000-11-23 2002-09-06 Lg Phillips Lcd Co Ltd 時分割方式液晶表示装置及びそのカラー映像表示方法
JP2006178126A (ja) * 2004-12-22 2006-07-06 Koninkl Philips Electronics Nv バックライト式表示方法及び装置並びにバックライトシステム
WO2009044909A1 (ja) * 2007-10-04 2009-04-09 Nec Display Solutions, Ltd. 映像表示装置及びその光源駆動方法
JP2010113125A (ja) * 2008-11-06 2010-05-20 Sony Corp 液晶表示装置

Also Published As

Publication number Publication date
KR20120024375A (ko) 2012-03-14
US20120019567A1 (en) 2012-01-26
JP6152145B2 (ja) 2017-06-21
TW201214387A (en) 2012-04-01
TWI544463B (zh) 2016-08-01
JP2016014886A (ja) 2016-01-28
US9165521B2 (en) 2015-10-20

Similar Documents

Publication Publication Date Title
JP6152145B2 (ja) 液晶表示装置
JP6215980B2 (ja) 表示装置及び表示装置の作製方法
JP6145139B2 (ja) 液晶表示装置の駆動方法
JP5798391B2 (ja) 液晶表示装置の駆動方法
JP5727827B2 (ja) 表示装置
JP5973140B2 (ja) 液晶表示装置の駆動方法
JP2012022303A (ja) 液晶表示装置の駆動方法
JP2012150455A (ja) 液晶表示装置の駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140617

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150309

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150331

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150421

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150630

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20150821