JP2011060378A - 位相誤差検出装置、位相誤差検出方法、再生装置 - Google Patents
位相誤差検出装置、位相誤差検出方法、再生装置 Download PDFInfo
- Publication number
- JP2011060378A JP2011060378A JP2009209582A JP2009209582A JP2011060378A JP 2011060378 A JP2011060378 A JP 2011060378A JP 2009209582 A JP2009209582 A JP 2009209582A JP 2009209582 A JP2009209582 A JP 2009209582A JP 2011060378 A JP2011060378 A JP 2011060378A
- Authority
- JP
- Japan
- Prior art keywords
- phase error
- value
- zero
- sampling
- reproduction signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Abandoned
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10046—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10046—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
- G11B20/10055—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom
- G11B20/1012—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom partial response PR(1,2,2,2,1)
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10222—Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10222—Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
- G11B20/1024—Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10268—Improvement or modification of read or write signals bit detection or demodulation methods
- G11B20/10287—Improvement or modification of read or write signals bit detection or demodulation methods using probabilistic methods, e.g. maximum likelihood detectors
- G11B20/10296—Improvement or modification of read or write signals bit detection or demodulation methods using probabilistic methods, e.g. maximum likelihood detectors using the Viterbi algorithm
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10305—Improvement or modification of read or write signals signal quality assessment
- G11B20/10398—Improvement or modification of read or write signals signal quality assessment jitter, timing deviations or phase and frequency errors
- G11B20/10444—Improvement or modification of read or write signals signal quality assessment jitter, timing deviations or phase and frequency errors by verifying the timing of zero crossings
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10305—Improvement or modification of read or write signals signal quality assessment
- G11B20/10462—Improvement or modification of read or write signals signal quality assessment consistency with a reference waveform in a given time period, e.g. by calculating correlations or mean square errors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0054—Detection of the synchronisation error by features other than the received signal transition
- H04L7/0058—Detection of the synchronisation error by features other than the received signal transition detection of error based on equalizer tap values
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
- G11B2220/25—Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
- G11B2220/2537—Optical discs
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
【課題】再生信号の理想値がゼロをとらない場合とゼロをとる場合とで位相誤差計算の演算式を適正に切り換える。
【解決手段】入力信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式による位相誤差計算と、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)による位相誤差計算とを行う。その上で、上記AkとAk-1との差の絶対値|Ak−Ak-1|が予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の演算式による位相誤差計算値と上記第2の演算式による位相誤差計算値との何れか一方を選択出力する。ゼロクロスに2Tパターンが絡む部分でも位相誤差情報を得ることができ、位相誤差情報の更新回数が増えてPLLの安定化を図ることができる。
【選択図】図10
【解決手段】入力信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式による位相誤差計算と、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)による位相誤差計算とを行う。その上で、上記AkとAk-1との差の絶対値|Ak−Ak-1|が予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の演算式による位相誤差計算値と上記第2の演算式による位相誤差計算値との何れか一方を選択出力する。ゼロクロスに2Tパターンが絡む部分でも位相誤差情報を得ることができ、位相誤差情報の更新回数が増えてPLLの安定化を図ることができる。
【選択図】図10
Description
本発明は、PLLの位相誤差を検出するための位相誤差検出装置とその方法とに関する。また、ビット情報が記録された記録媒体についての再生を行う再生装置に関する。
光の照射により記録信号の再生が行われる光記録媒体として、例えばBD(Blu-ray Disc:登録商標)などのいわゆる高記録密度光ディスクが普及している。
このような高記録密度光ディスクについては、その記録情報の再生にあたりPRML(Partial Response Maximum Likelihood)復号(パーシャルレスポンス最尤復号)が行われる場合がある。
このような高記録密度光ディスクについては、その記録情報の再生にあたりPRML(Partial Response Maximum Likelihood)復号(パーシャルレスポンス最尤復号)が行われる場合がある。
PRMLによる復号処理を行う場合には、記録再生系の有する特性(主に記録密度など)に応じたPRのクラスが選定される。PRのクラスとしては例えばPR(1,2,1)やPR(1,2,2,1)などが広く知られている。
一方で、PRMLが本来の実力を発揮するためには、安定したPLL(Phase Locked Loop)がかかることが不可欠である。
ここで、従来の光ディスクシステムにおいて、PLLの位相誤差情報は、再生信号のゼロクロス前後の値から得ることが多く、一般的には以下で説明する2通りの手法が知られている。
図11は、再生信号のゼロクロス前後の値から位相誤差を検出する従来手法について説明するための図であり、図11(a)は再生信号の理想値がゼロをとらない場合に対応した検出手法、図11(b)は再生信号の理想値がゼロをとる場合に対応した検出手法についてそれぞれ説明するための図である。
ここで、PRのクラスとしてPR(1,2,1)が採用される場合、PR等化後の再生信号の理想値としては、ゼロをとらないものとなる。換言すれば、ゼロクロス点とは異なる点に理想サンプリングタイミングが来ることになる。図11(a)により説明する手法は、このように再生信号の理想値がゼロをとらないPR(1,2,1)の場合に採用されるべき位相誤差検出の手法となる。
また、PR(1,2,2,1)が採用される場合は、PR等化後の再生信号の理想値はゼロをとることになる。すなわち、理想的にはゼロクロス点がサンプリング点と一致するものである。従って図11(b)により説明する手法は、再生信号の理想値がゼロをとるPR(1,2,2,1)の場合に採用されるべき位相誤差検出手法となる。
また、PR(1,2,2,1)が採用される場合は、PR等化後の再生信号の理想値はゼロをとることになる。すなわち、理想的にはゼロクロス点がサンプリング点と一致するものである。従って図11(b)により説明する手法は、再生信号の理想値がゼロをとるPR(1,2,2,1)の場合に採用されるべき位相誤差検出手法となる。
先ず、図11(a)に示す再生信号の理想値がゼロをとらない場合において、再生信号のゼロクロス前のサンプリング値をAn-1、ゼロクロス後のサンプリング値をAnとすると、位相誤差Δτは以下の式で求める。
Δτ=sign*(An-1+An) ・・・[式1]
但し上式において、signは、ゼロクロスの方向(正→負、負→正)に応じて+、−となる符合である。
ここで、PR(1,2,1)が採用される場合において、ゼロクロス前のサンプリング値An-1とゼロクロス後のサンプリング値Anの絶対値は、理想的には同値となる。従って、上式のようにこれらAn-1とAnとを加算することで、理想的な位相からの誤差の量とその極性(進み又は遅れ)を表す値を得ることができる。
このとき、図11(a)では正→負のゼロクロス時の様子を示しているが、逆に負→正のゼロクロスとなる場合は、「An-1+An」で計算される値の極性と位相の進み/遅れの関係とが図11(a)に示す場合と逆になる。上式における「sign」は、このようなゼロクロスの方向の違いによる「An-1+An」の値の符号(極性)の違いを正すべく用いられるものである。
Δτ=sign*(An-1+An) ・・・[式1]
但し上式において、signは、ゼロクロスの方向(正→負、負→正)に応じて+、−となる符合である。
ここで、PR(1,2,1)が採用される場合において、ゼロクロス前のサンプリング値An-1とゼロクロス後のサンプリング値Anの絶対値は、理想的には同値となる。従って、上式のようにこれらAn-1とAnとを加算することで、理想的な位相からの誤差の量とその極性(進み又は遅れ)を表す値を得ることができる。
このとき、図11(a)では正→負のゼロクロス時の様子を示しているが、逆に負→正のゼロクロスとなる場合は、「An-1+An」で計算される値の極性と位相の進み/遅れの関係とが図11(a)に示す場合と逆になる。上式における「sign」は、このようなゼロクロスの方向の違いによる「An-1+An」の値の符号(極性)の違いを正すべく用いられるものである。
また、図11(b)に示すように再生信号の理想値がゼロをとる場合には、以下のような考えに基づき位相誤差Δτを検出する。
ここで、図11(b)では、再生信号のゼロクロス部分の波形に関して、位相誤差がゼロの場合の波形(中央の波形)、位相が進んでいる場合の波形(左側の波形)、位相が遅れている場合の波形(右側の波形)をそれぞれ示している。
確認のために述べておくと、PLLの位相誤差は、再生信号のサンプリングタイミングの理想点からのずれとして表れるものとなるが、これを忠実に同一再生信号上のサンプリングタイミングのずれとして表すと図示が複雑化となるため、ここでは理想/進み/遅れの各位相状態でのサンプリングタイミングについて、それぞれを個別の波形に分けて示すものとした。
時間軸上におけるサンプリングタイミング(サンプリング点)は、例えば位相が進んでいる場合に関しては、図中の位相が進んでいる場合の再生信号波形を紙面右方向にシフトさせて理想状態の再生信号波形に一致させたときに各黒丸が位置する点で表される。同様に、位相が遅れている場合の各サンプリングタイミングは、図中の位相が遅れている場合の再生信号波形を紙面左方向にシフトさせて理想状態の再生信号波形に一致させたときに各黒丸が位置する点で表される。
ここで、図11(b)では、再生信号のゼロクロス部分の波形に関して、位相誤差がゼロの場合の波形(中央の波形)、位相が進んでいる場合の波形(左側の波形)、位相が遅れている場合の波形(右側の波形)をそれぞれ示している。
確認のために述べておくと、PLLの位相誤差は、再生信号のサンプリングタイミングの理想点からのずれとして表れるものとなるが、これを忠実に同一再生信号上のサンプリングタイミングのずれとして表すと図示が複雑化となるため、ここでは理想/進み/遅れの各位相状態でのサンプリングタイミングについて、それぞれを個別の波形に分けて示すものとした。
時間軸上におけるサンプリングタイミング(サンプリング点)は、例えば位相が進んでいる場合に関しては、図中の位相が進んでいる場合の再生信号波形を紙面右方向にシフトさせて理想状態の再生信号波形に一致させたときに各黒丸が位置する点で表される。同様に、位相が遅れている場合の各サンプリングタイミングは、図中の位相が遅れている場合の再生信号波形を紙面左方向にシフトさせて理想状態の再生信号波形に一致させたときに各黒丸が位置する点で表される。
このとき、理想状態での再生信号のゼロクロス点を基準サンプリング点Anとおく。そしてこれに応じ、当該理想状態での再生信号におけるゼロクロス前のサンプリング点はAn-1、ゼロクロス後のサンプリング点はAn+1とおく。
図11(b)では理想/進み/遅れの各状態におけるそれぞれ対応するサンプリング点を揃えて示している関係から、位相が進んでいる場合におけるゼロクロス前のサンプリング点は図のようにAn-1、ゼロクロス後のサンプリング点はAnとなる。
また、位相が遅れている場合におけるゼロクロス前のサンプリング点はAnとなり、ゼロクロス後のサンプリング点はAn+1となる。
図11(b)では理想/進み/遅れの各状態におけるそれぞれ対応するサンプリング点を揃えて示している関係から、位相が進んでいる場合におけるゼロクロス前のサンプリング点は図のようにAn-1、ゼロクロス後のサンプリング点はAnとなる。
また、位相が遅れている場合におけるゼロクロス前のサンプリング点はAnとなり、ゼロクロス後のサンプリング点はAn+1となる。
ここで、この図11(b)の場合は、位相誤差の無い理想状態において、サンプリング点Anの値はゼロをとることになる。このことからも理解されるように、再生信号の理想値がゼロをとるPR(1,2,2,1)の場合は、サンプリング点Anの値が位相誤差を表すものとなる。
つまり、再生信号の理想値がゼロをとる場合において、位相誤差Δτは以下の式で表すことができる。
先ず、位相が進んでいる場合は、ゼロクロス前のサンプリング点の値をAn-1、ゼロクロス後のサンプリング点の値をAnとしたとき、
Δτ=sign*min(An,An-1) ・・・[式2]
となる。
また位相が遅れている場合は、ゼロクロス前のサンプリング点の値をAn、ゼロクロス後のサンプリング点の値をAn+1としたとき、
Δτ=sign*min(An+1,An) ・・・[式3]
である。
但し上記[式2][式3]において、min(x,y)はxとyのうち絶対値が小である方を選ぶという演算子である。
先ず、位相が進んでいる場合は、ゼロクロス前のサンプリング点の値をAn-1、ゼロクロス後のサンプリング点の値をAnとしたとき、
Δτ=sign*min(An,An-1) ・・・[式2]
となる。
また位相が遅れている場合は、ゼロクロス前のサンプリング点の値をAn、ゼロクロス後のサンプリング点の値をAn+1としたとき、
Δτ=sign*min(An+1,An) ・・・[式3]
である。
但し上記[式2][式3]において、min(x,y)はxとyのうち絶対値が小である方を選ぶという演算子である。
ここで、実際の回路において、再生信号がゼロクロスしたか否かは、再生信号の現在の値と1つ前の値とを比較して、それらの極性が変わったか否かを判定することで行われる。このような実際のゼロクロス点の検出手法に鑑みると、上記の[式2][式3]は、次の[式4]としての1式にまとめることができる。
すなわち、ゼロクロスがあったことが判明したサンプリング点の値(現在のサンプリング値)を「Ak」とし、その1つの前のサンプリング点の値を「Ak-1」とおくと、
Δτ=sign*min(Ak,Ak-1) ・・・[式4]
による1式で表すことができるものである。
すなわち、ゼロクロスがあったことが判明したサンプリング点の値(現在のサンプリング値)を「Ak」とし、その1つの前のサンプリング点の値を「Ak-1」とおくと、
Δτ=sign*min(Ak,Ak-1) ・・・[式4]
による1式で表すことができるものである。
上記のようにして、再生信号の理想値がゼロをとらないPR(1,2,1)の場合に対応しては、図11(a)にて説明した手法により位相誤差を正しく検出することができ、再生信号の理想値がゼロをとるPR(1,2,2,1)の場合に対応しては図11(b)で説明した手法により位相誤差を正しく検出することができる。
ところで、近年においては光ディスクの高記録密度化に伴い、より符号間干渉の多い拘束長=5のPR(a,b,b,b,a)を採用するものがある。具体的には、PR(1,2,2,2,1)などである。
ここで、例えば上記PR(1,2,2,2,1)など、拘束長が5以上で且つa:b=1:2となるPRのクラスが採用される場合には、ゼロクロス前後における再生信号パターンとして、図11(a)に示したように再生信号の理想値がゼロをとらないパターンと、図11(b)のように再生信号の理想値がゼロをとる場合との2つのパターンが混在して生じ得るものとなる。
具体的に、ゼロクロス部分に3T以上(Tはチャネルクロック)のパターンが絡む場合は、図11(a)に示した再生信号の理想値がゼロをとらないパターンとなり、ゼロクロス部分に2Tパターンが絡む場合は図11(b)に示した再生信号の理想値がゼロをとるパターンとなる。
具体的に、ゼロクロス部分に3T以上(Tはチャネルクロック)のパターンが絡む場合は、図11(a)に示した再生信号の理想値がゼロをとらないパターンとなり、ゼロクロス部分に2Tパターンが絡む場合は図11(b)に示した再生信号の理想値がゼロをとるパターンとなる。
ここで、高記録密度化が進むにつれて、2Tや3Tなどといった短い信号の振幅は小となる。この点に鑑み、2Tが絡む図11(b)の場合のゼロクロス部分は位相誤差検出の対象外とし、図11(a)に示す3T以上のパターンが絡むゼロクロス部分でのみ位相誤差の検出を行うという手法を採ることが考えられる。具体的には、図11(a)に示すパターンの場合にのみ、先の[式1]に基づいて位相誤差情報を得るというものである。
しかしながら、実際の再生信号において、ゼロクロス部分に2Tが絡むの頻度は多く、これを位相誤差検出の対象から除外してしまうと、位相誤差情報の更新頻度が大きく低下してしまう虞がある。
このように位相誤差情報の更新頻度が低下することによっては、PLLの追従性能の低下を招き、PLLの安定性を低下させる要因となってしまう。
このように位相誤差情報の更新頻度が低下することによっては、PLLの追従性能の低下を招き、PLLの安定性を低下させる要因となってしまう。
本発明は以上のような問題点に鑑み成されたもので、拘束長が5以上のPRクラスが採用されて再生信号の理想値がゼロを採るパターンとゼロをとらないパターンとが混在して生じる場合に対応して、位相誤差情報の更新頻度の低下防止を図り、それによってPLLの安定性を確保することをその目的とする。
このため、本発明では位相誤差検出装置として以下のように構成することとした。
すなわち、入力信号をデジタルサンプリングするサンプリング部を備える。
また、上記入力信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式により位相誤差を計算する第1の位相誤差計算部と、上記入力信号について、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)により位相誤差を計算する第2の位相誤差検出部とを備える。
また、上記入力信号のゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|が、予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力する選択出力部を備えるようにした。
すなわち、入力信号をデジタルサンプリングするサンプリング部を備える。
また、上記入力信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式により位相誤差を計算する第1の位相誤差計算部と、上記入力信号について、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)により位相誤差を計算する第2の位相誤差検出部とを備える。
また、上記入力信号のゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|が、予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力する選択出力部を備えるようにした。
また、本発明では再生装置として以下のように構成することとした。
つまり、記録媒体に記録されたビット情報についての再生信号を得る再生信号取得部と、上記再生信号をデジタルサンプリングするサンプリング部とを備える。
また、上記再生信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式により位相誤差を計算する第1の位相誤差計算部と、上記再生信号について、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)により位相誤差を計算する第2の位相誤差検出部とを備える。
また、上記再生信号のゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|が、予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力する選択出力部を備える。
また、上記選択出力部が出力する位相誤差検出情報に基づくPLL(Phase Locked Loop)制御を行ってクロックを生成するクロック生成部を備えるようにした。
つまり、記録媒体に記録されたビット情報についての再生信号を得る再生信号取得部と、上記再生信号をデジタルサンプリングするサンプリング部とを備える。
また、上記再生信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式により位相誤差を計算する第1の位相誤差計算部と、上記再生信号について、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)により位相誤差を計算する第2の位相誤差検出部とを備える。
また、上記再生信号のゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|が、予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力する選択出力部を備える。
また、上記選択出力部が出力する位相誤差検出情報に基づくPLL(Phase Locked Loop)制御を行ってクロックを生成するクロック生成部を備えるようにした。
ここで、例えばPR(1,2,2,2,1)が採用される場合において、再生信号のゼロクロス付近のサンプリング値に着目してみると、図11(a)に示したように理想値がゼロをとらないパターンの場合(つまりゼロクロスに3T以上のパターンが絡む場合)における|Ak−Ak-1|の値は必ず4以上の数値となる。これに対し、図11(b)に示したように理想値がゼロをとらないパターンの場合(ゼロクロスに2Tパターンが絡む場合)における|Ak−Ak-1|は必ず4未満の数値となる。
そこで上記本発明のように、上記|Ak−Ak-1|が予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力するものとすれば、図11(a)に示すようなゼロクロスに3T以上のパターンが絡む場合のみでなく、図11(b)に示すようなゼロクロスに2Tパターンが絡む場合においても適正に位相誤差情報を得ることができる。つまりこれにより、ゼロクロスに3T以上のパターンが絡む部分のみから位相誤差情報を得るようにした手法と比較して、位相誤差情報の更新頻度を高めることができる。
そこで上記本発明のように、上記|Ak−Ak-1|が予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力するものとすれば、図11(a)に示すようなゼロクロスに3T以上のパターンが絡む場合のみでなく、図11(b)に示すようなゼロクロスに2Tパターンが絡む場合においても適正に位相誤差情報を得ることができる。つまりこれにより、ゼロクロスに3T以上のパターンが絡む部分のみから位相誤差情報を得るようにした手法と比較して、位相誤差情報の更新頻度を高めることができる。
また、上記説明からも理解されるように、本発明では、ゼロクロスに3T以上のパターンが絡む場合であるか2Tが絡む場合であるかの判定は、ゼロクロス前後のサンプリング値の差の絶対値|Ak−Ak-1|が第1の閾値以下であるか否かを判定することで行うものとしている。
ここで、このように3T以上が絡むゼロクロス部分であるか2Tが絡むゼロクロス部分であるかを判定する手法としては、後段のビタビ復号処理によるビット検出結果を利用した判定手法(つまりビット検出結果として得られたデータパターンと該当ゼロクロス部分に対応したデータパターンとのマッチングをとる手法)を採ることが考えられる。しかしながら、ビット検出結果が得られるには相応の時間を要するので、これに伴いPLLの遅延が相応に大きくなり、結果として、PLLの大きな応答遅れを招いてしまうことになる。
これに対し、上記本発明によれば、上記ゼロクロス前後の値の差の絶対値(|Ak−Ak-1|)と上記第1の閾値との比較から即座に何れのパターンであるかの判定を行うことができるので、上記のようにビット検出結果のパターンマッチングを行う手法と比較すれば、PLLの応答遅れはほぼ生じないものとすることができる。
ここで、このように3T以上が絡むゼロクロス部分であるか2Tが絡むゼロクロス部分であるかを判定する手法としては、後段のビタビ復号処理によるビット検出結果を利用した判定手法(つまりビット検出結果として得られたデータパターンと該当ゼロクロス部分に対応したデータパターンとのマッチングをとる手法)を採ることが考えられる。しかしながら、ビット検出結果が得られるには相応の時間を要するので、これに伴いPLLの遅延が相応に大きくなり、結果として、PLLの大きな応答遅れを招いてしまうことになる。
これに対し、上記本発明によれば、上記ゼロクロス前後の値の差の絶対値(|Ak−Ak-1|)と上記第1の閾値との比較から即座に何れのパターンであるかの判定を行うことができるので、上記のようにビット検出結果のパターンマッチングを行う手法と比較すれば、PLLの応答遅れはほぼ生じないものとすることができる。
本発明によれば、PR(a,b,・・・,b,a)で表されるPRのクラスについて、例えばPR(1,2,2,2,1)など拘束長が5以上で且つa:b=1:2であるPRのクラスが採用される場合において、3T以上のパターンが絡むゼロクロス部分のみでなく、2Tパターンが絡むゼロクロス部分からも適正に位相誤差情報を得ることができ、3T以上のパターンが絡むゼロクロス部分のみから位相誤差情報を得るようにする手法と比較して、位相誤差情報の更新頻度を高めることができる。
このように位相誤差情報の更新頻度を高めることができることで、PLLの安定性の向上が図られる。
このように位相誤差情報の更新頻度を高めることができることで、PLLの安定性の向上が図られる。
また、本発明では3T以上が絡むゼロクロス部分であるか2Tが絡むゼロクロス部分であるかの判定を、ゼロクロス前後のサンプリング値の差の絶対値|Ak−Ak-1|が第1の閾値以下であるか否かを判定することで行うものとしているので、当該判定をビット検出結果のパターンマッチングで行う手法と比較すれば、PLLの応答遅れはほぼ生じないようにできる。つまりこの面でもPLLの安定性の向上が図られる。
以下、発明を実施するための最良の形態(以下実施の形態とする)について説明していく。
なお、説明は以下の順序で行うものとする。
<1.再生装置の全体構成>
[1-1.再生装置の内部構成]
[1-2.PLL回路の内部構成]
<2.実施の形態としての位相誤差検出手法>
[2-1.基本思想]
[2-2.具体的な誤差検出手法]
<3.位相誤差検出回路の内部構成>
<4.実施の形態の位相誤差検出による効果>
<5.変形例>
なお、説明は以下の順序で行うものとする。
<1.再生装置の全体構成>
[1-1.再生装置の内部構成]
[1-2.PLL回路の内部構成]
<2.実施の形態としての位相誤差検出手法>
[2-1.基本思想]
[2-2.具体的な誤差検出手法]
<3.位相誤差検出回路の内部構成>
<4.実施の形態の位相誤差検出による効果>
<5.変形例>
<1.再生装置の全体構成>
[1-1.再生装置の内部構成]
図1は、本発明の一実施形態としての再生装置1の内部構成を示している。
なおこの図1では再生装置1における主に再生系の構成を抽出して示しており、例えばトラッキング・フォーカスなどの各種のサーボ系など他の構成については図示を省略している。
[1-1.再生装置の内部構成]
図1は、本発明の一実施形態としての再生装置1の内部構成を示している。
なおこの図1では再生装置1における主に再生系の構成を抽出して示しており、例えばトラッキング・フォーカスなどの各種のサーボ系など他の構成については図示を省略している。
図1において、光ディスクDは、円盤状の光記録媒体である。光記録媒体は、光の照射により記録信号の再生が行われる記録媒体を指すものである。
本例の場合、光ディスクDには、「0」又は「1」の2値によるデータ列がNRZI(Non Return to Zero Inversion)変調されて記録されているとする。
この光ディスクDは、図中のスピンドルモータ(SPM)2によって回転駆動される。
本例の場合、光ディスクDには、「0」又は「1」の2値によるデータ列がNRZI(Non Return to Zero Inversion)変調されて記録されているとする。
この光ディスクDは、図中のスピンドルモータ(SPM)2によって回転駆動される。
光学ヘッド(光ピックアップ)3は、レーザダイオードから出射したレーザ光を、所定の光学系により対物レンズを介して光ディスクDに照射する。また光学ヘッド3は、光ディスクDからの反射光を、所定の光学系を介してフォトディテクタに導く。上記フォトディテクタは、反射光量に応じた電気信号を得る。
マトリクス回路4は、上記光学ヘッド3内の上記フォトディテクタとしての複数の受光素子からの出力電流に対応して電流電圧変換回路、マトリクス演算/増幅回路等を備え、マトリクス演算処理により必要な信号を生成する。
具体的にこの場合は、上述したNRZI変調された記録信号の再生信号に相当する再生信号sAを生成する。
具体的にこの場合は、上述したNRZI変調された記録信号の再生信号に相当する再生信号sAを生成する。
上記マトリクス回路4により生成された再生信号sAは、ハイパスフィルタ(HPF)5、及びオートゲインコントロール回路(AGC)6を介して、PRイコライザ7(PR:Patial Response)に供給される。
ここで、上記ハイパスフィルタ5は、再生信号sAのDC成分カットと低域うねりの除去を行うものである。また上記オートゲインコントロール回路6は、再生信号sAのレベルを後段のA/D変換器8のダイナミックレンジに適したレベルに調整するために設けられる。
上記オートゲインコントロール回路6によるゲイン調整は、後述する各case判定回路37,38(図10)により適正な判定動作が得られるようにするために重要な機能となる。
ここで、上記ハイパスフィルタ5は、再生信号sAのDC成分カットと低域うねりの除去を行うものである。また上記オートゲインコントロール回路6は、再生信号sAのレベルを後段のA/D変換器8のダイナミックレンジに適したレベルに調整するために設けられる。
上記オートゲインコントロール回路6によるゲイン調整は、後述する各case判定回路37,38(図10)により適正な判定動作が得られるようにするために重要な機能となる。
PRイコライザ7は、上記オートゲインコントロール回路6を介した再生信号sAに対して、PR等化処理を施す。
本例の場合、PRのクラスとしてはPR(1,2,2,2,1)が採用され、PRイコライザ7は当該PR(1,2,2,2,1)に応じて設定された周波数特性を目標特性とした波形等化処理を行う。
本例の場合、PRのクラスとしてはPR(1,2,2,2,1)が採用され、PRイコライザ7は当該PR(1,2,2,2,1)に応じて設定された周波数特性を目標特性とした波形等化処理を行う。
A/D変換器8は、上記PRイコライザ7によりPR等化が施された再生信号sAを、後述するPLL(Phase Locked Loop)回路9により生成される再生クロックCLKに従ったタイミングでデジタルサンプリングする。図示するように当該A/D変換器8によりデジタルサンプリングされた再生信号sAは、再生信号sA-smpとする。
A/D変換器8により得られた再生信号sA-smpは、適応型イコライザ10に供給されると共に、PLL回路9に対しても供給される。
PLL回路9は、上記再生信号sA-smpに基づき再生クロックCLKを生成する。
PLL回路9で生成された再生クロックCLKは前述のA/D変換器8に供給される。また図示は省略したが、再生クロックCLKは、例えば後述するビタビ復号器11などの必要な各部の動作クロックとしても供給されることになる。
なお、PLL回路9の内部構成については後述する。
PLL回路9は、上記再生信号sA-smpに基づき再生クロックCLKを生成する。
PLL回路9で生成された再生クロックCLKは前述のA/D変換器8に供給される。また図示は省略したが、再生クロックCLKは、例えば後述するビタビ復号器11などの必要な各部の動作クロックとしても供給されることになる。
なお、PLL回路9の内部構成については後述する。
適応型イコライザ10は、例えばFIR(Finit Impulse Response)フィルタといわゆる最小二乗法によるタップ係数の更新演算処理を行うタップ係数計算部とを備えた、LMS TVF(Least Mean Square Transversal Filter)で構成され、光学ヘッド3や光ディスクDの個体バラツキに起因した再生信号sAの周波数特性のバラツキを吸収するための、いわゆる適応型等化処理を行う。
図示するようにこの適応型イコライザ10には、ビタビ復号器11による復号結果である復号データDTが入力される。適応型イコライザ10は、このように入力した復号データDTをパーシャルレスポンス系列に変換したレプリカ信号を目標信号として、上記再生信号sA-smpについての波形等化処理を行う。
図示するようにこの適応型イコライザ10には、ビタビ復号器11による復号結果である復号データDTが入力される。適応型イコライザ10は、このように入力した復号データDTをパーシャルレスポンス系列に変換したレプリカ信号を目標信号として、上記再生信号sA-smpについての波形等化処理を行う。
適応型イコライザ10による等化処理の施された再生信号sA-smp(以下、等化信号ykと称する)は、ビタビ復号器11に対して供給される。
ビタビ復号器11は、いわゆるビタビ復号処理により再生信号sAの2値化を行う。すなわち ビタビ復号器11は、上記等化信号ykと、想定され得るビット系列のパーシャルレスポンスとの間のユークリッド距離を調べ、その距離が最も近くなるビット系列を検出結果として出力する。
ビタビ復号器11は、いわゆるビタビ復号処理により再生信号sAの2値化を行う。すなわち ビタビ復号器11は、上記等化信号ykと、想定され得るビット系列のパーシャルレスポンスとの間のユークリッド距離を調べ、その距離が最も近くなるビット系列を検出結果として出力する。
このようなビタビ復号器11による復号処理で得られた復号データDTは、上述した適応型イコライザ10に供給されると共に、図示は省略した再生データデコーダに対して供給され、例えばランレングスリミテッド符号の復号化やエラー訂正処理が施されて再生データが得られる。
[1-2.PLL回路の内部構成]
図2は、図1に示したPLL回路9の内部構成を示している。
なお図2ではPLL回路9の内部構成と共に、図1に示したA/D変換器8も併せて示している。
図2は、図1に示したPLL回路9の内部構成を示している。
なお図2ではPLL回路9の内部構成と共に、図1に示したA/D変換器8も併せて示している。
図示するようにしてPLL回路9には、位相誤差検出回路20、ローパスフィルタ(LPF)21、D/A変換器22、及びVCO(Voltage Control Oscillator)23が設けられている。
位相誤差検出回路20は、A/D変換器8より供給された再生信号sA-smpに基づき、再生クロックCLKの理想状態からの位相誤差を検出し、その結果を表す位相誤差情報Dpを出力する。
なお、本実施の形態の位相誤差検出回路20の内部構成については後述する。
位相誤差検出回路20は、A/D変換器8より供給された再生信号sA-smpに基づき、再生クロックCLKの理想状態からの位相誤差を検出し、その結果を表す位相誤差情報Dpを出力する。
なお、本実施の形態の位相誤差検出回路20の内部構成については後述する。
位相誤差検出回路20から出力された位相誤差情報Dpは、ローパスフィルタ21を経てD/A変換器22でアナログ信号に変換された後、VCO23に供給される。
VCOは、上記D/A変換器22を介して入力された位相誤差情報Dp(位相誤差信号Dp)に基づき、自らの発振信号についての位相制御を行うことで、再生信号sAの変化点に同期した再生クロックCLKを生成する。
VCOは、上記D/A変換器22を介して入力された位相誤差情報Dp(位相誤差信号Dp)に基づき、自らの発振信号についての位相制御を行うことで、再生信号sAの変化点に同期した再生クロックCLKを生成する。
<2.実施の形態としての位相誤差検出手法>
[2-1.基本思想]
上記による説明から理解されるように、本例ではPRのクラスとしてPR(1,2,2,2,1)を採用するものとしている。
ここで、PR(a,b、・・・b、a)で表されるPRのクラスについて、前述もしたようにPR(1,2,2,2,1)などのPRの拘束長が5以上で且つa:b=1:2となるクラスを採用する場合には、ゼロクロス前後における再生信号パターンとして、先の図11(a)に示したように再生信号の理想値がゼロをとらないパターンと、図11(b)のように再生信号の理想値がゼロをとる場合の2つのパターンが生じ得るものとなる。具体的に、ゼロクロスに3T以上(Tはチャネルクロック)のパターンが絡む場合は、図11(a)に示した再生信号の理想値がゼロをとらないパターンとなり、ゼロクロスに2Tパターンが絡む場合は図11(b)に示した再生信号の理想値がゼロをとるパターンとなる。
[2-1.基本思想]
上記による説明から理解されるように、本例ではPRのクラスとしてPR(1,2,2,2,1)を採用するものとしている。
ここで、PR(a,b、・・・b、a)で表されるPRのクラスについて、前述もしたようにPR(1,2,2,2,1)などのPRの拘束長が5以上で且つa:b=1:2となるクラスを採用する場合には、ゼロクロス前後における再生信号パターンとして、先の図11(a)に示したように再生信号の理想値がゼロをとらないパターンと、図11(b)のように再生信号の理想値がゼロをとる場合の2つのパターンが生じ得るものとなる。具体的に、ゼロクロスに3T以上(Tはチャネルクロック)のパターンが絡む場合は、図11(a)に示した再生信号の理想値がゼロをとらないパターンとなり、ゼロクロスに2Tパターンが絡む場合は図11(b)に示した再生信号の理想値がゼロをとるパターンとなる。
既に説明したように、図11(a)に示す再生信号の理想値がゼロをとらない場合における位相誤差Δτは、先の[式1]で求めることができる。
ここで、以下の説明においては、先の[式4]に倣い、再生信号のゼロクロス後のサンプリング値は「Ak」とおき、ゼロクロス前のサンプリング値は「Ak-1」とおく。従って[式1]は次のように表記し直す。
Δτ=sign*(Ak-1+Ak) ・・・[式1]
なおこの場合も「sign」は、ゼロクロスの方向(正→負、負→正)に応じて+、−となる符合を表す。
ここで、以下の説明においては、先の[式4]に倣い、再生信号のゼロクロス後のサンプリング値は「Ak」とおき、ゼロクロス前のサンプリング値は「Ak-1」とおく。従って[式1]は次のように表記し直す。
Δτ=sign*(Ak-1+Ak) ・・・[式1]
なおこの場合も「sign」は、ゼロクロスの方向(正→負、負→正)に応じて+、−となる符合を表す。
また、図11(b)に示したように再生信号の理想値がゼロをとる場合、位相誤差Δτは、先の[式4]により求めることができる。確認のため、[式4]を再掲しておく。
Δτ=sign*min(Ak,Ak-1) ・・・[式4]
この場合も「min(x,y)」はxとyのうち絶対値が小である方を選ぶという演算子を表す。
Δτ=sign*min(Ak,Ak-1) ・・・[式4]
この場合も「min(x,y)」はxとyのうち絶対値が小である方を選ぶという演算子を表す。
ここで、本例のように拘束長が5以上のPRクラスを採用する場合としては、相当に高記録密度化が進んだ場合である。既に説明したように、高記録密度化が進むにことに伴っては、2Tや3Tなどといった短いパターンの振幅は小となるので、この点に鑑み、2Tが絡む図11(b)の場合のゼロクロス部分は位相誤差検出の対象外とし、図11(a)に示す3T以上のパターンが絡むゼロクロス部分でのみ位相誤差の検出を行うという手法を採ることが考えられる。具体的には、図11(a)に示すパターンの場合にのみ、[式1]に基づく位相誤差Δτの計算を行ってその結果を位相誤差として使用するというものである。
しかしながら、実際の再生信号において、2Tが絡むゼロクロス部分の頻度は多く、これを位相誤差検出の対象から除外してしまうと、位相誤差情報の更新頻度が大きく低下する虞がある。
このように位相誤差情報の更新頻度が低下することによっては、PLLの追従性能の低下を招き、PLLの安定性を低下させる要因となってしまう。
このように位相誤差情報の更新頻度が低下することによっては、PLLの追従性能の低下を招き、PLLの安定性を低下させる要因となってしまう。
そこで本実施の形態では、位相誤差検出の対象とする再生信号のゼロクロス部分のパターンに関して、3T以上が絡むパターンであるか2Tが絡むパターンであるかの判定を行い、その判定結果に基づき、[式1]を用いた位相誤差検出と[式4]を用いた位相誤差検出とを切り換えるという手法を採る。
具体的に、3T以上が絡む(再生信号の理想値がゼロをとらない)場合には、上記[式1]による演算式により位相誤差の計算を行い、2Tが絡む(再生信号の理想値がゼロをとる)場合には上記[式4]による演算式により位相誤差の計算を行うものである。
具体的に、3T以上が絡む(再生信号の理想値がゼロをとらない)場合には、上記[式1]による演算式により位相誤差の計算を行い、2Tが絡む(再生信号の理想値がゼロをとる)場合には上記[式4]による演算式により位相誤差の計算を行うものである。
このとき、上記のような各場合の判定は、後段のビタビ復号器11の復号結果(ビット検出結果)を用いたパターンマッチングにより行うという手法が順当には考えられる。具体的には、図11(a)に示すようなゼロクロスが生じるときのデータパターンと図11(b)に示すようなゼロクロスが生じるときのデータパターンとを予め全てピックアップしておき、それらのデータパターンと上記復号結果としてのデータパターンとのマッチングをとるという手法である。
しかしながら、ビット検出結果が得られるには相応の時間を要するので、これに伴いPLLの遅延が相応に大きくなり、結果として、PLLの大きな応答遅れを招いてしまうことになる。
しかしながら、ビット検出結果が得られるには相応の時間を要するので、これに伴いPLLの遅延が相応に大きくなり、結果として、PLLの大きな応答遅れを招いてしまうことになる。
この点を考慮し本実施の形態では、上記の各場合の判定は、以下で説明するような観点から、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の値の大きさを確認することで行うものとしている。
[2-2.具体的な誤差検出手法]
図3は、PR(1,2,2,2,1)の状態遷移図を示している。
この図3を参照すると、PR(1,2,2,2,1)の場合には、2T信号が連続して得られると再生信号振幅(サンプリング値)はゼロ出力が続き、2T信号が絡まない出力があるときには、ゼロクロスはするが、ゼロ出力がないことが分かる。
図3は、PR(1,2,2,2,1)の状態遷移図を示している。
この図3を参照すると、PR(1,2,2,2,1)の場合には、2T信号が連続して得られると再生信号振幅(サンプリング値)はゼロ出力が続き、2T信号が絡まない出力があるときには、ゼロクロスはするが、ゼロ出力がないことが分かる。
ここで、このようなPR(1,2,2,2,1)の状態遷移に関して、再生信号の理想値がゼロをとらない又は再生信号の理想値がゼロをとるという観点から見ると、以下の3つのcaseを代表的なcaseとして挙げることができる。
すなわち、
・case1
=ST0000−ST0000−ST0001−ST0011−ST0111
・case2
=ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1000
・case3
=ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1001−ST0011−ST0111
すなわち、
・case1
=ST0000−ST0000−ST0001−ST0011−ST0111
・case2
=ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1000
・case3
=ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1001−ST0011−ST0111
〜case1について〜
上記case1(ST0000−ST0000−ST0001−ST0011−ST0111)は、再生信号の理想値がゼロをとらない場合の代表例である。
このcase1の場合、再生信号の理想値の遷移は{−8,−6,−2,2}となる。
上記case1(ST0000−ST0000−ST0001−ST0011−ST0111)は、再生信号の理想値がゼロをとらない場合の代表例である。
このcase1の場合、再生信号の理想値の遷移は{−8,−6,−2,2}となる。
図4は、このcase1の場合に対応した位相誤差検出手法について説明するため図である。
なお図4では先の図11(b)と同様に、PLLの位相状態に関して、理想/進み/遅れの各状態に応じた再生信号をそれぞれ個別に示している。具体的には、実線が理想状態での再生信号、一点鎖線が位相が進んでいる状態での再生信号、破線が位相が遅れている状態での再生信号を示す。
またこの図4では先の図11(b)と同様に、理想/進み/遅れの各位相状態でのサンプリング点が揃うようにして理想/進み/遅れの各位相状態の再生信号波形を示しており、ゼロクロス後のサンプリング値は「An」、ゼロクロス前のサンプリング値は「An-1」とおいている。
なお図4では先の図11(b)と同様に、PLLの位相状態に関して、理想/進み/遅れの各状態に応じた再生信号をそれぞれ個別に示している。具体的には、実線が理想状態での再生信号、一点鎖線が位相が進んでいる状態での再生信号、破線が位相が遅れている状態での再生信号を示す。
またこの図4では先の図11(b)と同様に、理想/進み/遅れの各位相状態でのサンプリング点が揃うようにして理想/進み/遅れの各位相状態の再生信号波形を示しており、ゼロクロス後のサンプリング値は「An」、ゼロクロス前のサンプリング値は「An-1」とおいている。
言うまでもなく、このcase1の場合のように再生信号の理想値がゼロをとらない場合は、先の[式1]を用いることで位相誤差の値を正しく計算することができる。
ここで、case1の場合において注目すべきは、ゼロクロス後のサンプリング値Ak(図中ではAn)とゼロクロス前のサンプリング値Ak-1(図中ではAn-1)とのレベル差である図中の「df-1」の値である。
PR(1,2,2,2,1)が採用される場合において、このcase1のように再生信号の理想値がゼロをとらないときのパターン(換言すればゼロクロス部分に3T以上の信号が絡むパターン)を調べると、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1とのレベル差として定義される上記df-1の値は、必ず4以上となる。
従ってこの点に鑑み本実施の形態では、図中の「df-1」としての、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値(|Ak−Ak-1|)が、上記「4」以上であると見なせる場合には、[式1]に基づく位相誤差検出を行うものとしている。つまりこれにより、再生信号の理想値がゼロをとらない場合に対応して、[式1]に基づく適正な位相誤差検出を行うことができるものである。
PR(1,2,2,2,1)が採用される場合において、このcase1のように再生信号の理想値がゼロをとらないときのパターン(換言すればゼロクロス部分に3T以上の信号が絡むパターン)を調べると、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1とのレベル差として定義される上記df-1の値は、必ず4以上となる。
従ってこの点に鑑み本実施の形態では、図中の「df-1」としての、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値(|Ak−Ak-1|)が、上記「4」以上であると見なせる場合には、[式1]に基づく位相誤差検出を行うものとしている。つまりこれにより、再生信号の理想値がゼロをとらない場合に対応して、[式1]に基づく適正な位相誤差検出を行うことができるものである。
このとき、上記「4」という数値はあくまで理想的な数値であり、実際にノイズが重畳する再生信号が入力された際には、異なる数値となることが予想される。
このため実際においては、上記のように再生信号の理想値がゼロをとらない場合であるか否かの判定を可能とする閾値(以下、閾値Dと称する)としては、「4」そのものを設定するということは行わず、ノイズの重畳などを考慮した数値に設定することになる。
具体的に、上記閾値Dとしては、例えば「3.8」程度など、「4」よりも僅かに小となる数値を設定することになる。
このため実際においては、上記のように再生信号の理想値がゼロをとらない場合であるか否かの判定を可能とする閾値(以下、閾値Dと称する)としては、「4」そのものを設定するということは行わず、ノイズの重畳などを考慮した数値に設定することになる。
具体的に、上記閾値Dとしては、例えば「3.8」程度など、「4」よりも僅かに小となる数値を設定することになる。
上記説明からも理解されるように、case1のように再生信号の理想値がゼロをとらない場合であるか否かの判定は、
D<|Ak−Ak-1|
であるか否かを判定することで行うことができるものとなる。
D<|Ak−Ak-1|
であるか否かを判定することで行うことができるものとなる。
〜case2について〜
続いて、case2(ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1000)について説明する。
図5は、case2の場合に対応した位相誤差検出手法について説明するため図である。
この図5においても図4と同様に、PLLの位相状態に関して理想/進み/遅れの各状態に応じた再生信号をそれぞれ個別に示している。
またこの図5では先の図11(b)と同様に、理想/進み/遅れの各位相状態でのサンプリング点が揃うようにして理想/進み/遅れの各位相状態の再生信号波形を示しており、図11(b)と同様に、理想状態での再生信号におけるゼロクロス点と一致するサンプリング点(「An」)を基準として、その1つの前のサンプリング点を「An-1」、1つ後のサンプリング点を「An+1」としている。
続いて、case2(ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1000)について説明する。
図5は、case2の場合に対応した位相誤差検出手法について説明するため図である。
この図5においても図4と同様に、PLLの位相状態に関して理想/進み/遅れの各状態に応じた再生信号をそれぞれ個別に示している。
またこの図5では先の図11(b)と同様に、理想/進み/遅れの各位相状態でのサンプリング点が揃うようにして理想/進み/遅れの各位相状態の再生信号波形を示しており、図11(b)と同様に、理想状態での再生信号におけるゼロクロス点と一致するサンプリング点(「An」)を基準として、その1つの前のサンプリング点を「An-1」、1つ後のサンプリング点を「An+1」としている。
case2の場合、NRZIのデータの流れでは「011000」 となり、再生信号の理想値は{−8,−6,−2,0,0,−2}と遷移する。
この図5に示すように再生信号の理想値がゼロをとるcaseでは、位相誤差の値は先の[式4]で求めればよい。
この図5に示すように再生信号の理想値がゼロをとるcaseでは、位相誤差の値は先の[式4]で求めればよい。
ここで、図中のサンプリング点An、An-1、An+1での各値を参照して分かるように、この場合におけるゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値(|Ak−Ak-1|)としては、「2」以下の値となる。そしてこのことは、PR(1,2,2,2,1)において、再生信号の理想値がゼロをとる全てのパターンについて当てはまる事項となる。
このとき、先のcase1についての判定は、|Ak−Ak-1|の値が上記閾値Dよりも大であるかを見ることで行うことができる。そして、上記ようにcase2に該当する場合、|Ak−Ak-1|の値は上記閾値Dよりも小である「2」以下の数値となる。
このことからも理解されるように、case1のように再生信号の理想値がゼロをとらない場合と、case2のように再生信号の理想値がゼロをとる場合との切り分けは、上記閾値Dを用いて、
|Ak−Ak-1|≧D ・・・[式6]
であるか否かを判定して行えばよいことになる。すなわち、上記[式6]による条件が満たされるのであれば、再生信号の理想値がゼロをとる場合であると判定し、逆に満たされないのであれば再生信号の理想値がゼロをとらない場合であると判定することができる。
このことからも理解されるように、case1のように再生信号の理想値がゼロをとらない場合と、case2のように再生信号の理想値がゼロをとる場合との切り分けは、上記閾値Dを用いて、
|Ak−Ak-1|≧D ・・・[式6]
であるか否かを判定して行えばよいことになる。すなわち、上記[式6]による条件が満たされるのであれば、再生信号の理想値がゼロをとる場合であると判定し、逆に満たされないのであれば再生信号の理想値がゼロをとらない場合であると判定することができる。
但し、ここで懸念すべきであるのは、図5に示すcase2の場合においては、位相が遅れている場合のゼロクロス前のサンプリング値(図中ではAnの値)とゼロクロス後のサンプリング値(図中An+1の値)との絶対値とが非常に近い数値になるという点である。
先の[式4]による位相誤差検出は、ゼロクロス前後における何れか一方の値を誤差値とする手法であり、一方のサンプリング値(絶対値)に対して他方のサンプリング値(絶対値)が大きく上回っていることが理想的となる。すなわち、これらゼロクロス前後の2値の絶対値の差が大でないと、実際のノイズが重畳した再生信号を想定した場合に、それら2値の大小関係の判定を誤り、結果として誤った位相誤差Δτが計算されてしまう虞があるためである。
先の[式4]による位相誤差検出は、ゼロクロス前後における何れか一方の値を誤差値とする手法であり、一方のサンプリング値(絶対値)に対して他方のサンプリング値(絶対値)が大きく上回っていることが理想的となる。すなわち、これらゼロクロス前後の2値の絶対値の差が大でないと、実際のノイズが重畳した再生信号を想定した場合に、それら2値の大小関係の判定を誤り、結果として誤った位相誤差Δτが計算されてしまう虞があるためである。
そこで本実施の形態では、このようなcase2の場合における位相遅れが生じた場合など、[式4]を用いた位相誤差検出を行う場合に不適切とされる場合における位相誤差検出が行われないようにすべく、上記[式6]による条件に加えて、さらなる条件を付加するものとしている。
具体的には、下記の[式7]が示すように、|Ak−Ak-1|に対して下限側の閾値Bを設定した条件である。
B≦|Ak−Ak-1| ・・・[式7]
このような[式7]による条件を用いることで、先の[式6]により再生信号の理想値がゼロをとる場合であると判定された場合であっても、上記のように位相誤差検出に不適切とされる場合に関しては、これを適正に位相誤差検出対象から排除することができる。
具体的には、下記の[式7]が示すように、|Ak−Ak-1|に対して下限側の閾値Bを設定した条件である。
B≦|Ak−Ak-1| ・・・[式7]
このような[式7]による条件を用いることで、先の[式6]により再生信号の理想値がゼロをとる場合であると判定された場合であっても、上記のように位相誤差検出に不適切とされる場合に関しては、これを適正に位相誤差検出対象から排除することができる。
ここで、上記[式7]に示される下限側の閾値「B」は、具体的には、次の図6に示すようにして設定すればよい。
この図6においては、図5に示したcase2の場合における再生信号波形を示すと共に、図中の黒丸により、位相誤差の無い理想的な再生クロックCLKによるサンプリング点を示している。また図6では白丸により、ゼロクロス前後のサンプリング点として、上記理想的な再生クロックCLKから半クロック分の誤差が生じた場合におけるサンプリング点を示している。
この図6においては、図5に示したcase2の場合における再生信号波形を示すと共に、図中の黒丸により、位相誤差の無い理想的な再生クロックCLKによるサンプリング点を示している。また図6では白丸により、ゼロクロス前後のサンプリング点として、上記理想的な再生クロックCLKから半クロック分の誤差が生じた場合におけるサンプリング点を示している。
この図6が示すように、上記閾値「B」の値としては、再生クロックCLKに半クロック分の位相誤差が生じたときのゼロクロス前後の2つのサンプリング値の差の絶対値とすればよい(図中の太線部)。換言すれば、半クロック分の位相誤差が生じている場合における|Ak−Ak-1|の値とするものである。
ここで、図7を参照して分かるように、理想状態から位相が進んでいる状態においては、|Ak−Ak-1|の値は必ず上記閾値Bよりも大となる。
逆に、位相が遅れている状態では、図8を参照して分かるように、|Ak−Ak-1|の値は必ず上記閾値Bよりも小となる。
逆に、位相が遅れている状態では、図8を参照して分かるように、|Ak−Ak-1|の値は必ず上記閾値Bよりも小となる。
これらの点からも理解されるように、図6を参照して説明した上記閾値Bの値の設定により、[式7]の判定で位相誤差検出の対象とすべきでない位相遅れの状態を適切に排除することができる。
すなわち、case2のような再生信号の理想値がゼロをとる場合に該当するものであっても、正確な位相誤差検出が期待できないゼロクロス部分については適切な排除が行われるものとなり、これによってより正確な位相誤差検出を行うことができるものである。
すなわち、case2のような再生信号の理想値がゼロをとる場合に該当するものであっても、正確な位相誤差検出が期待できないゼロクロス部分については適切な排除が行われるものとなり、これによってより正確な位相誤差検出を行うことができるものである。
ここで、上記による説明では、ゼロクロスの方向として負→正の方向(立ち上がり方向)についてのみ言及したが、当然のことながら立ち下がりのゼロクロス部分(正→負)においても位相誤差の検出は行われる。
先の図5では、立ち下がり方向のゼロクロス部分も示されているが、立ち下がり方向においても、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|の値は、「2」以下となる。このことからも理解されるように、立ち下がり方向に関しても、先の[式6]を用いることで、[式4]での位相誤差検出を行うべき場合を適正に判定することができる。
先の図5では、立ち下がり方向のゼロクロス部分も示されているが、立ち下がり方向においても、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|の値は、「2」以下となる。このことからも理解されるように、立ち下がり方向に関しても、先の[式6]を用いることで、[式4]での位相誤差検出を行うべき場合を適正に判定することができる。
なお、ここで注意すべきは、立ち下がり方向においては、位相誤差検出の排除の対象は、位相遅れの状態ではなく、逆に位相進みの状態となるという点である。図5を参照すると、立ち下がり方向と立ち上がり方向とでは、位相遅れの場合の波形と位相進みの場合の波形の位置関係が逆転していることが分かる。これに伴い、立ち下がり方向の場合、排除の対象は位相遅れの状態ではなく位相進みの状態となる。
但し、上記のような波形の逆転は、立ち上がり方向の場合と対称に生じるものとなるので、先の[式7]の条件が判定に用いられることで、このような立ち下がり方向における位相進みの状態についても、適切に位相誤差検出の対象から排除できるものとなる。
但し、上記のような波形の逆転は、立ち上がり方向の場合と対称に生じるものとなるので、先の[式7]の条件が判定に用いられることで、このような立ち下がり方向における位相進みの状態についても、適切に位相誤差検出の対象から排除できるものとなる。
上記の説明から理解されるように、再生信号の理想値がゼロをとらない場合かゼロをとる場合かの切り分けは、[式6]として示した「|Ak−Ak-1|≧D」であるか否かを判定することで行うことができる。
そしてこのとき、本実施の形態では「|Ak−Ak-1|≧D」が満たされ再生信号の理想値がゼロをとる場合であっても、|Ak−Ak-1|の値が小さく位相誤差検出の対象としては不適切とされるゼロクロス部分についてはこれを排除するために、さらに[式7]としての「B≦|Ak−Ak-1|」の条件が満たされるか否かを判定するものとしている。
つまりこの場合の判定としては、[式6]及び[式7]の判定をそれぞれ行い、[式6]により「|Ak−Ak-1|≧D」ではないと判定した場合(再生信号の理想値がゼロをとらない場合であると判定した場合)は、[式1]による位相誤差の計算を行う。
また、[式6]により「|Ak−Ak-1|≧D」であると判定した場合(再生信号の理想値がゼロをとる場合であると判定した場合)であって、且つ[式7]により「B≦|Ak−Ak-1|」であると判定した場合には、[式4]による位相誤差の計算を行う。一方、[式7]により「B≦|Ak−Ak-1|」でないと判定した場合は、位相誤差の出力は行わないようにする。
そしてこのとき、本実施の形態では「|Ak−Ak-1|≧D」が満たされ再生信号の理想値がゼロをとる場合であっても、|Ak−Ak-1|の値が小さく位相誤差検出の対象としては不適切とされるゼロクロス部分についてはこれを排除するために、さらに[式7]としての「B≦|Ak−Ak-1|」の条件が満たされるか否かを判定するものとしている。
つまりこの場合の判定としては、[式6]及び[式7]の判定をそれぞれ行い、[式6]により「|Ak−Ak-1|≧D」ではないと判定した場合(再生信号の理想値がゼロをとらない場合であると判定した場合)は、[式1]による位相誤差の計算を行う。
また、[式6]により「|Ak−Ak-1|≧D」であると判定した場合(再生信号の理想値がゼロをとる場合であると判定した場合)であって、且つ[式7]により「B≦|Ak−Ak-1|」であると判定した場合には、[式4]による位相誤差の計算を行う。一方、[式7]により「B≦|Ak−Ak-1|」でないと判定した場合は、位相誤差の出力は行わないようにする。
〜case3について〜
次に、case3(ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1001−ST0011−ST0111)について説明する。
図9は、case3の場合に対応した位相誤差検出手法について説明するため図である。
この図9においても図4と同様に、PLLの位相状態に関して理想/進み/遅れの各状態に応じた再生信号をそれぞれ個別に示しており、先の図5と同様に、理想/進み/遅れの各位相状態でのサンプリング点が揃うようにして理想/進み/遅れの各位相状態の再生信号波形を示している。また図9では図5と同様に、理想状態での再生信号におけるゼロクロス点と一致するサンプリング点(「An」)を基準として、その1つの前のサンプリング点を「An-1」、1つ後のサンプリング点を「An+1」とし、さらに図9では、上記サンプリング点An+1の1つ後のサンプリング点An+2、及びさらに1つ後のサンプリング点An+3も示している。
次に、case3(ST0000−ST0000−ST0001−ST0011−ST0110−ST1100−ST1001−ST0011−ST0111)について説明する。
図9は、case3の場合に対応した位相誤差検出手法について説明するため図である。
この図9においても図4と同様に、PLLの位相状態に関して理想/進み/遅れの各状態に応じた再生信号をそれぞれ個別に示しており、先の図5と同様に、理想/進み/遅れの各位相状態でのサンプリング点が揃うようにして理想/進み/遅れの各位相状態の再生信号波形を示している。また図9では図5と同様に、理想状態での再生信号におけるゼロクロス点と一致するサンプリング点(「An」)を基準として、その1つの前のサンプリング点を「An-1」、1つ後のサンプリング点を「An+1」とし、さらに図9では、上記サンプリング点An+1の1つ後のサンプリング点An+2、及びさらに1つ後のサンプリング点An+3も示している。
このcase3は、NRZIのデータの流れでは「01100111」となるものであり、再生信号の理想値の遷移は{−8,−6,−2,0,0,0,0,−2}となる。
先ず、このcase3としても、再生信号の理想値はゼロをとることになる。従ってこのcase3としても先の[式4]による位相誤差の計算が行われるべきものとなるが、この図9と先の図5とを比較して分かるように、この場合、立ち上がり方向のゼロクロス部分(Anを基準とした部分)、立ち下がり方向のゼロクロス部分(An+3を基準とした部分)で共に、ゼロクロス部分の波形は図5のcase2の場合と同様となっており、従ってこれらの部分については少なくとも先の[式6]を用いることで、再生信号の理想値がゼロをとらない場合との適切な切り分けを行うことができ、結果[式4]による位相誤差の計算が行われるようにできる。
先ず、このcase3としても、再生信号の理想値はゼロをとることになる。従ってこのcase3としても先の[式4]による位相誤差の計算が行われるべきものとなるが、この図9と先の図5とを比較して分かるように、この場合、立ち上がり方向のゼロクロス部分(Anを基準とした部分)、立ち下がり方向のゼロクロス部分(An+3を基準とした部分)で共に、ゼロクロス部分の波形は図5のcase2の場合と同様となっており、従ってこれらの部分については少なくとも先の[式6]を用いることで、再生信号の理想値がゼロをとらない場合との適切な切り分けを行うことができ、結果[式4]による位相誤差の計算が行われるようにできる。
また、理想/進み/遅れの各波形の関係としても、上記の立ち上がり方向、立ち下がり方向のゼロクロス部分で共に、図5の場合と同様の関係となっており、従ってこの場合も[式6]と[式7]とを用いた判定によって、上記立ち上がり方向のゼロクロス部分においては位相遅れの状態を、また上記立ち下がり方向のゼロクロス部分においては位相進みの状態をそれぞれ適正に排除することができる。
ここで、このcase3に特徴的であるのは、再生信号の理想値が{0,0,0,0}で推移する部分である(図中のAn〜An+3の部分)。
このように再生信号の理想値が「0」で連続する部分においては、図からも明らかなように|Ak−Ak-1|の値は微少となる。従って、実際のノイズが重畳した再生信号を想定した場合には、この部分では適正な位相誤差検出を行うことが非常に困難となる。
このように再生信号の理想値が「0」で連続する部分においては、図からも明らかなように|Ak−Ak-1|の値は微少となる。従って、実際のノイズが重畳した再生信号を想定した場合には、この部分では適正な位相誤差検出を行うことが非常に困難となる。
先の[式7]として、下限側の閾値Bが設定されることにより、このように「0」が連続する部分についても適正に位相誤差検出の対象から除外することができる。
上記の説明から理解されるように、本実施の形態では、[式6]としての「|Ak−Ak-1|≧D」の条件が満たされるか否かを判定することにより、再生信号の理想値がゼロをとらない場合とゼロをとる場合との切り分けを行うものとしている。具体的には、上記[式6]の条件が満たされない場合は再生信号の理想値がゼロをとらない場合であると判定し、上記[式6]の条件が満たされる場合は再生信号の理想値がゼロをとる場合であると判定するものである。
そして本実施の形態では、上記[式6]の条件と共に、閾値Bを設定した[式7]の条件を用いた判定も行うものとしている。このことで、上記[式6]を用いた判定で再生信号の理想値がゼロをとる場合であると判定される場合であっても、位相誤差検出の対象とすべきでない場合を適切に排除することができ、より正確な位相誤差検出が行われるようにすることができる。
ここで、上記の説明を踏まえた上で、以下に本実施の形態の位相誤差検出手法の全体的な流れについて説明しておく。
先ず、本例の手法においては、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1とを用いて、[式6][式7]による判定を行うことになる。
そして、[式6]により「|Ak−Ak-1|≧D」ではないと判定した場合(再生信号の理想値がゼロをとらない場合であると判定した場合)は、[式1]による位相誤差の計算を行う。
先ず、本例の手法においては、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1とを用いて、[式6][式7]による判定を行うことになる。
そして、[式6]により「|Ak−Ak-1|≧D」ではないと判定した場合(再生信号の理想値がゼロをとらない場合であると判定した場合)は、[式1]による位相誤差の計算を行う。
一方、上記[式6]により「|Ak−Ak-1|≧D」であると判定した場合(再生信号の理想値がゼロをとる場合であると判定した場合)は、さらに[式7]による判定結果を用いる。すなわち、[式7]より「B≦|Ak−Ak-1|」であると判定した場合は、[式4]による位相誤差の計算を行う。
これに対し、上記[式7]により「B≦|Ak−Ak-1|」でないとされた場合は、位相誤差の出力は行わないようにする。
これに対し、上記[式7]により「B≦|Ak−Ak-1|」でないとされた場合は、位相誤差の出力は行わないようにする。
このような手法により、例えばPR(1,2,2,2,1)が採用される場合など、再生信号の理想値がゼロをとらない場合とゼロをとる場合とが混在して生じる場合に対応して、再生信号の理想値がゼロをとらない場合には[式1]による位相誤差計算を適正に行うことができ、また再生信号の理想値がゼロをとる場合には[式4]による位相誤差計算を適正に行うことができる。
また[式7]の判定を加えることで、再生信号の理想値がゼロをとらない場合における不適切なゼロクロス部分を排除でき、より正確な位相誤差検出が行われるようにすることができる。
また[式7]の判定を加えることで、再生信号の理想値がゼロをとらない場合における不適切なゼロクロス部分を排除でき、より正確な位相誤差検出が行われるようにすることができる。
<3.位相誤差検出回路の内部構成>
続いて、実施の形態としての位相誤差検出手法を実現するための具体的な構成例について説明しておく。
図10は、図2に示した位相誤差検出回路20の内部構成を示している。
この図10に示されるように、位相誤差検出回路20内には、ゼロクロス検出回路25、セレクタ26、第1位相誤差計算回路27、第2位相誤差計算回路28、乗算器29,30、傾き極性判定回路31、乗算器32,33、第1ゲイン回路34、第2ゲイン回路35、レベル計算回路36、第1case判定回路37、及び第2case判定回路38が設けられている。
続いて、実施の形態としての位相誤差検出手法を実現するための具体的な構成例について説明しておく。
図10は、図2に示した位相誤差検出回路20の内部構成を示している。
この図10に示されるように、位相誤差検出回路20内には、ゼロクロス検出回路25、セレクタ26、第1位相誤差計算回路27、第2位相誤差計算回路28、乗算器29,30、傾き極性判定回路31、乗算器32,33、第1ゲイン回路34、第2ゲイン回路35、レベル計算回路36、第1case判定回路37、及び第2case判定回路38が設けられている。
先の図1(及び図2)に示したA/D変換器8からの再生信号sA-smpは、図示するようにしてゼロクロス検出回路25、第1位相誤差計算回路27、第2位相誤差計算回路28、傾き極性判定回路31、レベル計算回路37に対してそれぞれ供給される。
ゼロクロス検出回路25は、上記再生信号sA-smpの極性に基づきゼロクロス部分の検出を行う。具体的には、上記再生信号sA-smpの現在の入力値の極性と1つ前の入力値の極性とを比較し、それらが変化したタイミングを検出することでゼロクロス部分の検出を行う。
このゼロクロス検出回路25が出力するゼロクロス検出信号は、セレクタ26に対して供給される。
このゼロクロス検出回路25が出力するゼロクロス検出信号は、セレクタ26に対して供給される。
ここで、先の[式1][式4]を用いた位相誤差の計算は、共にゼロクロス前後のサンプリング値を対象として行われるべきものとなる。後述もするようにセレクタ26は、上記ゼロクロス検出信号によりゼロクロス部分である旨が示される場合にのみ、位相誤差情報Dpを出力するようにされており、これによってゼロクロス部分以外で計算される(誤った)位相誤差の値が出力されてしまうことの防止が図られる。
ゼロクロス部分以外での位相誤差情報Dpの値としては「0」を出力する。
ゼロクロス部分以外での位相誤差情報Dpの値としては「0」を出力する。
第1位相誤差計算回路27は、再生信号sA-smpの現在のサンプリング値(ゼロクロス部分においてはAkが該当)と1つ前のサンプリング値(ゼロクロス部分においてはAk-1が該当)との和を計算する。すなわち、先の[式1]における「Ak-1+Ak」を計算するものである。
第1位相誤差計算回路27により計算された値は、乗算器29に対して供給される。
第1位相誤差計算回路27により計算された値は、乗算器29に対して供給される。
また、第2位相誤差計算回路28は、再生信号sA-smpの現在のサンプリング値(ゼロクロス部分においてはAkが該当)と1つ前のサンプリング値(ゼロクロス部分においてはAk-1が該当)とのうち絶対値が小さい方を選択・出力する。すなわち、先の[式4]における「min(Ak,Ak-1)」による演算を行っていることに相当する。
第2位相誤差計算回路28により計算された値は、乗算器30に対して供給される。
第2位相誤差計算回路28により計算された値は、乗算器30に対して供給される。
上記乗算器29,30のそれぞれには、傾き極性判定回路31によってゼロクロスの方向に応じた+又は−の符号が与えられる。具体的に、上記傾き極性判定回路31は、再生信号sA-smpの現在のサンプリング値の極性と1つ前のサンプリング値の極性から、ゼロクロスの方向(傾き極性)の検出を行う。そして、このように検出した極性情報に応じて、乗算器29,30のそれぞれに対して「+1」又は「−1」の係数を与える。
これら乗算器29,30及び上記傾き極性判定回路31による符号の付与により、位相の進み、遅れの方向が正しく表されるようにすることができる。確認のために述べておくと、このような符号の付加は、[式1][式4]における「sign」の乗算に該当するものである。
これら乗算器29,30及び上記傾き極性判定回路31による符号の付与により、位相の進み、遅れの方向が正しく表されるようにすることができる。確認のために述べておくと、このような符号の付加は、[式1][式4]における「sign」の乗算に該当するものである。
上記乗算器29を介した第1位相誤差計算回路27側の計算値は、乗算器32に供給され、また上記乗算器30を介した第2位相誤差計算回路28側の計算値は、乗算器33に対して供給される。
上記乗算器32には第1ゲイン回路34からの第1ゲインが、また上記乗算器33に対しては第2ゲイン回路35からの第2ゲインが与えられる。
ここで、このように第1位相誤差計算回路27側の計算値と第2位相誤差計算回路28側の計算値とに第1ゲイン、第2ゲインとしてのそれぞれ異なるゲインを与えるのは、図4に示したような再生信号の理想値がゼロをとらない場合と図5などに示した再生信号の理想値がゼロをとる場合とで、それぞれゼロクロス部分における傾きの大きさが異なることに対応させるためである。つまり、このようにそれぞれゼロクロス部分での傾きの大きさが異なることから、先の[式1][式4]で計算される値そのままでは、位相誤差の基準にずれが生じてしまうものである。
そこで、このような位相誤差の基準のずれを補正すべく、第1位相誤差計算回路27側の計算値、第2位相誤差計算回路28側の計算値に、それぞれ第1ゲイン、第2ゲインを与えるようにしている。つまり、例えば第1ゲインにより通常与えるべきゲインを与えているとすれば、第2ゲインとしては、当該第1ゲインとは異なるゲイン(具体的には第1ゲインよりも大となるゲイン)を与えることで、上記位相誤差の基準のずれを正すようにするものである。
上記第1ゲイン、第2ゲインの値としては、第1位相誤差計算回路27側の計算値と第2位相誤差計算回路28側の計算値の同じ値が、同じ位相誤差を表すようにして設定すればよい。
ここで、このように第1位相誤差計算回路27側の計算値と第2位相誤差計算回路28側の計算値とに第1ゲイン、第2ゲインとしてのそれぞれ異なるゲインを与えるのは、図4に示したような再生信号の理想値がゼロをとらない場合と図5などに示した再生信号の理想値がゼロをとる場合とで、それぞれゼロクロス部分における傾きの大きさが異なることに対応させるためである。つまり、このようにそれぞれゼロクロス部分での傾きの大きさが異なることから、先の[式1][式4]で計算される値そのままでは、位相誤差の基準にずれが生じてしまうものである。
そこで、このような位相誤差の基準のずれを補正すべく、第1位相誤差計算回路27側の計算値、第2位相誤差計算回路28側の計算値に、それぞれ第1ゲイン、第2ゲインを与えるようにしている。つまり、例えば第1ゲインにより通常与えるべきゲインを与えているとすれば、第2ゲインとしては、当該第1ゲインとは異なるゲイン(具体的には第1ゲインよりも大となるゲイン)を与えることで、上記位相誤差の基準のずれを正すようにするものである。
上記第1ゲイン、第2ゲインの値としては、第1位相誤差計算回路27側の計算値と第2位相誤差計算回路28側の計算値の同じ値が、同じ位相誤差を表すようにして設定すればよい。
上記乗算器32で第1ゲインが与えられた第1位相誤差計算回路27側の計算値は、セレクタ26に対して供給される。
また上記乗算器33で第2ゲインが与えられた第2位相誤差計算回路28側の計算値としてもセレクタ26に供給される。
また上記乗算器33で第2ゲインが与えられた第2位相誤差計算回路28側の計算値としてもセレクタ26に供給される。
セレクタ26は、先の[式6][式7]に基づく位相誤差計算値の選択出力を行う部位として機能するが、このセレクタ26による上記各位相誤差の計算値の選択制御を行うための構成として、レベル計算回路36、第1case判定回路37、及び第2case判定回路38が設けられている。
上記レベル計算回路36は、再生信号sA-smpの現在のサンプリング値と1つ前のサンプリング値との差の絶対値を計算する。すなわちゼロクロス部分においては|Ak−Ak-1|を計算するものである。
第1case判定回路37は、上記レベル計算回路36にて計算された値(|Ak−Ak-1|)が、予め設定された閾値D以下であるか否かを判定する。すなわちゼロクロス部分においては、「|Ak−Ak-1|≦D」の条件が満たされるか否かを判定するものである。第1case判定回路37による判定結果は、第1判定結果信号としてセレクタ26に供給される。
また、第2case判定回路38は、上記レベル計算回路36にて計算された値(|Ak−Ak-1|)が、予め設定された閾値B以上であるか否かを判定する。すなわちゼロクロス部分においては、「B≦|Ak−Ak-1|」の条件が満たされるか否かを判定するものである。第2case判定回路38による判定結果は、第2判定結果信号としてセレクタ26に供給される。
セレクタ26は、上記第1判定結果信号及び上記第2判定結果信号と上述したゼロクロス検出回路25からのゼロクロス検出信号とに基づき、乗算器32から入力される第1位相誤差計算回路27側の計算値と乗算器33から入力される第2位相誤差計算回路28側の計算値とについての選択出力を行う。
具体的にセレクタ26は、上記ゼロクロス検出信号によりゼロクロス部分である旨が示され且つ上記第1判定結果信号が「|Ak−Ak-1|≦D」の条件を満たさない旨を示す場合には、上記第1位相誤差計算回路27側の計算値を位相誤差情報Dpとして出力する。
また、上記ゼロクロス検出信号によりゼロクロス部分である旨が示され且つ、上記第1判定結果信号が「|Ak−Ak-1|≦D」の条件を満たす旨を示し且つ、上記第2判定結果信号が「B≦|Ak−Ak-1|」の条件を満たす旨を示す場合は、上記第2位相誤差計算回路28側の計算値を位相誤差情報Dpとして出力する。
また、セレクタ26は、上記ゼロクロス検出信号によりゼロクロス部分ではない旨が示される場合、及び上記ゼロクロス検出信号によりゼロクロス部分である旨が示され且つ、上記第2判定結果信号が「B≦|Ak−Ak-1|」の条件を満たさない旨を示す場合には、位相誤差情報Dpとして有効な情報が出力されないようにする。具体的には、位相誤差情報Dpとして値「0」を出力するものである。
具体的にセレクタ26は、上記ゼロクロス検出信号によりゼロクロス部分である旨が示され且つ上記第1判定結果信号が「|Ak−Ak-1|≦D」の条件を満たさない旨を示す場合には、上記第1位相誤差計算回路27側の計算値を位相誤差情報Dpとして出力する。
また、上記ゼロクロス検出信号によりゼロクロス部分である旨が示され且つ、上記第1判定結果信号が「|Ak−Ak-1|≦D」の条件を満たす旨を示し且つ、上記第2判定結果信号が「B≦|Ak−Ak-1|」の条件を満たす旨を示す場合は、上記第2位相誤差計算回路28側の計算値を位相誤差情報Dpとして出力する。
また、セレクタ26は、上記ゼロクロス検出信号によりゼロクロス部分ではない旨が示される場合、及び上記ゼロクロス検出信号によりゼロクロス部分である旨が示され且つ、上記第2判定結果信号が「B≦|Ak−Ak-1|」の条件を満たさない旨を示す場合には、位相誤差情報Dpとして有効な情報が出力されないようにする。具体的には、位相誤差情報Dpとして値「0」を出力するものである。
<4.実施の形態の位相誤差検出による効果>
以上の説明から理解されるように、本実施の形態によれば、例えばPR(1,2,2,2,1)が採用される場合など、再生信号の理想値がゼロをとらない場合とゼロをとる場合とが混在して生じる場合に対応して、再生信号の理想値がゼロをとらない場合には[式1]による位相誤差計算を行うことができ、再生信号の理想値がゼロをとる場合には[式4]による位相誤差計算を行うことができる。
つまりこのことで、3T以上のパターンが絡むゼロクロス部分のみでなく、2Tのパターンが絡むゼロクロス部分からも適正に位相誤差情報を得ることができるものとなり、結果、3T以上のパターンが絡むゼロクロス部分のみから位相誤差情報を得るようにした手法と比較して、位相誤差情報の更新頻度を高めることができる。
このように位相誤差情報の更新頻度を高めることができることで、PLLの安定性の向上が図られる。
以上の説明から理解されるように、本実施の形態によれば、例えばPR(1,2,2,2,1)が採用される場合など、再生信号の理想値がゼロをとらない場合とゼロをとる場合とが混在して生じる場合に対応して、再生信号の理想値がゼロをとらない場合には[式1]による位相誤差計算を行うことができ、再生信号の理想値がゼロをとる場合には[式4]による位相誤差計算を行うことができる。
つまりこのことで、3T以上のパターンが絡むゼロクロス部分のみでなく、2Tのパターンが絡むゼロクロス部分からも適正に位相誤差情報を得ることができるものとなり、結果、3T以上のパターンが絡むゼロクロス部分のみから位相誤差情報を得るようにした手法と比較して、位相誤差情報の更新頻度を高めることができる。
このように位相誤差情報の更新頻度を高めることができることで、PLLの安定性の向上が図られる。
また、本実施の形態では3T以上が絡むゼロクロス部分であるか2Tが絡むゼロクロス部分であるかの判定を、ゼロクロス前後のサンプリング値の差の絶対値|Ak−Ak-1|が予め定められた閾値(D)以下であるか否かを判定することで行うものとしているので、当該判定をビット検出結果のパターンマッチングで行う手法と比較すれば、PLLの応答遅れはほぼ生じないようにできる。つまりこの面でもPLLの安定性の向上が図られる。
また、前述もしたように、本実施の形態では下限側の閾値(B)を用いた[式7]による判定も行うようにしていることで、2Tが絡むゼロクロス部分であってもそれが不適切とされるケースに該当する場合については位相誤差検出の対象から排除することができ、結果、より正確な位相誤差検出が行われるようにすることができる。
また本実施の形態では、[式1]により計算される位相誤差の値と[式4]により計算される位相誤差の値とに、再生信号の理想値がゼロをとらない場合とゼロをとる場合とで生じるゼロクロス部分の傾きの大きさの差に応じたゲインを与えるもとしている。これにより、上記傾きの大きさの差によって[式1]の計算結果と[式4]の計算結果との間で生じる位相誤差の基準のずれを正すことができ、この点でもより正確な位相誤差検出が行われるようにすることができる。
<5.変形例>
以上、本発明の実施の形態について説明したが、本発明としては上記により説明した具体例に限定されるべきものではない。
例えばこれまでの説明では、PRのクラスとしてPR(1,2,2,2,1)が採用される場合を例示したが、本発明は、拘束長が5以上で且つa:b=1:2となるPRのクラスが採用される場合に特に好適に用いることができる。
ここで、実施の形態においては、PR(1,2,2,2,1)が採用される場合に対応して、閾値Dの値を「4」を基準に設定するものとしたが、閾値Dの値は、実際に採用するPRのクラスに応じた値に設定されるべきものとなる。先の説明からも理解されるように、閾値Dとしては、再生信号の理想値がゼロをとらない場合における、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|の理想値を基準として設定すればよいものであり、従って他のPRのクラスを採用する場合としてもこれと同様に設定すればよいものである。
以上、本発明の実施の形態について説明したが、本発明としては上記により説明した具体例に限定されるべきものではない。
例えばこれまでの説明では、PRのクラスとしてPR(1,2,2,2,1)が採用される場合を例示したが、本発明は、拘束長が5以上で且つa:b=1:2となるPRのクラスが採用される場合に特に好適に用いることができる。
ここで、実施の形態においては、PR(1,2,2,2,1)が採用される場合に対応して、閾値Dの値を「4」を基準に設定するものとしたが、閾値Dの値は、実際に採用するPRのクラスに応じた値に設定されるべきものとなる。先の説明からも理解されるように、閾値Dとしては、再生信号の理想値がゼロをとらない場合における、ゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|の理想値を基準として設定すればよいものであり、従って他のPRのクラスを採用する場合としてもこれと同様に設定すればよいものである。
またこれまでの説明において、閾値Bに関しては、半クロック分の位相誤差が生じた際の|Ak−Ak-1|に設定する場合を例示したが、閾値Bはこの数値に限定されるべきものではなく他の値を設定することもできる。
閾値Bは、case2などの場合におけるAkとAk-1の絶対値の差が微少である場合と、case3のような再生信号が「0」近辺で推移する波形となる場合とを排除できる値に設定されればよく、少なくとも「B<D」の範囲内において、任意の値を設定することができる。
閾値Bは、case2などの場合におけるAkとAk-1の絶対値の差が微少である場合と、case3のような再生信号が「0」近辺で推移する波形となる場合とを排除できる値に設定されればよく、少なくとも「B<D」の範囲内において、任意の値を設定することができる。
またこれまでの説明では、PLL回路として、位相誤差情報DpをLPFにより積分した結果をD/A変換してVCOに入力する構成を例示したが、PLL回路としてはいわゆるITR(Interpolated Timing Recovery)方式による回路構成を採用することもできる。その場合であっても位相誤差検出の手法自体はこれまでで説明したものと同様の手法が採られればよく、それによってこれまでで説明したものと同様の効果を得ることができる。
また、位相誤差検出回路の構成についてもあくまで一例を挙げたものに過ぎず、図10にて例示したものに限定されるべきものではない。
本発明において、位相誤差検出のための構成としては、少なくとも[式1][式4]に基づく2種の位相誤差の値を計算し、|Ak−Ak-1|についてのレベルチェック結果に応じてそれら2種の値のうちの一方を選択出力するように構成されればよい。
本発明において、位相誤差検出のための構成としては、少なくとも[式1][式4]に基づく2種の位相誤差の値を計算し、|Ak−Ak-1|についてのレベルチェック結果に応じてそれら2種の値のうちの一方を選択出力するように構成されればよい。
またこれまでの説明では最尤復号処理としてビタビ復号処理を行う場合を例示したが他の復号処理を行うこともできる。
またこれまでの説明では、本発明の再生装置が記録媒体に対する再生のみが可能とされた再生専用装置として構成される場合を例示したが、本発明の再生装置としては記録媒体に対する記録機能も有する記録再生装置として構成することもできる。
また、これまでの説明では、本発明の再生装置が光記録媒体についての再生を行う場合を例示したが、例えばハードディスクなどの磁気記録媒体など他の記録媒体(ビット情報が記録される記録媒体)についての再生を行う場合にも本発明は好適に適用できる。
また、これまでの説明では、本発明の位相誤差検出装置が、記録媒体についての再生装置に適用される場合を例示したが、本発明の位相誤差検出装置としては例えばデータ通信システムにおける受信装置やテレビジョン放送を受信する放送受信装置など、PR等化信号を扱う装置に対して広く好適に適用できる。
1 再生装置、2 スピンドルモータ(SPM)、3 光学ヘッド、4 マトリクス回路、5 ハイパスフィルタ(HPF)、6 オートゲインコントロール回路(AGC)、7 PRイコライザ、8 A/D変換器、9 PLL回路、10 適応型イコライザ、11 ビタビ復号器、D 光ディスク、20 位相誤差検出回路、21 ローパスフィルタ(LPF)、22 D/A変換器、23 VCO、25 ゼロクロス検出回路、26 セレクタ、27 第1位相誤差計算回路、28 第2位相誤差計算回路、29,30,32,33 乗算器、31 傾き極性判定回路、34 第1ゲイン回路、35 第2ゲイン回路、36 レベル計算回路、37 第1case判定回路、38 第2case判定回路
Claims (6)
- 入力信号をデジタルサンプリングするサンプリング部と、
上記入力信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式により位相誤差を計算する第1の位相誤差計算部と、
上記入力信号について、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)により位相誤差を計算する第2の位相誤差検出部と、
上記入力信号のゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|が、予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力する選択出力部と
を備える位相誤差検出装置。 - 上記選択出力部は、
上記|Ak−Ak-1|が上記第1の閾値以下でない場合は上記第1の位相誤差計算部による計算値を位相誤差検出情報として選択出力し、上記|Ak−Ak-1|が上記第1の閾値以下である場合に上記第2の位相誤差計算部による計算値を位相誤差検出情報として選択出力する
請求項1に記載の位相誤差検出装置。 - 上記選択出力部は、
上記|Ak−Ak-1|が上記第1の閾値よりも小である第2の閾値以上であるか否かを判定し、上記|Ak−Ak-1|が上記第1の閾値以下で且つ上記第2の閾値以上である場合は上記第2の位相誤差計算部による計算値を位相誤差検出情報として選択出力し、上記|Ak−Ak-1|が上記第2の閾値以上でない場合には、上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値の何れの出力も行わない
請求項2に記載の位相誤差検出装置。 - 上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値とにそれぞれ異なるゲインを与えるゲイン付与部を備える
請求項3に記載の位相誤差検出装置。 - 入力信号をデジタルサンプリングするサンプリング手順と、
上記入力信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式により位相誤差を計算する第1の位相誤差計算手順と、
上記入力信号について、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)により位相誤差を計算する第2の位相誤差検出手順と、
上記入力信号のゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|が、予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力する選択出力手順と
を有する位相誤差検出方法。 - 記録媒体に記録されたビット情報についての再生信号を得る再生信号取得部と、
上記再生信号をデジタルサンプリングするサンプリング部と、
上記再生信号のゼロクロス後のサンプリング値をAk、ゼロクロス前のサンプリング値をAk-1としたとき、Ak-1+Akに基づく第1の演算式により位相誤差を計算する第1の位相誤差計算部と、
上記再生信号について、min(Ak,Ak-1)に基づく第2の演算式(但しmin(x,y)はxとyのうち小さい方を選ぶ演算子である)により位相誤差を計算する第2の位相誤差検出部と、
上記再生信号のゼロクロス後のサンプリング値Akとゼロクロス前のサンプリング値Ak-1との差の絶対値|Ak−Ak-1|が、予め定められた第1の閾値以下であるか否かを判定し、その判定結果に応じて上記第1の位相誤差計算部による計算値と上記第2の位相誤差計算部による計算値との何れか一方を位相誤差検出情報として選択出力する選択出力部と、
上記選択出力部が出力する位相誤差検出情報に基づくPLL(Phase Locked Loop)制御を行ってクロックを生成するクロック生成部と
を備える再生装置。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009209582A JP2011060378A (ja) | 2009-09-10 | 2009-09-10 | 位相誤差検出装置、位相誤差検出方法、再生装置 |
| US12/873,469 US8456975B2 (en) | 2009-09-10 | 2010-09-01 | Phase error detection apparatus, phase error detection method, and reproduction apparatus |
| CN2010102747139A CN102025369A (zh) | 2009-09-10 | 2010-09-03 | 相位误差检测设备、相位误差检测方法和再现设备 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009209582A JP2011060378A (ja) | 2009-09-10 | 2009-09-10 | 位相誤差検出装置、位相誤差検出方法、再生装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2011060378A true JP2011060378A (ja) | 2011-03-24 |
| JP2011060378A5 JP2011060378A5 (ja) | 2012-10-04 |
Family
ID=43647694
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009209582A Abandoned JP2011060378A (ja) | 2009-09-10 | 2009-09-10 | 位相誤差検出装置、位相誤差検出方法、再生装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US8456975B2 (ja) |
| JP (1) | JP2011060378A (ja) |
| CN (1) | CN102025369A (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10367484B2 (en) * | 2016-07-28 | 2019-07-30 | Texas Instruments Incorporated | Ramp based clock synchronization for stackable circuits |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5404388A (en) * | 1993-03-03 | 1995-04-04 | Northern Telecom Limited | Digital measurement of amplitude and phase of a sinusoidal signal and detection of load coil based on said measurement |
| JPH0869672A (ja) | 1994-08-30 | 1996-03-12 | Hitachi Ltd | データ処理装置 |
| JP3739541B2 (ja) * | 1997-09-05 | 2006-01-25 | パイオニア株式会社 | 情報再生装置 |
| US6104682A (en) * | 1998-07-23 | 2000-08-15 | Matsushita Electric Industrial Co., Ltd. | Disk apparatus having a data reproducing system using a digital PLL |
| US6587529B1 (en) * | 1999-02-25 | 2003-07-01 | Texas Instruments Incorporated | Phase detector architecture for phase error estimating and zero phase restarting |
| JP4178680B2 (ja) * | 1999-08-30 | 2008-11-12 | ソニー株式会社 | Pll回路及び位相誤差検出方法 |
| JP2002216434A (ja) * | 2001-01-17 | 2002-08-02 | Sharp Corp | 位相補正回路及びそれを用いたディスク再生装置 |
| JP2003006864A (ja) | 2001-06-18 | 2003-01-10 | Toshiba Corp | 光ディスク装置及び光ディスク記録方法 |
| KR20030084756A (ko) * | 2002-04-26 | 2003-11-01 | 마츠시타 덴끼 산교 가부시키가이샤 | 광디스크 장치, 빔 스폿의 이동 방법 및 광디스크 장치에있어서 실행 가능한 컴퓨터 프로그램 |
| JP4142537B2 (ja) * | 2003-09-19 | 2008-09-03 | 松下電器産業株式会社 | 光ディスク装置 |
| JP4172406B2 (ja) * | 2004-03-17 | 2008-10-29 | 日本ビクター株式会社 | 再生装置 |
| WO2005091294A1 (ja) * | 2004-03-23 | 2005-09-29 | Matsushita Electric Industrial Co., Ltd. | クロック信号生成装置、半導体集積回路およびデータ再生方法 |
| CN1801077A (zh) * | 2004-12-31 | 2006-07-12 | 晨星半导体股份有限公司 | 相位误差检测电路、方法与数据回复电路 |
| US8111596B2 (en) * | 2005-06-01 | 2012-02-07 | Panasonic Corporation | Phase error detection apparatus |
| KR100750126B1 (ko) * | 2005-08-29 | 2007-08-21 | 삼성전자주식회사 | 위상 동기 루프 회로 및 위상 동기 루프 제어 방법 |
-
2009
- 2009-09-10 JP JP2009209582A patent/JP2011060378A/ja not_active Abandoned
-
2010
- 2010-09-01 US US12/873,469 patent/US8456975B2/en not_active Expired - Fee Related
- 2010-09-03 CN CN2010102747139A patent/CN102025369A/zh active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| CN102025369A (zh) | 2011-04-20 |
| US8456975B2 (en) | 2013-06-04 |
| US20110058462A1 (en) | 2011-03-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6836511B1 (en) | Apparatus for processing a reproduced digital signal | |
| CN100405489C (zh) | 数字记录数据再生装置 | |
| KR100453778B1 (ko) | 디지털 재생 신호 처리 장치 | |
| US20110002375A1 (en) | Information reproducing apparatus using adaptive equalizer and adaptive equalization method | |
| US6922384B2 (en) | Information reproducing apparatus | |
| JP2008181617A (ja) | 情報再生装置 | |
| EP1587234A1 (en) | Adaptive viterbi detector | |
| JP2005267725A (ja) | 再生装置及び記録再生装置 | |
| US8004443B2 (en) | Information readout apparatus and information reproducing method | |
| JP4537125B2 (ja) | 光ディスク装置 | |
| US20050053174A1 (en) | Device and method for data reproduction | |
| US7525887B2 (en) | Playback signal processing apparatus and optical disc device | |
| US20010005405A1 (en) | Phase synchronization method for extended partial response, and phase synchronization circuit and read channel circuit using this method | |
| JP2011060378A (ja) | 位相誤差検出装置、位相誤差検出方法、再生装置 | |
| JP3956570B2 (ja) | 情報再生装置及び再生方法 | |
| JP4075075B2 (ja) | 情報信号再生装置、方法、及び、光ディスク再生装置 | |
| JPWO2006100981A1 (ja) | 情報記録媒体、情報再生装置、情報再生方法 | |
| JP3395716B2 (ja) | ディジタル信号再生装置 | |
| JP4072746B2 (ja) | 再生装置 | |
| JP4433437B2 (ja) | 再生装置 | |
| JP4103320B2 (ja) | 情報再生装置及び再生方法 | |
| JP3994987B2 (ja) | 再生装置 | |
| JP4048641B2 (ja) | 再生装置および再生方法 | |
| JP2002050125A (ja) | 記録情報再生装置 | |
| JPH10261272A (ja) | デジタル信号再生装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110808 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120816 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120816 |
|
| A762 | Written abandonment of application |
Free format text: JAPANESE INTERMEDIATE CODE: A762 Effective date: 20130418 |