[go: up one dir, main page]

JP2010130780A - 電気絶縁型スイッチング素子駆動装置 - Google Patents

電気絶縁型スイッチング素子駆動装置 Download PDF

Info

Publication number
JP2010130780A
JP2010130780A JP2008302464A JP2008302464A JP2010130780A JP 2010130780 A JP2010130780 A JP 2010130780A JP 2008302464 A JP2008302464 A JP 2008302464A JP 2008302464 A JP2008302464 A JP 2008302464A JP 2010130780 A JP2010130780 A JP 2010130780A
Authority
JP
Japan
Prior art keywords
switching element
signal
pulse transformer
drive
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008302464A
Other languages
English (en)
Other versions
JP4640495B2 (ja
Inventor
Kozo Kato
孝三 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Original Assignee
Toyota Motor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp filed Critical Toyota Motor Corp
Priority to JP2008302464A priority Critical patent/JP4640495B2/ja
Priority to US13/131,398 priority patent/US8054654B2/en
Priority to DE112009003600T priority patent/DE112009003600B4/de
Priority to PCT/IB2009/007573 priority patent/WO2010061281A2/en
Priority to CN200980147705.3A priority patent/CN102227875B/zh
Publication of JP2010130780A publication Critical patent/JP2010130780A/ja
Application granted granted Critical
Publication of JP4640495B2 publication Critical patent/JP4640495B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/567Circuits characterised by the use of more than one type of semiconductor device, e.g. BIMOS, composite devices such as IGBT
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/18Modifications for indicating state of switch
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/693Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors

Landscapes

  • Power Conversion In General (AREA)
  • Electronic Switches (AREA)
  • Dc-Dc Converters (AREA)

Abstract

【課題】駆動信号の伝達抜けを抑制すること。
【解決手段】第1及び第2のパルストランス、所定のデューティ比をもったデューティ信号を生成するデューティ信号生成手段、スイッチング素子駆動信号及びデューティ信号が入力され、スイッチング素子駆動信号の状態により選択される第1又は第2のパルストランスをデューティ信号に応じて駆動するパルストランス駆動手段、第1及び第2のパルストランスの出力を整流した電力によって作動する第1及び第2のエッジ検出手段及び制御駆動手段であって、第1のパルストランスの整流前出力におけるエッジに応じたオンオフ信号を出力する第1のエッジ検出手段、第2のパルストランスの整流前出力におけるエッジに応じたオンオフ信号を出力する第2のエッジ検出手段、及び第1及び第2のエッジ検出手段の出力に基づいて駆動対象スイッチング素子を駆動する制御駆動手段、を備える電気絶縁型スイッチング素子駆動装置。
【選択図】図1

Description

本発明は、パルストランスを介して電力及び信号を一次側から二次側に伝達し、二次側において伝達された信号に基づいてスイッチング素子を駆動する電気絶縁型スイッチング素子駆動装置に関する。
従来、デューティ比制御されたパルスから成る制御信号を発生する制御回路と、制御信号を分周して互いに高レベル期間と低レベル期間とが交互に配された第1、第2の制御信号を出力する分周回路と、パルストランスとこのパルストランスに発生する逆起電圧をクランプするクランプ回路とにより構成され、第1の制御信号に同期して動作することにより第1の駆動信号を発生する第1の駆動回路と、パルストランスとこのパルストランスに発生する逆起電圧をクランプするクランプ回路とにより構成され、第2の制御信号に同期して動作することにより第1の駆動信号とは高レベル期間と低レベル期間とが交互に配された第2の駆動信号を発生する第2の駆動回路と、第1の駆動信号と上記第2の駆動信号とを合成した信号をスイッチング素子を駆動する駆動信号と成す合成回路とを備えたスイッチング素子駆動回路についての発明が開示されている(例えば、特許文献1参照)。
特開平7−307653号公報
しかしながら、上記従来の回路においては、パルストランスを介して伝達された、必ずしも正確な矩形波とはなっていない駆動信号を用いてスイッチング素子の駆動を行なっているため、駆動信号の伝達抜けを生じる場合がある。
本発明はこのような課題を解決するためのものであり、駆動信号の伝達抜けを抑制することが可能な電気絶縁型スイッチング素子駆動装置を提供することを、主たる目的とする。
上記目的を達成するための本発明の一態様は、
第1及び第2のパルストランスと、
所定のデューティ比をもったデューティ信号を生成するデューティ信号生成手段と、
スイッチング素子駆動信号及び前記デューティ信号が入力され、前記スイッチング素子駆動信号の状態により選択される前記第1又は第2のパルストランスを前記デューティ信号に応じて駆動するパルストランス駆動手段と、
前記第1及び第2のパルストランスの出力を整流した電力によって作動する第1及び第2のエッジ検出手段、及び制御駆動手段であって、前記第1のパルストランスの整流前出力におけるエッジに応じたオンオフ信号を出力する第1のエッジ検出手段、前記第2のパルストランスの整流前出力におけるエッジに応じたオンオフ信号を出力する第2のエッジ検出手段、及び前記第1及び第2のエッジ検出手段の出力に基づいて駆動対象スイッチング素子を駆動する制御駆動手段と、
を備える電気絶縁型スイッチング素子駆動装置である。
この本発明の一態様によれば、パルストランスから出力された、必ずしも正確な矩形波となっていない電圧信号を、駆動制御に適した状態で再生することができる。従って、スイッチング素子駆動信号の伝達抜けを抑制することができる。
本発明の一態様において、
前記パルストランス駆動手段は、
前記デューティ信号がHi状態のときに、前記第1又は第2のパルストランスに接続された第1又は第2のスイッチング素子をオン状態とするように構成され、
前記第1又は第2のパルストランスを駆動開始する際に前記デューティ信号がLow状態であるときに、前記第1又は第2のスイッチング素子を一時的にオン状態とするための一時パルス信号を出力する一時パルス信号発生手段を有することを特徴とするものとしてもよい。
また、本発明の一態様において、
前記制御駆動手段は、前記駆動対象スイッチング素子をオフ状態としてから所定時間経過後に、基準電位と駆動対象スイッチング素子の駆動端子の間をより低インピーダンス化するものとしてもよい。
また、本発明の一態様において、
前記駆動対象スイッチング素子における異常状態を検出する異常検出手段と、
前記異常検出手段により検出された異常状態を示す信号を、前記第1及び第2のパルストランスのうち駆動されていない方のパルストランスを介して出力する異常状態伝達手段と、
を備えるものとしてもよい。
本発明によれば、駆動信号の伝達抜けを抑制することが可能な電気絶縁型スイッチング素子駆動装置を提供することができる。
以下、本発明を実施するための最良の形態について、添付図面を参照しながら実施例を挙げて説明する。
<第1実施例>
以下、本発明の第1実施例に係る電気絶縁型スイッチング素子駆動装置1について説明する。電気絶縁型スイッチング素子駆動装置1は、パルストランスを介して電力及び信号を一次側から二次側に伝達し、二次側において伝達された信号に基づいてスイッチング素子を駆動する装置である。
図1は、本発明の第1実施例に係る電気絶縁型スイッチング素子駆動装置1の構成例である。
(一次側)
電気絶縁型スイッチング素子駆動装置1は、一次側の構成要素として、デューティ信号生成回路10と、パルストランス駆動信号生成回路12と、第1のスイッチング素子14と、第2のスイッチング素子16と、電源18とを有する。
デューティ信号生成回路10は、例えば50%のデューティ比をもった電圧信号(デューティ信号)をパルストランス駆動信号生成回路12に出力する。
パルストランス駆動信号生成回路12には、デューティ信号の他、二次側の駆動対象スイッチング素子60を駆動するための信号である、スイッチング素子駆動信号が入力される。図2は、本発明の第1実施例に係るパルストランス駆動信号生成回路12の構成例である。パルストランス駆動信号生成回路12は、例えばスイッチング素子駆動信号とデューティ信号を入力とするアンドゲート12Aと、反転ゲート12Bにより反転されたスイッチング素子駆動信号とデューティ信号を入力とするアンドゲート12Cとを有する。アンドゲート12Aの出力は第1のスイッチング素子14に、アンドゲート12Cの出力は第2のスイッチング素子16に、それぞれ出力される。
図3は、このような構成において、入力されるスイッチング素子駆動信号(図中(A))、及びデューティ信号(図中(B))、第1のスイッチング素子14に出力される電圧信号(図中(C))、第2のスイッチング素子16に出力される電圧信号(図中(D))の時間的変化を示すタイミングチャートである。
第1のスイッチング素子14、及び第2のスイッチング素子16は、Nチャネルトランジスタである。第1のスイッチング素子14は、入力された電圧信号が閾値を超えてオン状態となったときに電源18と第1のパルストランス20の一次側巻線を導通させる。また、第2のスイッチング素子14は、入力された電圧信号が閾値を超えてオン状態となったときに電源18と第2のパルストランス22の一次側巻線を導通させる。
係る構成及び動作によって、各パルストランスが飽和状態となるのを回避することができ、二次側への継続的な電力供給が可能となる。また、駆動対象スイッチング素子60の制御におけるデューティ比に特段の制限が生じないため(0[%]〜100[%]まで可能である)、制御自由度が高いものとなっている。更に、デューティ信号生成回路10が単独でよいため装置の規模や消費電流を抑制することができ、発信周波数が単独であるためノイズ対策が容易となる。
(二次側)
次に、電気絶縁型スイッチング素子駆動装置1が有する二次側の構成要素について説明する。電気絶縁型スイッチング素子駆動装置1は、二次側の構成要素として、ダイオード30、32と、コンデンサ34と、第1のエッジ検出回路40と、第2のエッジ検出回路42と、制御駆動回路44と、を有する。
ダイオード30及びコンデンサ34は、第1のパルストランス20の二次側巻線の出力を整流して負荷側に出力する。また、ダイオード32及びコンデンサ34は、第2のパルストランス22の二次側巻線の出力を整流して負荷側に出力する。第1のエッジ検出回路40、第2のエッジ検出回路42、及び制御駆動回路44は、これらによって整流された電力を供給されて作動する。そして、第1のエッジ検出回路40には第1のパルストランス20の二次側巻線の整流前出力が、第2のエッジ検出回路42には第2のパルストランス22の二次側巻線の整流前出力が、それぞれ電圧信号として入力される。
図4は、第1のエッジ検出回路40の構成例である。第1のエッジ検出回路40は、例えばコンデンサ40Aと、抵抗40Bと、基準電圧発生器40Cと、Nチャネルトランジスタ40Dと、反転ゲート40Eと、を有する。なお、第2のエッジ検出回路42は、これと同一の構成であってよい。
ここで、コンデンサ40A及び抵抗40Bがハイパスフィルタとして機能するため、入力された電圧信号のエッジ(立ち上がり及び立ち下がり)に応じた電圧(立ち上がりには高い電圧、立ち下がりには低い電圧)が短時間の間、Nチャネルトランジスタ40Dに印加される。Nチャネルトランジスタ40Dがオン状態となると反転ゲート40Eに入力される電圧信号は低くなり(以下、電圧信号がLow状態と称する)、Nチャネルトランジスタ40Dがオフ状態となると反転ゲート40Eに入力される電圧信号は高くなる(以下、電圧信号がHi状態と称する)。従って、第1のエッジ検出回路40に入力された電圧信号の立ち上がり時にのみNチャネルトランジスタ40Dがオン状態となり、その時に反転ゲート40Eに入力される電圧信号がLow状態となり、最終的に出力される電圧信号がHi状態となる。これによって、第1のエッジ検出回路40は、入力された電圧信号の立ち上がり時においてHi状態の電圧信号を出力することとなる。
図5は、制御駆動回路44の構成例である。制御駆動回路44は、例えばフリップフロップ44Aと、反転ゲート44Bと、Pチャネルトランジスタ44Cと、Nチャネルトランジスタ44Dと、抵抗44Eと、を有する。
フリップフロップ44AのS(Set)端子には第1のエッジ検出回路40の出力が、フリップフロップ44AのR(Reset)端子には第2のエッジ検出回路42の出力が、それぞれ入力される。
ここで、第2のエッジ検出回路42の出力がLow状態で第1のエッジ検出回路40の出力がHi状態となったタイミングから、第1のエッジ検出回路40の出力がLow状態で第2のエッジ検出回路42の出力がHi状態となったタイミングまでの時間では、反転ゲート44BにHi状態の電圧信号が出力される。また、これ以外の時間では、反転ゲート44BにLow状態の電圧信号が出力される。従って、反転ゲート44Bに出力される信号は、一次側に入力されたスイッチング素子駆動信号を再生したものとなる。
そして、反転ゲート44Bによって反転された電圧信号は、Pチャネルトランジスタ44C及びNチャネルトランジスタ44Dによって再度反転され、抵抗44Eを介して駆動対象スイッチング素子60のゲートに印加される。これによって、一次側に入力されたスイッチング素子駆動信号に基づいて駆動対象スイッチング素子60が駆動される。駆動対象スイッチング素子60は、例えばIGBTやパワーMOSFETである。
なお、図1において駆動対象スイッチング素子60に併記されたスイッチング素子は、電気絶縁型スイッチング素子駆動装置1の全部又は一部と駆動対象スイッチング素子60のセットが並列に複数個用いられてインバータとして機能する場合のイメージを表したものである。また、これに限らず、1セットでコンバータとして機能するものとしてもよい。
係る構成によって、パルストランスから出力された、必ずしも正確な矩形波となっていない電圧信号を、駆動制御に適した状態で再生することができる。各エッジ検出回路の出力信号はオンオフ信号、すなわち矩形波の電圧信号となるからである。従って、スイッチング素子駆動信号の伝達抜けを抑制することができる。
本実施例の電気絶縁型スイッチング素子駆動装置1によれば、スイッチング素子駆動信号の伝達抜けを抑制することができる。
<第2実施例>
以下、本発明の第2実施例に係る電気絶縁型スイッチング素子駆動装置について説明する。本実施例に係る電気絶縁型スイッチング素子駆動装置は、第1実施例のパルストランス駆動信号生成回路12に、パルストランス駆動開始時の遅延を防止するための構成を追加したものである。従って、ここでは、パルストランス駆動信号生成回路12についてのみ説明する。
まず、パルストランス駆動開始時の遅延について説明する。第1実施例の如き装置においては、スイッチング素子駆動信号とデューティ信号の位相の組み合わせによって、パルストランスの駆動開始が遅延する場合がある。図6は、係る現象を説明するための説明図である。図示する如く、いずれかのパルストランスを駆動開始する際(スイッチング素子駆動信号が立ち上がる際、又は立ち下がる際)に、デューティ信号がLow状態であると、次にデューティ信号がHi状態となるまでパルストランスが駆動開始されないという現象が生じる。これによって、パルストランスの駆動開始が最大でデューティ信号の反周期分遅れることとなる。また、駆動対象スイッチング素子60の駆動開始タイミングも、スイッチング素子駆動信号に対して遅れることとなる。
図7は、係る課題を改善することが可能な、本発明の第2実施例に係るパルストランス駆動信号生成回路12の構成例である。図示する如く、第2実施例に係るパルストランス駆動信号生成回路12は、第1実施例と共通するアンドゲート12A、反転ゲート12B、及びアンドゲート12Cに加えて、1−shotパルス発生回路12D、及びオアゲート12E、12Fを有する。
図8は、1−shotパルス発生回路12Dの構成例である。1−shotパルス発生回路12Dは、バッファゲート12Gと、抵抗12Hと、コンデンサ12Iと、エクスクルーシブオアゲート12Jとを有する。
1−shotパルス発生回路12Dに入力されるスイッチング素子駆動信号が立ち上がる際、及び立ち下がる際には、バッファゲート12G、抵抗12H、コンデンサ12Iによって電圧の伝達が遅延することにより、エクスクルーシブオアゲート12Jに入力される2つの電圧信号が一時的に異なるものとなる。これによって、スイッチング素子駆動信号が立ち上がる際、及び立ち下がる際に、短時間の間、Hi状態の電圧信号が1−shotパルス発生回路12Dから出力される。
図9は、パルストランス駆動信号生成回路12に1−shotパルス発生回路12Dを加えた場合の、入力されるスイッチング素子駆動信号(図中(A))、及びデューティ信号(図中(B))、1−shotパルス発生回路12Dの出力信号(図中(A#))、第1のスイッチング素子14に出力される電圧信号(図中(C))、第2のスイッチング素子16に出力される電圧信号(図中(D))の時間的変化を示すタイミングチャートである。図示する如く、図6の例ではパルストランスの駆動開始が遅延していたタイミングにおいて、1−shotパルス発生回路12Dの出力信号が、パルストランス駆動信号生成回路12の出力の抜けを埋めることとなるため、スイッチング素子駆動信号の立ち上がり時及び立ち下がり時に、より迅速にパルストランスの駆動を開始することができる。従って、駆動対象スイッチング素子60の制御において、スイッチング素子駆動信号の変化に対するレスポンスを高めることができる。
本実施例の電気絶縁型スイッチング素子駆動装置によれば、第1実施例で説明した効果に加え、パルストランス駆動開始の遅延を防止して、駆動対象スイッチング素子60の制御において、スイッチング素子駆動信号の変化に対するレスポンスを高めることができる。
また、本実施例の電気絶縁型スイッチング素子駆動装置がコンバータとして機能する場合、出力電圧の精度向上、スイッチング周波数の向上、スイッチング素子の小型化及び低コスト化、コンバータ用インダクタの小型化及び低コスト化等を図ることができる。
また、本実施例の電気絶縁型スイッチング素子駆動装置がインバータとして機能する場合、スイッチング周波数の向上等を図ることができる。
<第3実施例>
以下、本発明の第3実施例に係る電気絶縁型スイッチング素子駆動装置について説明する。本実施例に係る電気絶縁型スイッチング素子駆動装置は、第1実施例又は第2実施例における制御駆動回路44を、自己の駆動インピーダンスを変更可能な構成に置換したものである。従って、ここでは、制御駆動回路44についてのみ説明する。
図10は、本発明の第3実施例に係る制御駆動回路44の構成例である。図示する如く、第3実施例に係る制御駆動回路44は、第1実施例又は第2実施例と共通するフリップフロップ44A、反転ゲート44B、Pチャネルトランジスタ44C、Nチャネルトランジスタ44D、抵抗44Eに加えて、Nチャネルトランジスタ44F、コンデンサ44G、基準電圧発生器44H、コンパレータ44I、及びSW−Driver44Jを有する。これらの第1実施例又は第2実施例に追加された構成要素は、フリップフロップ44Aの出力端子と制御駆動回路44の出力端子とを接続している。
ここで、フリップフロップ44Aの出力がHi状態からLow状態になると、Nチャネルトランジスタ44Fがオフ状態となり、図中U#点の電位が上昇しようとするが、コンデンサ44Gにある程度の電荷が蓄えられるまではコンパレータ44Iの基準電位まで到達しない。従って、これらの構成はタイマーとして機能し、SW−Driver44Jは、フリップフロップ44Aの出力がHi状態からLow状態になってから所定時間経過後にオン状態となる。
従って、駆動対象スイッチング素子60をオフ状態としてから(=フリップフロップ44Aの出力がHi状態からLow状態となってから)所定時間経過後に、グランド端子と駆動対象スイッチング素子60のゲート端子の間を、より低インピーダンス化することとなる。
一方、フリップフロップ44Aの出力がLow状態からHi状態になると、Nチャネルトランジスタ44Fがオン状態となり、図中U#点がグランド端子と短絡し、その電位が速やかに低下する。
図11は、第3実施例において、第1のエッジ検出回路40から入力される信号(図中(F))、第2のエッジ検出回路42から入力される信号(図中(H))、フリップフロップ44Aの出力信号(図中(Q))、Pチャネルトランジスタ44C及びNチャネルトランジスタ44Dからの出力信号(図中(T))、コンパレータ44Iの出力信号(図中(U))、及びSW−Driver44Jの状態の時間的変化を示すタイミングチャートである。
これによって、対向アームの作動による駆動対象スイッチング素子60の誤点弧を防止することができる。すなわち、本実施例に係る電気絶縁型スイッチング素子駆動装置の全部又は一部と駆動対象スイッチング素子60のセットが並列に複数個用いられた場合に、並列に接続された他の装置の駆動により駆動対象スイッチング素子60がオン状態となってしまうことを防止することができる。
また、駆動対象スイッチング素子60をオフ状態としてから所定時間経過後にグランド端子と駆動対象スイッチング素子60のゲート端子の間をより低インピーダンス化するため、急激な電圧変化によって駆動対象スイッチング素子60等が故障する等の不都合を抑制することができる。
本実施例の電気絶縁型スイッチング素子駆動装置によれば、第1実施例又は第2実施例で説明した効果に加え、急激な電圧変化を回避して駆動対象スイッチング素子60等を保護すると共に、対向アームの作動による駆動対象スイッチング素子60の誤点弧を防止することができる。
<第4実施例>
以下、本発明の第4実施例に係る電気絶縁型スイッチング素子駆動装置4について説明する。本実施例に係る電気絶縁型スイッチング素子駆動装置4は、第1ないし第3実施例の構成に加え、駆動対象スイッチング素子60における異常状態を検出して一次側に伝達するための構成を備えるものである。
図12は、本発明の第4実施例に係る電気絶縁型スイッチング素子駆動装置4の構成例である。電気絶縁型スイッチング素子駆動装置4は、第1ないし第3実施例の構成に加え、異常検出回路46と、異常情報伝達駆動回路48と、ダイオード30、32の両端を短絡させるためのPチャネルトランジスタ50、52と、負電圧検出回路54と、を備える。
図13は、異常情報伝達駆動回路48の構成例である。異常検出回路46は、過電流検出や過熱検出等、周知の異常検出動作を行ない、駆動対象スイッチング素子60が正常な状態であるときにHi状態の電圧信号を出力し、駆動対象スイッチング素子60が異常な状態であるときにLow状態の電圧信号を出力する。異常情報伝達駆動回路48は、例えば、異常検出回路46の出力信号及びフリップフロップ44Aの出力信号が入力されるオアゲート48Aと、異常検出回路46の出力信号及び反転ゲート48Bにより反転されたフリップフロップ44Aの出力信号が入力されるオアゲート48Cと、各オアゲートに出力を伝達するバッファゲート48D、48Eと、を備える。
ここで、異常検出回路46の出力信号がLow状態となると、Pチャネルトランジスタ50、52のうち、パルストランスが駆動されていない側のトランジスタがオン状態となる。この結果、駆動されている側のパルストランスから供給されている電力が駆動されていない側のパルストランスを通ってグランド端子に流れることとなり、駆動されていない側のパルストランスの一時側巻線に、通常駆動時とは逆の向きに電力が流れることとなる。
これによって、第1のスイッチング素子14又は第2のスイッチング素子16のうちオンオフ制御されていない方のドレイン−ソース間電圧が負電圧に遷移する。この負電圧の大きさは、第1のスイッチング素子14又は第2のスイッチング素子16の寄生ダイオードの順方向電圧Vf(例えば−0.7[V]程度)である。
こうして生じた負電圧を負電圧検出回路54によって検出する。図14は、負電圧検出回路54の構成例である。負電圧検出回路54は、例えば各パルストランスの一次側巻線に入力端子が接続され、スイッチング駆動信号によって導通側を選択するアナログスイッチ54Aと、基準電圧発生器54Bと、コンパレータ54Cと、を有する。係る構成によって、駆動対象スイッチング素子60が異常状態である場合に、Hi状態の電圧信号を外部(一次側)に出力する。
係る構成によって、二次側の異常を一次側に伝達することが可能となり、各種フェールセーフ処理等を迅速に実行することができる。また、フォトカプラ等の手段を備える場合に比して、コスト抑制や部品の信頼性向上を図ることができる。
本実施例の電気絶縁型スイッチング素子駆動装置4によれば、二次側の異常を一次側に伝達することができる。
以上、本発明を実施するための最良の形態について実施例を用いて説明したが、本発明はこうした実施例に何等限定されるものではなく、本発明の要旨を逸脱しない範囲内において種々の変形及び置換を加えることができる。
本発明は、自動車製造業や自動車部品製造業等に利用可能である。
本発明の第1実施例に係る電気絶縁型スイッチング素子駆動装置1の構成例である。 本発明の第1実施例に係るパルストランス駆動信号生成回路12の構成例である。 入力されるスイッチング素子駆動信号、及びデューティ信号、第1のスイッチング素子14に出力される電圧信号、第2のスイッチング素子16に出力される電圧信号の時間的変化を示すタイミングチャートである。 第1のエッジ検出回路40の構成例である。 制御駆動回路44の構成例である。 スイッチング素子駆動信号とデューティ信号の位相の組み合わせによって、パルストランスの駆動開始が遅延するという現象を説明するための説明図である。 本発明の第2実施例に係るパルストランス駆動信号生成回路12の構成例である。 1−shotパルス発生回路12Dの構成例である。 パルストランス駆動信号生成回路12に1−shotパルス発生回路12Dを加えた場合の、入力されるスイッチング素子駆動信号、及びデューティ信号、1−shotパルス発生回路12Dの出力信号、第1のスイッチング素子14に出力される電圧信号、第2のスイッチング素子16に出力される電圧信号の時間的変化を示すタイミングチャートである。 本発明の第3実施例に係る制御駆動回路44の構成例である。 第3実施例において、第1のエッジ検出回路40から入力される信号、第2のエッジ検出回路42から入力される信号、フリップフロップ44Aの出力信号、Pチャネルトランジスタ44C及びNチャネルトランジスタ44Dからの出力信号、コンパレータ44Iの出力信号、及びSW−Driver44Jの状態の時間的変化を示すタイミングチャートである。 本発明の第4実施例に係る電気絶縁型スイッチング素子駆動装置4の構成例である。 異常情報伝達駆動回路48の構成例である。 負電圧検出回路54の構成例である。
符号の説明
1、4 電気絶縁型スイッチング素子駆動装置
10 デューティ信号生成回路
12 パルストランス駆動信号生成回路
12D 1−shotパルス発生回路
14 第1のスイッチング素子
16 第2のスイッチング素子
18 電源
20 第1のパルストランス
22 第2のパルストランス
30、32 ダイオード
34 コンデンサ
40 第1のエッジ検出回路
42 第2のエッジ検出回路
44 制御駆動回路
44F Nチャネルトランジスタ
44G コンデンサ
44H 基準電圧発生器
44I コンパレータ
44J SW−Driver
46 異常検出回路
48 異常情報伝達駆動回路
50、52 Pチャネルトランジスタ
54 負電圧検出回路

Claims (4)

  1. 第1及び第2のパルストランスと、
    所定のデューティ比をもったデューティ信号を生成するデューティ信号生成手段と、
    スイッチング素子駆動信号及び前記デューティ信号が入力され、前記スイッチング素子駆動信号の状態により選択される前記第1又は第2のパルストランスを前記デューティ信号に応じて駆動するパルストランス駆動手段と、
    前記第1及び第2のパルストランスの出力を整流した電力によって作動する第1及び第2のエッジ検出手段、及び制御駆動手段であって、前記第1のパルストランスの整流前出力におけるエッジに応じたオンオフ信号を出力する第1のエッジ検出手段、前記第2のパルストランスの整流前出力におけるエッジに応じたオンオフ信号を出力する第2のエッジ検出手段、及び前記第1及び第2のエッジ検出手段の出力に基づいて駆動対象スイッチング素子を駆動する制御駆動手段と、
    を備える電気絶縁型スイッチング素子駆動装置。
  2. 前記パルストランス駆動手段は、
    前記デューティ信号がHi状態のときに、前記第1又は第2のパルストランスに接続された第1又は第2のスイッチング素子をオン状態とするように構成され、
    前記第1又は第2のパルストランスを駆動開始する際に前記デューティ信号がLow状態であるときに、前記第1又は第2のスイッチング素子を一時的にオン状態とするための一時パルス信号を出力する一時パルス信号発生手段を有することを特徴とする、
    請求項1に記載の電気絶縁型スイッチング素子駆動装置。
  3. 前記制御駆動手段は、前記駆動対象スイッチング素子をオフ状態としてから所定時間経過後に、基準電位と駆動対象スイッチング素子の駆動端子の間をより低インピーダンス化することを特徴とする、
    請求項1又は2に記載の電気絶縁型スイッチング素子駆動装置。
  4. 前記駆動対象スイッチング素子における異常状態を検出する異常検出手段と、
    前記異常検出手段により検出された異常状態を示す信号を、前記第1及び第2のパルストランスのうち駆動されていない方のパルストランスを介して出力する異常状態伝達手段と、
    を備える請求項1ないし3のいずれか1項に記載の電気絶縁型スイッチング素子駆動装置。
JP2008302464A 2008-11-27 2008-11-27 電気絶縁型スイッチング素子駆動装置 Expired - Fee Related JP4640495B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2008302464A JP4640495B2 (ja) 2008-11-27 2008-11-27 電気絶縁型スイッチング素子駆動装置
US13/131,398 US8054654B2 (en) 2008-11-27 2009-11-27 Electrically insulated switching element driver and method for controlling same
DE112009003600T DE112009003600B4 (de) 2008-11-27 2009-11-27 Elektrisch isolierte Schaltelementansteuerungsvorrichtung
PCT/IB2009/007573 WO2010061281A2 (en) 2008-11-27 2009-11-27 Electrically insulated switching element driver and method for controlling same
CN200980147705.3A CN102227875B (zh) 2008-11-27 2009-11-27 电绝缘型开关元件驱动装置及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008302464A JP4640495B2 (ja) 2008-11-27 2008-11-27 電気絶縁型スイッチング素子駆動装置

Publications (2)

Publication Number Publication Date
JP2010130780A true JP2010130780A (ja) 2010-06-10
JP4640495B2 JP4640495B2 (ja) 2011-03-02

Family

ID=42226173

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008302464A Expired - Fee Related JP4640495B2 (ja) 2008-11-27 2008-11-27 電気絶縁型スイッチング素子駆動装置

Country Status (5)

Country Link
US (1) US8054654B2 (ja)
JP (1) JP4640495B2 (ja)
CN (1) CN102227875B (ja)
DE (1) DE112009003600B4 (ja)
WO (1) WO2010061281A2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014033552A (ja) * 2012-08-03 2014-02-20 Mitsubishi Electric Corp 電源回路およびパワーコンディショナ
JP2016092747A (ja) * 2014-11-11 2016-05-23 コニカミノルタ株式会社 スイッチング素子駆動回路、ヒータ装置および画像形成装置
JP2017143726A (ja) * 2016-02-08 2017-08-17 パナソニック株式会社 信号生成装置

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101615846B (zh) * 2009-07-30 2011-09-28 旭丽电子(广州)有限公司 直流/直流转换装置与跳频控制模块及跳频控制方法
DE102012207155B4 (de) * 2012-04-30 2013-11-21 Conti Temic Microelectronic Gmbh Schaltungsanordnung zum Ansteuern eines Halbleiter-Schaltelements
GB2511846B (en) * 2013-03-15 2017-07-26 Eisergy Ltd A gate drive circuit for a semiconductor switch
CN103199677B (zh) * 2013-04-08 2015-08-19 乐金电子研发中心(上海)有限公司 单路隔离型mosfet驱动电路
US10554201B2 (en) 2016-07-22 2020-02-04 Abb Schweiz Ag Solid state switch system
FR3057722B1 (fr) * 2016-10-18 2018-11-30 Thales Dispositif de commande d'un transistor
GB2567227A (en) 2017-10-06 2019-04-10 Heyday Integrated Circuits Galvanically isolated gate drive circuit with power transfer
DE112021004099T5 (de) * 2020-09-29 2023-06-01 Rohm Co., Ltd. Signalübertragungsvorrichtung, elektronische vorrichtung und fahrzeug
US12543574B2 (en) 2023-04-14 2026-02-03 Allegro Microsystems, Llc Voltage-isolated integrated circuit packages
US12267071B2 (en) 2023-06-01 2025-04-01 Allegro Microsystems, Llc Desaturation circuit having temperature compensation
CN118045288A (zh) * 2024-02-06 2024-05-17 浙江诺尔康神经电子科技股份有限公司 连续供能的植入式人工耳蜗能信一体化传输系统
US12526012B1 (en) 2024-09-26 2026-01-13 Allegro Microsystems, Llc Wireless power transmission with channel redundancy

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0290308A (ja) * 1988-09-28 1990-03-29 Toshiba Corp クロック切替回路
JPH0715949A (ja) * 1993-06-28 1995-01-17 Fuji Electric Co Ltd 電力変換装置のゲート駆動回路
JPH07307653A (ja) * 1994-05-13 1995-11-21 Nippon Steel Corp スイッチング素子駆動回路
JPH0880042A (ja) * 1994-06-27 1996-03-22 Matsushita Electric Works Ltd 電源装置
JPH08204526A (ja) * 1995-01-23 1996-08-09 Toshiba Corp スイッチング素子のゲート駆動回路
JP2008277484A (ja) * 2007-04-27 2008-11-13 Fuji Electric Device Technology Co Ltd 空芯型絶縁トランス、空芯型絶縁トランスを用いた信号伝送回路および電力変換装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4455526A (en) * 1982-06-29 1984-06-19 The United States Of America As Represented By The Secretary Of The Air Force FET Switching regulator
JPH0564422A (ja) 1990-12-28 1993-03-12 Fuji Electric Co Ltd スイツチング素子の絶縁形駆動回路
FI90605C (fi) * 1991-12-09 1994-02-25 Abb Stroemberg Drives Oy Puolijohdekytkimen ohjauspiiri
US5910746A (en) * 1993-03-26 1999-06-08 Sundstrand Corporation Gate drive for a power switching device
US5781040A (en) * 1996-10-31 1998-07-14 Hewlett-Packard Company Transformer isolated driver for power transistor using frequency switching as the control signal
US5900683A (en) * 1997-12-23 1999-05-04 Ford Global Technologies, Inc. Isolated gate driver for power switching device and method for carrying out same
JP4213565B2 (ja) 2003-11-14 2009-01-21 株式会社日本自動車部品総合研究所 パルストランス型ゲート駆動回路
US6970023B2 (en) * 2003-12-17 2005-11-29 Texas Instruments Incorporated Modulated transistor gate driver with planar pulse transformer
JP2006074372A (ja) * 2004-09-01 2006-03-16 Toshiba Corp デジタル信号伝送装置
JP4811118B2 (ja) 2006-05-18 2011-11-09 株式会社豊田自動織機 電力変換装置
US7719305B2 (en) * 2006-07-06 2010-05-18 Analog Devices, Inc. Signal isolator using micro-transformers
JP5034568B2 (ja) * 2007-03-09 2012-09-26 富士電機株式会社 スイッチング電源装置
US8816653B2 (en) * 2008-09-25 2014-08-26 Infineon Technologies Austria Ag Circuit including a transformer for driving a semiconductor switching element

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0290308A (ja) * 1988-09-28 1990-03-29 Toshiba Corp クロック切替回路
JPH0715949A (ja) * 1993-06-28 1995-01-17 Fuji Electric Co Ltd 電力変換装置のゲート駆動回路
JPH07307653A (ja) * 1994-05-13 1995-11-21 Nippon Steel Corp スイッチング素子駆動回路
JPH0880042A (ja) * 1994-06-27 1996-03-22 Matsushita Electric Works Ltd 電源装置
JPH08204526A (ja) * 1995-01-23 1996-08-09 Toshiba Corp スイッチング素子のゲート駆動回路
JP2008277484A (ja) * 2007-04-27 2008-11-13 Fuji Electric Device Technology Co Ltd 空芯型絶縁トランス、空芯型絶縁トランスを用いた信号伝送回路および電力変換装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014033552A (ja) * 2012-08-03 2014-02-20 Mitsubishi Electric Corp 電源回路およびパワーコンディショナ
JP2016092747A (ja) * 2014-11-11 2016-05-23 コニカミノルタ株式会社 スイッチング素子駆動回路、ヒータ装置および画像形成装置
JP2017143726A (ja) * 2016-02-08 2017-08-17 パナソニック株式会社 信号生成装置

Also Published As

Publication number Publication date
DE112009003600T5 (de) 2012-07-05
WO2010061281A2 (en) 2010-06-03
CN102227875A (zh) 2011-10-26
US8054654B2 (en) 2011-11-08
JP4640495B2 (ja) 2011-03-02
US20110222316A1 (en) 2011-09-15
CN102227875B (zh) 2013-09-04
WO2010061281A3 (en) 2011-05-05
DE112009003600B4 (de) 2012-10-18

Similar Documents

Publication Publication Date Title
JP4640495B2 (ja) 電気絶縁型スイッチング素子駆動装置
JP6615384B2 (ja) 半導体装置、インバータおよび自動車
KR20090077057A (ko) 전원 제어 회로
US20180019747A1 (en) Signal transmission circuit and driving device for switching element
US7884583B2 (en) Speed recognition for half bridge control
US8659328B2 (en) Method for transmitting a binary signal via a transformer
JP2018133892A (ja) パワー半導体のゲート駆動装置およびゲート駆動方法
KR100985335B1 (ko) 비대칭 펄스폭변조 방식의 하프브리지 직류-직류 컨버터
JP2011055597A (ja) スイッチング素子駆動回路及び電力変換装置
JP6063136B2 (ja) Dcモータ用スイッチング素子の制御装置及び方法
JP2005151700A (ja) パルストランス型ゲート駆動回路
US10530349B1 (en) Signal transmission device and drive device
JP6390691B2 (ja) 信号伝達回路
JP2004304929A (ja) ゲート駆動方法、ゲート駆動回路及びゲート駆動用パワーic
JP2004194450A (ja) 電圧駆動型素子の駆動装置
WO2017099191A1 (ja) 信号伝達回路
JP2013168714A (ja) ドライバ回路
JP2008043003A (ja) 電圧駆動型半導体素子のゲート駆動装置
JP2009159696A (ja) スイッチング電源装置
JP2008263732A (ja) 電気電子回路
JP4486458B2 (ja) 絶縁型dc−dcコンバータ
JP4715346B2 (ja) 直列接続された電圧駆動型半導体素子の駆動装置
JP4783189B2 (ja) 駆動回路
JP2006064456A (ja) スイッチング素子の温度検出装置
JP4591392B2 (ja) スイッチング電源装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101014

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101102

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101115

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131210

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees