JP2009302410A - 半導体ウェーハの製造方法 - Google Patents
半導体ウェーハの製造方法 Download PDFInfo
- Publication number
- JP2009302410A JP2009302410A JP2008157233A JP2008157233A JP2009302410A JP 2009302410 A JP2009302410 A JP 2009302410A JP 2008157233 A JP2008157233 A JP 2008157233A JP 2008157233 A JP2008157233 A JP 2008157233A JP 2009302410 A JP2009302410 A JP 2009302410A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor wafer
- fixed abrasive
- grinding
- wafer
- polishing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H10P90/12—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B7/00—Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor
- B24B7/10—Single-purpose machines or devices
- B24B7/16—Single-purpose machines or devices for grinding end-faces, e.g. of gauges, rollers, nuts, piston rings
- B24B7/17—Single-purpose machines or devices for grinding end-faces, e.g. of gauges, rollers, nuts, piston rings for simultaneously grinding opposite and parallel end faces, e.g. double disc grinders
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B7/00—Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor
- B24B7/20—Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground
- B24B7/22—Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground for grinding inorganic material, e.g. stone, ceramics, porcelain
- B24B7/228—Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground for grinding inorganic material, e.g. stone, ceramics, porcelain for grinding thin, brittle parts, e.g. semiconductors, wafers
Landscapes
- Engineering & Computer Science (AREA)
- Mechanical Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Inorganic Chemistry (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)
- Grinding Of Cylindrical And Plane Surfaces (AREA)
Abstract
【解決手段】結晶性インゴットから薄円板状の半導体ウェーハを切り出すスライス工程と、
前記半導体ウェーハの両面を同時に粗研削から仕上げ研削まで一気に高速加工する固定砥粒研削工程とを具え、さらに、固定砥粒研削工程を行なった前記半導体ウェーハの表面および端面の加工歪の緩和と、前記半導体ウェーハの端面を所定の面取り形状にする仕上げ面取りとを同時に行う化学処理工程と、前記化学処理工程を行った前記半導体ウェーハの前記エッチング液滴下面を仕上げ研磨する片面仕上げ研磨工程とを行なうことを特徴とする半導体ウェーハの製造方法。
【選択図】図1
Description
スライス工程では、切断により結晶性インゴットから薄円板状の半導体ウェーハを切り出す。第1面取り工程では、切り出された半導体ウェーハの外周部に面取りを施し、次の工程であるラッピング工程における半導体ウェーハのワレやカケを抑制する。ラッピング工程では、面取りされた半導体ウェーハを、例えば、#1000の砥石を用いてラッピングし、半導体ウェーハの平坦度を向上させる。第2面取り工程では、ラッピングされた半導体ウェーハの外周部に面取りを施し、半導体ウェーハの端面を所定の面取り形状にする。片面研削工程では、面取りされた半導体ウェーハの一方の面を、例えば、#2000〜8000の砥石を用いて研削し、半導体ウェーハの最終厚さに近づける。両面研磨工程では、片面を研削された半導体ウェーハの両面が研磨される。そして、片面仕上げ研磨工程では、両面を研磨された半導体ウェーハの面のうち、素子面となる片面を、さらに仕上げ研磨する。
例えば、現在の主流である、直径が300mmのシリコンウェーハと同じシリコン材料の取り代で、直径が450mmの大口径シリコンウェーハを製造した場合、シリコンウェーハのカーフロスは2.25倍となる。
また、半導体ウェーハの取り代を少なくすることによって、今後ますます厳しい要求となることが予測される半導体ウェーハの平坦度を向上させることも期待されていた。
特に、本発明は、半導体ウェーハの直径が450mm以上の大口径シリコンウェーハである場合に、顕著な効果を有する。
その結果、上記した従来法におけるラッピング工程および片面研削工程の代わりに、両面を同時に粗研削から仕上げ研削まで一気に研削する固定砥粒研削工程を行い、また、半導体ウェーハの表面および端面の加工歪みをとるだけでなく、面取りも同時に行うことができる枚葉エッチング工程を行うことにより、従来法に比べて工程数を削減できるとともに半導体ウェーハの取り代を低減することができることを見出した。
1.結晶性インゴットから薄円板状の半導体ウェーハを切り出すスライス工程と、
前記半導体ウェーハを、固定砥粒を有するパッドをそれぞれ具える1対の上下定盤間に挟み込み、前記半導体ウェーハの両面を同時に研削する固定砥粒研削工程と、
固定砥粒研削工程の後に、前記半導体ウェーハの両面に対して行う片面研磨工程と
を具えることを特徴とする半導体ウェーハの製造方法。
前記半導体ウェーハを、互いに近接した位置関係で設けられた複数個の丸穴を有するキャリアの前記丸穴に嵌めこんだ後、固定砥粒を有するパッドをそれぞれ具える1対の上下定盤間に、前記キャリアを挟み込み、該キャリアを同一水平面内で揺動運動させながら、前記上下定盤を回転させて、前記半導体ウェーハの両面を同時に粗研削から仕上げ研削まで一気に高速加工する固定砥粒研削工程とを具え、
さらに、固定砥粒研削工程を行なった前記半導体ウェーハの表面および端面の加工歪の緩和と、前記半導体ウェーハの端面を所定の面取り形状にする仕上げ面取りとを同時に行う化学処理工程と、
前記化学処理工程を行った前記半導体ウェーハの表面を仕上げ研磨する片面仕上げ研磨工程と
を行なうことを特徴とする半導体ウェーハの製造方法。
また、半導体ウェーハの取り代を低減することにより、半導体ウェーハの平坦度も併せて向上させることができる。
さらに、エピタキシャル層成長工程を、化学処理工程または片面研磨工程の後に行うことにより、半導体ウェーハを、エピタキシャル層を有する半導体ウェーハとすることができる。
特に、本発明の半導体ウェーハの製造方法は、直径が450mm以上の大口径シリコンウェーハを製造するのに適している。
(1)結晶性インゴットから薄円板状の半導体ウェーハを切り出すスライス工程
(2)前記半導体ウェーハを、互いに近接した位置関係で設けられた複数個の丸穴を有するキャリアの前記丸穴に嵌めこんだ後、固定砥粒を有するパッドをそれぞれ具える1対の上下定盤間に、前記キャリアを挟み込み、該キャリアを同一水平面内で揺動運動させながら、前記上下定盤を回転させて、前記半導体ウェーハの両面を同時に粗研削から仕上げ研削まで一気に高速加工する固定砥粒研削工程
(3)固定砥粒研削工程を行なった前記半導体ウェーハの表面および端面の加工歪の緩和と、前記半導体ウェーハの端面を所定の面取り形状にする仕上げ面取りとを同時に行う化学処理工程と、前記化学処理工程を行った前記半導体ウェーハの前記エッチング液滴下面を仕上げ研磨する片面仕上げ研磨工程
(スライス工程)
スライス工程は、研削液を散布しながらワイヤーソーを結晶性インゴットに接触させて切断するか、あるいは、円周刃を用いて結晶性インゴットを切断することによって薄円板状のウェーハを切り出す工程である。あとに続く固定砥粒研削工程または枚葉エッチングでの処理負荷を小さくするために、スライス工程後の半導体ウェーハは、可能な限り平坦度が高く、かつ表面粗さが小さい方が好ましい。
なお結晶性インゴットは、シリコン単結晶インゴットが代表的であるが、太陽電池用シリコン多結晶インゴットであっても良い。
固定砥粒研削工程は、スライス工程で切り出された半導体ウェーハの両面に粗研削を施して、ウェーハの平坦度を向上させ、かつ半導体ウェーハの最終厚さに近づける工程である。
図2は、固定砥粒研削工程に用いる固定砥粒研削装置10を模式的に示す説明図である。図2(a)〜(c)のうち図2(a)は、固定砥粒研削工程に用いる装置10を鉛直方向断面図で模式的に示した説明図であり、図2(b)および図2(c)は、固定砥粒研削工程に用いる装置10を水平方向上面から模式的に示した説明図である。また、図2(a)〜(c)のうち図2(a)および図2(b)は、固定砥粒研削工程が始まる直前の状態を示した説明図であり、図2(c)は、固定砥粒研削工程が始まってから一定時間経過した状態を示した説明図である。
なお、図2において、定盤14の直径をL1とすると、例えば、直径が450mmのシリコンウェーハ3枚を固定砥粒研削する場合のL1は概ね985mmである。
なお、固定砥粒研削中は、研削屑を洗い流すこと、あるいは潤滑を目的として、水またはアルカリ溶液を供給することが好ましい。
図3は、従来法で行われていたラッピング工程で用いる装置を模式的に示す説明図である。ラッピング装置50は、丸穴51a、51b、51c、51dおよび51eをそれぞれに有し側面にギアを具えるキャリア52a、52b、52c、52dおよび52eと、パッド53aおよび53bと、パッド53aおよび53bを具える1対の上下定盤54aおよび54bと、キャリア52a、52b、52c、52dおよび52eが遊星運動する際の外周ギア55と、キャリア52a、52b、52c、52dおよび52eの側面に具えられたギアと噛み合うセンターギア56とからなる。
化学処理工程は、スライス工程、あるいはスライス工程および固定砥粒研削工程の両方の工程で半導体ウェーハの表面および端面に加えられた加工歪の緩和と、半導体ウェーハの端面を所定の面取り形状にする仕上げ面取りを同時に行うもので、バッチ式および枚葉式のいずれかの化学処理を選択することができる。
なお、枚葉式化学処理でエッチング液として用いるフッ酸、硝酸およびリン酸の混酸は、フッ酸、硝酸およびリン酸の濃度がそれぞれ、質量%で、5〜20%、5〜40%および30〜40%のものを混合して使用することが好ましい。
片面仕上げ研磨工程は、枚葉エッチングが施された半導体ウェーハの面を、ウレタン
などからなる研磨布を用いて、研磨スラリーを供給して研磨する。研磨スラリーの種類は特に制限されないが、粒径が0.5μm以下のコロイダルシリカが好ましい。
なお、片面仕上げ研磨工程は、枚葉エッチングをはさみ2回行われるが、2回目に片面仕上げ研磨される半導体ウェーハの面が最終的な素子面となる。
面取り部研磨工程は、2回目の枚葉エッチング工程の後に、半導体ウェーハの面取り部を研磨することにより面取り幅のばらつきを小さくするために行われる。ウレタンなどからなる研磨布を用いて、研磨スラリーを供給し面取り部を研磨する。研磨スラリーの種類は特に制限されないが、粒径が0.5μm程度のコロイダルシリカが好ましい。
エピタキシャル層成長工程を、化学処理工程または片面仕上げ研磨工程の後に行うことにより、半導体ウェーハを、エピタキシャル層を有する半導体ウェーハとすることができる。半導体ウェーハの表面にエピタキシャル層を成長させる場合、スライス工程、あるいはスライス工程および固定砥粒研削工程の両方の工程で加えられた半導体ウェーハ表面のダメージが除去されている必要があるため、エピタキシャル層成長工程は、化学処理工程または片面仕上げ研磨工程の後に行われることが好ましい。
(発明例1)
図1に示した本発明の実施形態のプロセスフローに従って、直径が300mmのシリコンウェーハを試作した。
シリコンウェーハの直径が450mmであること以外は、発明例1と同一の製造方法でシリコンウェーハを試作した。
図4に示す、ラッピング工程を含む従来の半導体ウェーハの製造方法で、直径が300mmのシリコンウェーハを試作した。
図5に示す、ラッピング工程の代わりに、両面研磨工程を用いた半導体ウェーハの製造方法で、直径が300mmのシリコンウェーハを試作した。
発明例1および2は、固定砥粒研削工程前後の半導体ウェーハ厚さの減少量(μm)で、従来例1は、ラッピング工程前後の半導体ウェーハ厚さの減少量(μm)および片面研削工程前後の半導体ウェーハ厚さの減少量(μm)の和で、従来例2は、両面研削工程前後の半導体ウェーハ厚さの減少量(μm)および片面研削工程前後の半導体ウェーハ厚さの減少量(μm)の和で、シリコンのカーフロスを評価した。
各サンプルの平坦度を、静電容量厚みセンサー計を用いて測定し、次のように評価した。
○:0.5μm未満。
△:0.5μm以上1μm以下。
×:1μmを超える。
これに対し、従来例1および2は、発明例1および2と比較して、シリコンのカーフロスが大きく、平坦度も劣ることが確認できた。
また、半導体ウェーハの取り代を低減することにより、半導体ウェーハの平坦度も併せて向上させることができる。
さらに、エピタキシャル層成長工程を、化学処理工程または片面研磨工程の後に行うことにより、半導体ウェーハを、エピタキシャル層を有する半導体ウェーハとすることができる。
特に、本発明の半導体ウェーハの製造方法は、直径が450mm以上の大口径シリコンウェーハを製造するのに適している。
11a、11b、11c 丸穴
12 キャリア
13a、13b 固定砥粒を有するパッド
14、14a、14b 定盤
15a、15b、15c、15d ガイドローラ
16a、16b、16c 半導体ウェーハ
50 ラッピング装置
51a、51b、51c、51d、51e 丸穴
52a、52b、52c、52d、52e キャリア
53a、53b パッド
54 54a、54b 定盤
55 外周ギア
56 センターギア
57a、57b、57c、57d、57e 半導体ウェーハ
101 スライス工程
102 固定砥粒研削工程
103 化学処理工程
104 両面研磨工程
105 面取り部研磨工程
106 片面仕上げ研磨工程
107 第1面取り工程
108 ラッピング工程
109 第2面取り工程
110 片面研削工程
111 両面研削工程
112 面取り工程
Claims (3)
- 結晶性インゴットから薄円板状の半導体ウェーハを切り出すスライス工程と、
前記半導体ウェーハを、固定砥粒を有するパッドをそれぞれ具える1対の上下定盤間に挟み込み、前記半導体ウェーハの両面を同時に研削する固定砥粒研削工程と、
固定砥粒研削工程の後に、前記半導体ウェーハの両面に対して行う片面研磨工程と
を具えることを特徴とする半導体ウェーハの製造方法。 - 結晶性インゴットから薄円板状の半導体ウェーハを切り出すスライス工程と、
前記半導体ウェーハを、互いに近接した位置関係で設けられた複数個の丸穴を有するキャリアの前記丸穴に嵌めこんだ後、固定砥粒を有するパッドをそれぞれ具える1対の上下定盤間に、前記キャリアを挟み込み、該キャリアを同一水平面内で揺動運動させながら、前記上下定盤を回転させて、前記半導体ウェーハの両面を同時に粗研削から仕上げ研削まで一気に高速加工する固定砥粒研削工程とを具え、
さらに、固定砥粒研削工程を行なった前記半導体ウェーハの表面および端面の加工歪の緩和と、前記半導体ウェーハの端面を所定の面取り形状にする仕上げ面取りとを同時に行う化学処理工程と、
前記化学処理工程を行った前記半導体ウェーハの表面を仕上げ研磨する片面仕上げ研磨工程と
を行なうことを特徴とする半導体ウェーハの製造方法。 - 前記半導体ウェーハは、直径が450mm以上の大口径シリコンウェーハである請求項1または2に記載の半導体ウェーハの製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008157233A JP2009302410A (ja) | 2008-06-16 | 2008-06-16 | 半導体ウェーハの製造方法 |
| US12/475,876 US20090311863A1 (en) | 2008-06-16 | 2009-06-01 | Method for producing semiconductor wafer |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008157233A JP2009302410A (ja) | 2008-06-16 | 2008-06-16 | 半導体ウェーハの製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2009302410A true JP2009302410A (ja) | 2009-12-24 |
Family
ID=41415181
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008157233A Pending JP2009302410A (ja) | 2008-06-16 | 2008-06-16 | 半導体ウェーハの製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20090311863A1 (ja) |
| JP (1) | JP2009302410A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPWO2011105255A1 (ja) * | 2010-02-26 | 2013-06-20 | 株式会社Sumco | 半導体ウェーハの製造方法 |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8323072B1 (en) * | 2007-03-21 | 2012-12-04 | 3M Innovative Properties Company | Method of polishing transparent armor |
| JP2009302338A (ja) * | 2008-06-13 | 2009-12-24 | Sumco Corp | ウェーハの研磨方法および該方法により製造されるウェーハ |
| JP2009302409A (ja) * | 2008-06-16 | 2009-12-24 | Sumco Corp | 半導体ウェーハの製造方法 |
| WO2010140684A1 (ja) * | 2009-06-04 | 2010-12-09 | 株式会社Sumco | 固定砥粒加工装置及び固定砥粒加工方法、並びに、半導体ウェーハ製造方法 |
| DE102009030292B4 (de) * | 2009-06-24 | 2011-12-01 | Siltronic Ag | Verfahren zum beidseitigen Polieren einer Halbleiterscheibe |
| DE102011003008B4 (de) | 2011-01-21 | 2018-07-12 | Siltronic Ag | Führungskäfig und Verfahren zur gleichzeitig beidseitigen Material abtragenden Bearbeitung von Halbleiterscheiben |
| TWI510682B (zh) * | 2011-01-28 | 2015-12-01 | Sino American Silicon Prod Inc | 晶棒表面奈米化製程、晶圓製造方法及其晶圓 |
| DE102011082857B4 (de) | 2011-09-16 | 2020-02-20 | Siltronic Ag | Verfahren zur gleichzeitigen beidseitigen Material abtragenden Bearbeitung wenigstens dreier Werkstücke |
| CN108818157A (zh) * | 2018-06-20 | 2018-11-16 | 天津大学 | 一种Nd:GGG晶体平面光学元件高效低损伤加工方法 |
| CN112117204B (zh) * | 2020-09-10 | 2022-10-14 | 安徽龙芯微科技有限公司 | 一种封装结构的制作方法 |
| CN112720226A (zh) * | 2020-12-29 | 2021-04-30 | 广东先导先进材料股份有限公司 | 一种超薄半导体晶片的无蜡抛光方法 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS48102679U (ja) * | 1972-03-03 | 1973-12-01 | ||
| JPH10256203A (ja) * | 1997-03-11 | 1998-09-25 | Super Silicon Kenkyusho:Kk | 鏡面仕上げされた薄板状ウェーハの製造方法 |
| JPH11154655A (ja) * | 1997-11-21 | 1999-06-08 | Komatsu Electron Metals Co Ltd | 半導体ウェハの製造方法 |
| JP2003332183A (ja) * | 2002-05-08 | 2003-11-21 | Komatsu Electronic Metals Co Ltd | 半導体ウェーハおよび半導体ウェーハの製造方法 |
| JP2007194556A (ja) * | 2006-01-23 | 2007-08-02 | Sumco Techxiv株式会社 | 半導体ウェーハの製造方法 |
| JP2007201518A (ja) * | 2007-05-14 | 2007-08-09 | Sumco Techxiv株式会社 | 半導体ウェハの製造方法 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4112631A (en) * | 1973-05-29 | 1978-09-12 | Minnesota Mining And Manufacturing Company | Encapsulated abrasive grains and articles made therefrom |
| JP2000114216A (ja) * | 1998-10-01 | 2000-04-21 | Sumitomo Metal Ind Ltd | 半導体ウェーハの製造方法 |
| KR100737879B1 (ko) * | 2000-04-24 | 2007-07-10 | 주식회사 사무코 | 반도체 웨이퍼의 제조방법 |
| JP4093793B2 (ja) * | 2002-04-30 | 2008-06-04 | 信越半導体株式会社 | 半導体ウエーハの製造方法及びウエーハ |
| JP2006100799A (ja) * | 2004-09-06 | 2006-04-13 | Sumco Corp | シリコンウェーハの製造方法 |
| US8435098B2 (en) * | 2006-01-27 | 2013-05-07 | Saint-Gobain Abrasives, Inc. | Abrasive article with cured backsize layer |
| US20080008570A1 (en) * | 2006-07-10 | 2008-01-10 | Rogers Theodore W | Bridge loadport and method |
-
2008
- 2008-06-16 JP JP2008157233A patent/JP2009302410A/ja active Pending
-
2009
- 2009-06-01 US US12/475,876 patent/US20090311863A1/en not_active Abandoned
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS48102679U (ja) * | 1972-03-03 | 1973-12-01 | ||
| JPH10256203A (ja) * | 1997-03-11 | 1998-09-25 | Super Silicon Kenkyusho:Kk | 鏡面仕上げされた薄板状ウェーハの製造方法 |
| JPH11154655A (ja) * | 1997-11-21 | 1999-06-08 | Komatsu Electron Metals Co Ltd | 半導体ウェハの製造方法 |
| JP2003332183A (ja) * | 2002-05-08 | 2003-11-21 | Komatsu Electronic Metals Co Ltd | 半導体ウェーハおよび半導体ウェーハの製造方法 |
| JP2007194556A (ja) * | 2006-01-23 | 2007-08-02 | Sumco Techxiv株式会社 | 半導体ウェーハの製造方法 |
| JP2007201518A (ja) * | 2007-05-14 | 2007-08-09 | Sumco Techxiv株式会社 | 半導体ウェハの製造方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPWO2011105255A1 (ja) * | 2010-02-26 | 2013-06-20 | 株式会社Sumco | 半導体ウェーハの製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20090311863A1 (en) | 2009-12-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5600867B2 (ja) | 半導体ウェーハの製造方法 | |
| JP2009302410A (ja) | 半導体ウェーハの製造方法 | |
| JP2009302409A (ja) | 半導体ウェーハの製造方法 | |
| JP5967040B2 (ja) | 鏡面研磨ウェーハの製造方法 | |
| JP4517867B2 (ja) | シリコンウェーハ表面形状制御用エッチング液及び該エッチング液を用いたシリコンウェーハの製造方法 | |
| EP1755156B1 (en) | Process for producing silicon wafers | |
| JP6079554B2 (ja) | 半導体ウェーハの製造方法 | |
| TW201351497A (zh) | 半導體晶圓之製造方法 | |
| JP2010017811A (ja) | 半導体ウェーハの製造方法 | |
| WO2006090574A1 (ja) | 半導体ウェーハの製造方法および半導体ウェーハの鏡面面取り方法 | |
| CN101434047A (zh) | 制造具有抛光的边缘的半导体晶片的方法 | |
| JP2010021394A (ja) | 半導体ウェーハの製造方法 | |
| TWI680512B (zh) | 矽晶圓之研磨方法、矽晶圓之製造方法及矽晶圓 | |
| WO2013031090A1 (ja) | シリコンウェーハの研磨方法及び研磨装置 | |
| WO2010128671A1 (ja) | シリコンエピタキシャルウェーハの製造方法 | |
| JP2003142434A (ja) | 鏡面ウエーハの製造方法 | |
| JP2009302478A (ja) | 半導体ウェーハの製造方法 | |
| JP6471686B2 (ja) | シリコンウェーハの面取り方法、シリコンウェーハの製造方法およびシリコンウェーハ | |
| JP2010153844A (ja) | 活性層用ウェーハの製造方法 | |
| JP2011091143A (ja) | シリコンエピタキシャルウェーハの製造方法 | |
| JP2011129569A (ja) | 半導体ウェーハ製造方法 | |
| JP2017098350A (ja) | ウェーハの製造方法 | |
| JP2009302412A (ja) | 半導体ウェーハの製造方法 | |
| JP4154683B2 (ja) | 高平坦度裏面梨地ウェーハの製造方法および該製造方法に用いられる表面研削裏面ラップ装置 | |
| JPWO2010119833A1 (ja) | シリコンエピタキシャルウェーハの製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110525 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130122 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130319 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130917 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140507 |