JP2009232578A - スイッチング電源回路に備えられる制御回路 - Google Patents
スイッチング電源回路に備えられる制御回路 Download PDFInfo
- Publication number
- JP2009232578A JP2009232578A JP2008075040A JP2008075040A JP2009232578A JP 2009232578 A JP2009232578 A JP 2009232578A JP 2008075040 A JP2008075040 A JP 2008075040A JP 2008075040 A JP2008075040 A JP 2008075040A JP 2009232578 A JP2009232578 A JP 2009232578A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit
- threshold
- value
- bias
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004804 winding Methods 0.000 claims abstract description 41
- 230000003247 decreasing effect Effects 0.000 claims abstract 2
- 230000007423 decrease Effects 0.000 claims description 7
- 238000006243 chemical reaction Methods 0.000 claims 1
- 238000001514 detection method Methods 0.000 description 20
- 239000003990 capacitor Substances 0.000 description 9
- 238000012544 monitoring process Methods 0.000 description 4
- 102100038460 CDK5 regulatory subunit-associated protein 3 Human genes 0.000 description 2
- 101000882982 Homo sapiens CDK5 regulatory subunit-associated protein 3 Proteins 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000009499 grossing Methods 0.000 description 2
- 230000002265 prevention Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
【解決手段】制御回路が、商用電源に基づく入力電圧(VH)が入力される端子(VH)と、負荷への出力電流の閾値である出力制限点に対応した電圧閾値(IS)と比較される直流電圧(IS)が入力される端子(IS)と、トランスの補助巻線に発生した電圧に基づく直流電圧(VCC)が入力される端子(VCC)と、電圧閾値(IS)を直流電圧(IS)が超えると一次巻線に接続されているスイッチング素子をターンオフする出力制御回路とを備えている。この制御回路に、入力電圧(VH)が低いと電圧閾値(IS)を高くする、及び/又は、直流電圧(VCC)が低いと電圧閾値(IS)の一つの閾値要素値(IS_bias)を低くする電圧閾値可変回路を備える。
【選択図】図1
Description
(1)直流電圧IS>直流電圧FB、
(2)直流電圧IS>VIS_th、
リセット信号(例えばLレベルの信号)を出力する。
(A)RS-FF73からLレベルの信号が入力された、
(B)オペアンプ85からLレベルの信号が入力された、
である。
Claims (8)
- スイッチング電源回路に備えられる制御回路において、
前記スイッチング電源回路が、
商用電源に接続される一次側回路と、
負荷に接続され前記一次側回路から供給される電力に基づく電力を前記負荷に供給する二次側回路と、
一次巻線を前記一次側回路に備え前記一次巻線に対向する二次巻線を前記二次側回路に備えたトランスと
を備え、
前記一次側回路が、スイッチング素子を備え、
前記スイッチング素子のオン/オフによって前記一次側回路から前記二次側回路への供電が制御され、
前記制御回路は、
前記スイッチング素子のオン/オフ制御用端子に接続される端子(OUT)と、
前記商用電源に基づく入力電圧(VH)が入力される端子(VH)と、
前記負荷への出力電流の閾値である出力制限点に対応した電圧閾値(IS_th)と比較される、前記スイッチング素子を流れる電流に基づく直流電圧(IS)が、入力される端子(IS)と、
前記入力電圧(VH)に基づいて前記電圧閾値(IS_th)を変化させる回路であって、前記入力電圧(VH)が高いと前記電圧閾値(IS_th)を低くし、前記入力電圧(VH)が低いと前記電圧閾値(IS_th)を高くする電圧閾値可変回路と、
前記端子(OUT)を介して前記スイッチング素子のオン/オフを制御する回路であって、前記電圧閾値可変回路による変化後の前記電圧閾値(IS_th)を前記直流電圧(IS)が超えると前記スイッチング素子をターンオフする出力制御回路と
を備える制御回路。 - 前記トランスが、前記一次側回路に備えられ前記二次巻線に対向した補助巻線を更に備えており、
前記電圧閾値(IS_th)が、第一の閾値要素値(IS_th(VH))と第二の閾値要素値(IS_bias)に基づく値であり、前記第一の閾値要素値(IS_th(VH))及び/又は前記第二の閾値要素値(IS_bias)が高ければ前記電圧閾値(IS_th)も高く、前記第一の閾値要素値(IS_th(VH))及び/又は前記第二の閾値要素値(IS_bias)が低ければ前記電圧閾値(IS_th)も低く、
前記制御回路が、前記補助巻線に発生した電圧に基づく直流電圧(VCC)が入力される端子(VCC)を更に備えており、
前記電圧閾値可変回路が、
前記入力電圧(VH)が高い場合に前記第一の閾値要素値(IS_th(VH))を低くし前記入力電圧(VH)が低い場合に前記第一の閾値要素値(IS_th(VH))を高くする第一のサブ可変回路と、
前記直流電圧(VCC)が高い場合に前記第二の閾値要素値(IS_bias)を高くし前記直流電圧(VCC)が低い場合に前記第二の閾値要素値(IS_bias)を低くする第二のサブ可変回路と
を備え、
前記変化後の電圧閾値(IS_th)は、前記第一のサブ可変回路での変化後の前記第一の閾値要素値(IS_th(VH))と、前記第二のサブ可変回路での変換後の第二の閾値要素値(IS_bias)とに基づく値である、
請求項1記載の制御回路。 - 前記直流電圧(VCC)は、前記スイッチング電源回路が備えられている電子機器が通常モードの場合には所定の基準値よりも高く、前記電子機器が省電力モードの場合には所定の基準値よりも低く、
前記第一のサブ可変回路が、前記入力電圧(VH)の単調増加に応じて前記第一の閾値要素値(IS_th(VH))を単調減少させる回路であり、
前記第二のサブ可変回路が、高い前記第二の閾値要素値(IS_bias)と低い前記第二の閾値要素値(IS_bias)とのうち、前記直流電圧(VCC)が前記所定の基準値より高い場合に前記高い第二の閾値要素値(IS_bias)を選択し、前記直流電圧(VCC)が前記所定の基準値より低い場合に前記低い第二の閾値要素値(IS_bias)を選択する回路である、
請求項2記載の制御回路。 - 前記電圧可変回路が、前記入力電圧(VH)の単調増加に応じて前記電圧閾値(IS_th)を単調減少させる、
請求項1記載の制御回路。 - スイッチング電源回路に備えられる制御回路において、
前記スイッチング電源回路が、
商用電源に接続される一次側回路と、
負荷に接続され前記一次側回路から供給される電力に基づく電力を前記負荷に供給する二次側回路と、
一次巻線及び補助巻線を前記一次側回路に備え前記一次巻線及び前記補助巻線に対向する二次巻線を前記二次側回路に備えたトランスと
を備え、
前記一次側回路が、前記一次巻線の一端に接続されたスイッチング素子と
を備え、
前記スイッチング素子のオン/オフによって前記一次側回路から前記二次側回路への供電が制御され、
前記制御回路は、
前記スイッチング素子のオン/オフ制御用端子に接続される端子(OUT)と、
前記補助巻線に発生した電圧に基づく直流電圧(VCC)が入力される端子(VCC)と、
前記負荷への出力電流の閾値である出力制限点に対応した電圧閾値(IS_th)と比較される、前記スイッチング素子を流れる電流に基づく直流電圧(IS)が入力される端子(IS)と、
電圧閾値可変回路と、
前記端子(OUT)を介して前記スイッチング素子のオン/オフを制御する回路であって、前記電圧閾値可変回路による変化後の前記電圧閾値(IS_th)を前記直流電圧(IS)が超えると前記スイッチング素子をターンオフする出力制御回路と
を備え、
前記電圧閾値(IS_th)が、第一の閾値要素値(IS_th(VH))と第二の閾値要素値(IS_bias)に基づく値であり、前記第一の閾値要素値(IS_th(VH))及び/又は前記第二の閾値要素値(IS_bias)が高ければ前記電圧閾値(IS_th)も高く、前記第一の閾値要素値(IS_th(VH))及び/又は前記第二の閾値要素値(IS_bias)が低ければ前記電圧閾値(IS_th)も低く、
前記電圧閾値可変回路は、前記直流電圧(VCC)に基づいて前記第二の閾値要素値(IS_bias)を変化させる回路であって、前記直流電圧(VCC)が高いと前記第二の閾値要素値(IS_bias)を高くし、前記直流電圧(VCC)が低いと前記第二の閾値要素値(IS_bias)を低くする、
制御回路。 - 前記直流電圧(VCC)は、前記スイッチング電源回路が備えられている電子機器が通常モードの場合には所定の基準値よりも高く、前記電子機器が省電力モードの場合には所定の基準値よりも低く、
前記電圧閾値可変回路が、高い前記第二の閾値要素値(IS_bias)と低い前記第二の閾値要素値(IS_bias)とのうち、前記直流電圧(VCC)が前記所定の基準値より高い場合に前記高い第二の閾値要素値(IS_bias)を選択し、前記直流電圧(VCC)が前記所定の基準値より低い場合に前記低い第二の閾値要素値(IS_bias)を選択する、
請求項5記載の制御回路。 - 商用電源に接続される一次側回路と、
負荷に接続され前記一次側回路から供給される電力に基づく電力を前記負荷に供給する二次側回路と、
一次巻線を前記一次側回路に備え前記一次巻線に対向する二次巻線を前記二次側回路に備えたトランスと
請求項1乃至6のうちのいずれか1項に記載の制御回路と
を備えたスイッチング電源回路。 - 請求項7記載のスイッチング電源回路を備えた電子機器。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008075040A JP5315741B2 (ja) | 2008-03-24 | 2008-03-24 | スイッチング電源回路に備えられる制御回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008075040A JP5315741B2 (ja) | 2008-03-24 | 2008-03-24 | スイッチング電源回路に備えられる制御回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2009232578A true JP2009232578A (ja) | 2009-10-08 |
| JP5315741B2 JP5315741B2 (ja) | 2013-10-16 |
Family
ID=41247355
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008075040A Expired - Fee Related JP5315741B2 (ja) | 2008-03-24 | 2008-03-24 | スイッチング電源回路に備えられる制御回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5315741B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2022537571A (ja) * | 2019-06-21 | 2022-08-26 | ジグムント ロゴヴィエツ,バルトシュ | Usb充電器付ケーブルスイッチ |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH10243646A (ja) * | 1997-02-27 | 1998-09-11 | Nec Eng Ltd | スイッチングレギュレータの過電流保護回路 |
| JP2003219635A (ja) * | 2002-01-21 | 2003-07-31 | Hitachi Ltd | 電源制御用半導体集積回路および電源装置 |
| JP2005157743A (ja) * | 2003-11-26 | 2005-06-16 | Fujitsu Ten Ltd | 負荷駆動装置及び負荷駆動システム |
| JP2005184882A (ja) * | 2003-12-16 | 2005-07-07 | Matsushita Electric Ind Co Ltd | スイッチング電源回路 |
| JP2007215316A (ja) * | 2006-02-09 | 2007-08-23 | Fuji Electric Device Technology Co Ltd | スイッチング電源制御回路 |
-
2008
- 2008-03-24 JP JP2008075040A patent/JP5315741B2/ja not_active Expired - Fee Related
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH10243646A (ja) * | 1997-02-27 | 1998-09-11 | Nec Eng Ltd | スイッチングレギュレータの過電流保護回路 |
| JP2003219635A (ja) * | 2002-01-21 | 2003-07-31 | Hitachi Ltd | 電源制御用半導体集積回路および電源装置 |
| JP2005157743A (ja) * | 2003-11-26 | 2005-06-16 | Fujitsu Ten Ltd | 負荷駆動装置及び負荷駆動システム |
| JP2005184882A (ja) * | 2003-12-16 | 2005-07-07 | Matsushita Electric Ind Co Ltd | スイッチング電源回路 |
| JP2007215316A (ja) * | 2006-02-09 | 2007-08-23 | Fuji Electric Device Technology Co Ltd | スイッチング電源制御回路 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2022537571A (ja) * | 2019-06-21 | 2022-08-26 | ジグムント ロゴヴィエツ,バルトシュ | Usb充電器付ケーブルスイッチ |
| JP7657162B2 (ja) | 2019-06-21 | 2025-04-04 | ジグムント ロゴヴィエツ,バルトシュ | Usb充電器付ケーブルスイッチ |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5315741B2 (ja) | 2013-10-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3948448B2 (ja) | スイッチング電源装置 | |
| JP5056395B2 (ja) | スイッチング電源装置 | |
| TW201946351A (zh) | 電源控制用半導體裝置以及開關電源裝置及其設計方法 | |
| US6529392B2 (en) | Switching power supply unit | |
| JP3691500B2 (ja) | スイッチング電源装置 | |
| US10897194B2 (en) | Power factor improvement circuit and semiconductor apparatus | |
| JP6569414B2 (ja) | スイッチング電源装置 | |
| KR101021993B1 (ko) | 스위칭 모드 파워 서플라이와 그 스위칭 제어 장치 | |
| JP2016158399A (ja) | 電源制御用半導体装置 | |
| JP2016144310A (ja) | スイッチング電源装置 | |
| JP2005245142A (ja) | スイッチング電源制御用半導体装置 | |
| JP4853182B2 (ja) | 非安定絶縁型dc−dcコンバータおよび電源装置 | |
| JP5315741B2 (ja) | スイッチング電源回路に備えられる制御回路 | |
| JP4432115B2 (ja) | スイッチング電源装置 | |
| JP2009232509A (ja) | スイッチング電源 | |
| JP2005328606A (ja) | 過電流保護回路 | |
| JP4680453B2 (ja) | スイッチング電源 | |
| JP3944109B2 (ja) | スイッチング電源装置 | |
| JP4387244B2 (ja) | スイッチング電源装置 | |
| JP2009201331A (ja) | スイッチング電源回路 | |
| JP2007068248A (ja) | スイッチング電源装置 | |
| JP4734905B2 (ja) | スイッチング直流電源装置 | |
| JPH10243646A (ja) | スイッチングレギュレータの過電流保護回路 | |
| JP6763724B2 (ja) | 電源装置 | |
| JP2009201330A (ja) | スイッチング電源回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110124 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120725 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120807 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121002 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130409 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130521 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130611 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130624 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |