JP2009118334A - 信号処理装置 - Google Patents
信号処理装置 Download PDFInfo
- Publication number
- JP2009118334A JP2009118334A JP2007291044A JP2007291044A JP2009118334A JP 2009118334 A JP2009118334 A JP 2009118334A JP 2007291044 A JP2007291044 A JP 2007291044A JP 2007291044 A JP2007291044 A JP 2007291044A JP 2009118334 A JP2009118334 A JP 2009118334A
- Authority
- JP
- Japan
- Prior art keywords
- clock
- circuit
- counter
- integer
- count value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/12—Synchronisation of different clock signals provided by a plurality of clock generators
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/05—Synchronising circuits with arrangements for extending range of synchronisation, e.g. by using switching between several time constants
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronizing For Television (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
【解決手段】実数カウンタ120は、カウント値RCが0以上であるときに正整数Cを減算する一方、RCが負であるときに(正整数B−C)を加算し、キャリーを出力する。第1のクロックf1を生成するための整数カウンタ130は、(カウント値IC1+キャリー+正整数A)を演算する。第2のクロックf2(f2=f1×G)を生成するための整数カウンタ150は、入力クロック毎に(カウント値IC2+キャリー+正整数A+オフセット値)を演算する。補正回路160は、第1のクロックf1と第2のクロックf2の同期周期長のD周期毎に、整数カウンタ150が整数カウンタ130より「最大カウント値×(f2/f1−1)×D」回多くカウントするようにオフセット値を出力する。
【選択図】図1
Description
858×525×60/1.001=27MHz (1)
858×525×60=27×1.001MHz (2)
図10は、受信装置の一例を示す。この受信装置1は、基準クロックを生成するクロックジェネレータ10と、システム回路22と、ビデオ信号処理回路24と、オーディオ信号処理回路26と、STCカウンタ30と、システム回路22が用いるクロックを生成するPLL回路Aと、ビデオ信号処理回路24が用いるクロック(ドットクロック)を生成するPLL回路Bと、オーディオ信号処理回路26が用いるクロック(オーディオクロック)を生成するPLL回路Cを備える。
図12に示す受信装置2は、PLL回路B1とPLL回路B2で図10に示す受信装置1におけるPLL回路Bを置き換えたことと、セレクタ40を追加したことの2点を除いて、他の構成要素は、図10に示す受信装置1の相対応するものと同じであるので、ここでPLL回路B1とPLL回路B2を重点的に説明する。
第2のクロックの周波数は第1のクロックの周波数のG倍(G>0)であり、正整数Dは、第1のクロックと第2のクロックの同期周期長を表す第1のクロックの周期数である。また、正整数A、B、Cは式(3)を満たすように設定されており、オフセット値Fiおよびその加算回数Eiは、式(4)および式(5)を満たすように設定されている。
本願発明者は、上述した各問題点を解決するために研究模索した結果、PLL回路を用いずに、入力されたクロック(以下入力クロックという)を元に、入力されたクロックと同期しており、かつ片方のクロックの周波数が他方のクロックの周波数の非整数倍である2つのクロックを生成する手法を確立した。
F1×E1+F2×E2=65×464+66×536=65536 (7)
cntが0からDになるまでの期間は、第1のクロックf1の1000周期の長さを有し、1補正期間となる。
加算器163は、比較器164の出力に「1」を加算してセレクタ162に出力する。
レジスタ165は、セレクタ162の出力を新しいカウント値cntとして格納する。
加算器168は、レジスタFに格納されたオフセット値F1に1を加算してセレクタ167に出力する。
図7に示すクロック生成回路において、クロックf3を生成するためのレジスタEa、Fa、第3の整数カウンタ150a、補正回路160a、第3のパルス発生回路170aは、クロックf2を生成するためのレジスタE、F、第2の整数カウンタ150、補正回路160、第2のパルス発生回路170とそれぞれ同様な機能をする。レジスタEa、Faの値の設定次第で、入力クロックf0と同期し、かつ、第2のクロックf2の周波数と異なり、かつ第1のクロックf1の実数倍の周波数を有する第3のクロックf3を生成することができる。
図8は、本発明の実施の形態にかかる信号処理装置200を示す。この信号処理装置200は、例えば映像放送の受信装置であり、クロックジェネレータ10と、PLL回路210と、クロック生成回路220と、セレクタ230と、PLL回路240と、PLL回路250と、システム回路22と、ビデオ信号処理回路24と、オーディオ信号処理回路26と、STCカウンタ30を備える。比較しやすいように、図8において、図10、図12、図13、図14の各図が示す受信装置のものと同じ構成要素について同じ符号を付与している。例として、この信号処理装置200も、前述した各受信装置と同じように、ビデオ信号処理回路24が、74.25MHz、74.25/1.001MHz、27MHz、27×1.001MHzのドットクロックを有するビデオ信号も対応できるように要求される。
PLL回路210は、システム回路22が用いるシステムクロックを生成してシステム回路22に供する。例として、システムクロックは655.36MHzである。
PLL回路250は、STCに基づいてオーディオ信号処理回路26が用いるオーディオクロックを生成してオーディオ信号処理回路26に供する。
24 ビデオ信号処理回路 26 オーディオ信号処理回路
30 STCカウンタ 100 クロック生成回路
110 レジスタ群 120 実数カウンタ
121 加減算器 122 減算器
123 セレクタ 124 比較器
125 キャリー発生回路 126 レジスタ
130 第1の整数カウンタ 131 加算器
132 レジスタ 140 第1のパルス発生回路
150 整数カウンタ 151 加算器
152 レジスタ 160 補正回路
161 キャリー発生回路 162 セレクタ
163 レジスタ 163 加算器
164 比較器 165 レジスタ
166 比較器 167 セレクタ
168 加算器 169 セレクタ
170 第2のパルス発生回路 200 信号処理装置
210 PLL回路 220 クロック生成回路
230 セレクタ 240 PLL回路
250 PLL回路
f0 入力クロック
f1 第1のクロック
f2 第2のクロック
Claims (6)
- 予め設定された正整数A、B、Cと、k個のオフセット値Fi(i=1〜k)と、各前記オフセット値Fiのそれぞれの加算回数Eiを格納する記憶部と、
整数加算リングカウンタであって、入力クロック毎に、カウント値が0以上である場合には前記正整数Cを減算する一方、カウント値が負である場合には前記正整数Bと正整数Cの差(B−C)を加算し、キャリーを出力する実数カウンタと、
整数加算リングカウンタであって、前記入力クロック毎に、自身のカウント値IC1と、前記実数カウンタが出力したキャリーと、前記記憶部に格納された前記正整数Aとを加算する第1の整数カウンタと、
前記カウント値IC1に応じて、前記第1の整数カウンタが1周する期間を1周期とする第1のクロックを生成する第1のパルス発生回路と、
前記記憶部に格納された前記オフセット値Fiを出力する処理を、前記第1のクロックのD周期(D:正整数)に等しい長さの補正期間毎に繰り返し、各前記補正期間において、該補正期間における出力回数がその加算回数Ei以下であるオフセット値Fiのうちの1つを、前記入力クロックに同期して出力する補正回路と、
整数加算リングカウンタであって、前記入力クロック毎に、自身のカウント値IC2と、前記実数カウンタが出力したキャリーと、前記正整数Aと、前記補正回路が出力したオフセット値とを加算する第2の整数カウンタと、
前記カウント値IC2に応じて、前記第2の整数カウンタが1周する期間を1周期とする第2のクロックを生成する第2のパルス発生回路とを備え、
前記第2のクロックの周波数は、前記第1のクロックの周波数のG倍(G>0)であり、
前記正整数Dは、前記第1のクロックと前記第2のクロックの同期周期長を表す前記第1のクロックの周期数であり、
前記正整数A、B、Cは式(1)を満たすように設定されており、
前記オフセット値Fiおよびその加算回数Eiは、式(2)および式(3)を満たすように設定されていることを特徴とする信号処理装置。
- 前記正整数Dは、式(2)を満たすDのうちの最小値であることを特徴とする請求項1に記載の信号処理装置。
- 前記倍数Gは、実数であり、
前記記憶部は、前記最大カウント値と前記正整数Dの商より小さい整数のうちの最大値であるオフセット値F1と、前記商より大きい整数のうちの最小値であるオフセット値F2を格納しており、
前記オフセット値F1の加算回数E1と前記オフセット値F2の加算回数E2との和は、前記正整数Dであることを特徴とする請求項1また2に記載の信号処理装置。 - 前記倍数Gは、実数であり、
前記記憶部は、前記正整数Dと、前記最大カウント値と前記正整数Dの商より小さい整数のうちの最大値であるオフセット値F1と、該オフセット値F1の加算回数E1を格納しており、
前記補正回路は、各前記補正期間において、該補正期間における前記オフセット値F1の出力回数が前記加算回数E1以下であるときに該オフセット値F1を、それ以外のときに「オフセット値F1+1」を出力することを特徴とする請求項1または2に記載の信号処理装置。 - 基準クロックを生成する基準クロック生成回路と、
システム回路と、
前記基準クロック生成回路が生成した前記基準クロックを用いて前記システム回路が用いるシステムクロックを生成する第1のPLL回路とをさらに備え、
前記入力クロックは、該第1のPLL回路が生成した前記システムクロックであることを特徴とする請求項1から4のいずれか1項に記載の信号処理装置。 - ビデオ信号を処理するビデオ信号処理回路と、
前記第1のクロックと第2のクロックを選択的に出力するセレクタと、
該セレクタが出力したクロックを用いて前記ビデオ信号処理回路が用いるドットクロックを生成する第2のPLL回路をさらに備えることを特徴とする請求項1から5のいずれか1項に記載の信号処理装置。
Priority Applications (7)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007291044A JP4996424B2 (ja) | 2007-11-08 | 2007-11-08 | 信号処理装置 |
| DE200860001422 DE602008001422D1 (de) | 2007-11-08 | 2008-10-14 | Signalverarbeitungsvorrichtung |
| EP20080166550 EP2058722B1 (en) | 2007-11-08 | 2008-10-14 | Signal processing apparatus |
| TW97141029A TWI390955B (zh) | 2007-11-08 | 2008-10-24 | 信號處理設備 |
| US12/265,225 US7760001B2 (en) | 2007-11-08 | 2008-11-05 | Signal processing apparatus |
| KR20080110304A KR100983998B1 (ko) | 2007-11-08 | 2008-11-07 | 신호 처리 장치 |
| CN2008101745711A CN101431602B (zh) | 2007-11-08 | 2008-11-10 | 信号处理设备 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007291044A JP4996424B2 (ja) | 2007-11-08 | 2007-11-08 | 信号処理装置 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2009118334A true JP2009118334A (ja) | 2009-05-28 |
| JP2009118334A5 JP2009118334A5 (ja) | 2010-10-07 |
| JP4996424B2 JP4996424B2 (ja) | 2012-08-08 |
Family
ID=40380627
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007291044A Expired - Fee Related JP4996424B2 (ja) | 2007-11-08 | 2007-11-08 | 信号処理装置 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US7760001B2 (ja) |
| EP (1) | EP2058722B1 (ja) |
| JP (1) | JP4996424B2 (ja) |
| KR (1) | KR100983998B1 (ja) |
| CN (1) | CN101431602B (ja) |
| DE (1) | DE602008001422D1 (ja) |
| TW (1) | TWI390955B (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012138826A (ja) * | 2010-12-27 | 2012-07-19 | Hitachi Ulsi Systems Co Ltd | ビデオエンコーダシステム |
| JP2015142377A (ja) * | 2014-01-27 | 2015-08-03 | エルエス産電株式会社Lsis Co.,Ltd. | 上昇エッジ動作システム用クロック生成方法 |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7722665B2 (en) * | 2006-07-07 | 2010-05-25 | Graft Technologies, Inc. | System and method for providing a graft in a vascular environment |
| CN102053883B (zh) * | 2010-12-17 | 2012-08-22 | 北京控制工程研究所 | 一种三模冗余容错计算机控制周期同步装置 |
| US9088220B2 (en) * | 2012-08-03 | 2015-07-21 | Cooper Technologies Company | Combined low power isolated power supply with isolated data transfer |
| CN105026938B (zh) * | 2013-02-04 | 2017-09-05 | 三菱电机株式会社 | 信号处理装置 |
| GB2527007B (en) * | 2013-03-29 | 2018-01-10 | Mitsubishi Electric Corp | Signal processing device for time synchronization control |
| CN114625208B (zh) * | 2020-12-10 | 2024-06-21 | 炬芯科技股份有限公司 | 时钟电路和蓝牙设备 |
| CN116170546B (zh) * | 2023-03-03 | 2025-05-06 | 杭州听物科技有限公司 | 一种机器视觉设备的同步校验方法及装置 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09322124A (ja) * | 1996-05-31 | 1997-12-12 | Matsushita Electric Ind Co Ltd | 同期検出装置 |
| JP2000350119A (ja) * | 1999-06-01 | 2000-12-15 | Canon Inc | クロック同期装置及びコンピュータ読み取り可能な記憶媒体 |
| JP2003510912A (ja) * | 1999-09-21 | 2003-03-18 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | クロック回復 |
| JP2003087229A (ja) * | 2001-09-11 | 2003-03-20 | Sony Corp | クロック発生装置及び方法 |
| JP2005045507A (ja) * | 2003-07-28 | 2005-02-17 | Yamaha Corp | 非整数分周器 |
| JP2007124191A (ja) * | 2005-10-27 | 2007-05-17 | Victor Co Of Japan Ltd | 周波数信号変換回路及び周波数信号変換方法 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5355502A (en) * | 1992-09-02 | 1994-10-11 | Maxtor Corporation | Low power disk drive clock generator circuit |
| US5256994A (en) * | 1992-09-21 | 1993-10-26 | Intel Corporation | Programmable secondary clock generator |
| JPH08328529A (ja) * | 1995-05-29 | 1996-12-13 | Canon Inc | 表示装置 |
| JP3104122B2 (ja) | 1995-10-31 | 2000-10-30 | 松下電器産業株式会社 | 補正波形発生回路 |
| JPH10312182A (ja) | 1997-05-14 | 1998-11-24 | Japan Aviation Electron Ind Ltd | 画像表示装置の映像信号判別回路 |
| WO1999003207A1 (de) * | 1997-07-10 | 1999-01-21 | Nokia Networks Oy | Digitaler phase locked loop |
| JP4769431B2 (ja) * | 2004-05-28 | 2011-09-07 | Okiセミコンダクタ株式会社 | ドットクロック同期生成回路 |
| JP4727221B2 (ja) | 2004-12-21 | 2011-07-20 | ルネサスエレクトロニクス株式会社 | 映像信号処理装置及び映像信号処理方法 |
-
2007
- 2007-11-08 JP JP2007291044A patent/JP4996424B2/ja not_active Expired - Fee Related
-
2008
- 2008-10-14 DE DE200860001422 patent/DE602008001422D1/de active Active
- 2008-10-14 EP EP20080166550 patent/EP2058722B1/en not_active Not-in-force
- 2008-10-24 TW TW97141029A patent/TWI390955B/zh not_active IP Right Cessation
- 2008-11-05 US US12/265,225 patent/US7760001B2/en not_active Expired - Fee Related
- 2008-11-07 KR KR20080110304A patent/KR100983998B1/ko not_active Expired - Fee Related
- 2008-11-10 CN CN2008101745711A patent/CN101431602B/zh not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09322124A (ja) * | 1996-05-31 | 1997-12-12 | Matsushita Electric Ind Co Ltd | 同期検出装置 |
| JP2000350119A (ja) * | 1999-06-01 | 2000-12-15 | Canon Inc | クロック同期装置及びコンピュータ読み取り可能な記憶媒体 |
| JP2003510912A (ja) * | 1999-09-21 | 2003-03-18 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | クロック回復 |
| JP2003087229A (ja) * | 2001-09-11 | 2003-03-20 | Sony Corp | クロック発生装置及び方法 |
| JP2005045507A (ja) * | 2003-07-28 | 2005-02-17 | Yamaha Corp | 非整数分周器 |
| JP2007124191A (ja) * | 2005-10-27 | 2007-05-17 | Victor Co Of Japan Ltd | 周波数信号変換回路及び周波数信号変換方法 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012138826A (ja) * | 2010-12-27 | 2012-07-19 | Hitachi Ulsi Systems Co Ltd | ビデオエンコーダシステム |
| JP2015142377A (ja) * | 2014-01-27 | 2015-08-03 | エルエス産電株式会社Lsis Co.,Ltd. | 上昇エッジ動作システム用クロック生成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20090121767A1 (en) | 2009-05-14 |
| JP4996424B2 (ja) | 2012-08-08 |
| CN101431602A (zh) | 2009-05-13 |
| KR20090048348A (ko) | 2009-05-13 |
| US7760001B2 (en) | 2010-07-20 |
| CN101431602B (zh) | 2012-04-18 |
| TWI390955B (zh) | 2013-03-21 |
| DE602008001422D1 (de) | 2010-07-15 |
| EP2058722A1 (en) | 2009-05-13 |
| TW200937944A (en) | 2009-09-01 |
| KR100983998B1 (ko) | 2010-09-28 |
| EP2058722B1 (en) | 2010-06-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4996424B2 (ja) | 信号処理装置 | |
| JP2009118334A5 (ja) | ||
| US8326072B2 (en) | Image display apparatus, and method and apparatus for processing images | |
| KR100294676B1 (ko) | 범용 영상 포맷 변환 장치 | |
| JP2001320680A (ja) | 信号処理装置および方法 | |
| KR100275753B1 (ko) | 텔레비젼 시스템의 지터 보정장치 및 방법 | |
| JP2008233304A (ja) | 画像データ処理装置 | |
| JP2008022375A (ja) | 画像処理装置 | |
| JP5972030B2 (ja) | 信号処理装置 | |
| JP3613093B2 (ja) | 映像サイズ変換処理方法および映像サイズ変換処理装置 | |
| JP6232386B2 (ja) | 信号処理装置および信号処理方法、並びにプログラム | |
| JP5063145B2 (ja) | スキャンコンバート回路およびスキャンコンバート方法 | |
| JPWO2010113378A1 (ja) | 水平同期生成回路、映像信号処理lsiおよび映像システム | |
| JP3870022B2 (ja) | テレビジョン受像機 | |
| JP6359309B2 (ja) | 送信装置及び画像通信システム並びにクロックの転送方法 | |
| KR100638475B1 (ko) | 소스 이미지 좌표 계산방법 및 이를 위한 소스 이미지좌표 계산회로 | |
| EP2924879A1 (en) | Sampling rate conversion device | |
| JP5121164B2 (ja) | 表示装置 | |
| JP2013165313A (ja) | カメラ制御装置 | |
| JP2000092507A (ja) | クロック周波数変換回路及びその変換方法並びにクロック 周波数変換機能を備えた受像装置 | |
| JP2005151393A (ja) | 画像信号処理回路 | |
| JP2019050474A (ja) | 補間信号生成装置、補間信号生成方法、及び補間信号生成プログラム | |
| JP2005341487A (ja) | 映像表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100806 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100818 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120216 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120221 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120404 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120508 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120511 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150518 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |