[go: up one dir, main page]

JP2008107611A - 表示装置用駆動回路 - Google Patents

表示装置用駆動回路 Download PDF

Info

Publication number
JP2008107611A
JP2008107611A JP2006291011A JP2006291011A JP2008107611A JP 2008107611 A JP2008107611 A JP 2008107611A JP 2006291011 A JP2006291011 A JP 2006291011A JP 2006291011 A JP2006291011 A JP 2006291011A JP 2008107611 A JP2008107611 A JP 2008107611A
Authority
JP
Japan
Prior art keywords
circuit
gradation
display device
switching
dac
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006291011A
Other languages
English (en)
Inventor
Takehide Furukawa
武秀 古川
Yasuyuki Kudo
泰幸 工藤
Riyoujin Akai
亮仁 赤井
Kazuo Daimon
一夫 大門
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Technology Corp
Original Assignee
Renesas Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp filed Critical Renesas Technology Corp
Priority to JP2006291011A priority Critical patent/JP2008107611A/ja
Publication of JP2008107611A publication Critical patent/JP2008107611A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

【課題】時分割駆動方式におけるDAC、AMP等のオフセット電圧バラツキによる画質劣化を改善し、高画質化を実現することができる表示装置用駆動回路を提供する。
【解決手段】表示装置用駆動回路において、階調デジタルデータの入力先について、DAC回路の複数のDACのうち、階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための切替スイッチ回路A209と、AMP回路の複数のAMPからの階調電圧出力のうち、階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための切替スイッチ回路B214とを備え、デジタルデータをアナログ階調電圧へ変換する際に使用するDAC&AMPを1信号線ごとに切り替えることで、DAC&AMPのオフセット電圧バラツキを面内で分散させる。
【選択図】図1

Description

本発明は、階調を示す表示データに応じた階調電圧を複数の画素が配列された表示パネルへ出力する表示装置用駆動回路に関し、例えばTFT(Thin Film Transistor)液晶等を用いたアクティブマトリクス型の表示装置用駆動回路に係り、DAC(Digital to Analog Converter)、AMP等のオフセット電圧バラツキによるブロックムラといった画質劣化の改善を可能とする駆動回路に適用して有効な技術に関するものである。
一般に、アクティブマトリクス型の液晶表示装置は、マトリクス状に配置される複数の画素電極と、これら画素電極に沿って行方向に配置される複数の走査線と、これら画素電極に沿って列方向に配置される複数の信号線と、信号線及び走査線の交点付近に配置される画素TFTとから成る。
従来のアクティブマトリクス型の液晶表示装置では、外付けのドライバICを用いて信号線への階調電圧書き込みを行っており、信号線数と同数のDAC、AMPをドライバIC内に搭載している。従って、液晶パネルの高精細化に伴いDAC、AMPの個数は増加するため、回路規模が増大し、ドライバICのコストが増加すると言った問題がある。また、接続端子数も増加し端子間のピッチも狭くなるため、実装工程が困難になるという問題もある。
これらの問題を解決する駆動方法として、時分割駆動法が提案されており、特許文献1に開示されている。時分割駆動とは、複数本の信号線を1単位ブロックとして、この1分割ブロック内の複数本の信号線に与える信号を時系列で駆動回路から出力する一方、液晶表示パネルには複数本の信号線を1単位として時分割スイッチを設け、これら時分割スイッチをSR(Shift Register)を用いてONすることにより、ドライバICから出力される時系列の信号を時分割して複数本の信号線に順次与える駆動方法である。この時分割駆動法を用いることでDAC、AMPを削減することが可能となり、駆動回路の回路面積、接続端子数を削減することができる。
特開2000−227585号公報 特開2002−328644号公報
図7を用いて、本時分割駆動方式の課題を示す。図7は、本発明に対する比較技術の液晶表示装置における信号線駆動回路の構成、ブロック間のオフセット電圧差を示す。
図7(a)に示すように、液晶表示装置内の信号線駆動回路は、表示データメモリ124、DAC&AMP回路100、SR回路113、SW回路114を有する。DAC&AMP回路100は、105〜108のRGBデジタル階調データ1〜4をアナログ電圧へ変換しバッファリングして階調電圧出力1〜4を出力する。階調電圧出力は、115〜118の複数信号線ブロック1〜4の信号線へとSR回路113を構成する109〜112のSR1〜4により順次書き込まれる。
しかし、前記のような表示装置用駆動回路の場合、個々のDAC、AMPに素子バラツキの影響等によりオフセット電圧が生じた場合、図7(b)のように各ブロック間でオフセット電圧に応じた電圧差が生じ、輝度段差が発生するため、単一色のベタ画像を表示しようとした場合でもブロックムラが見えるといった画質劣化の問題が起きる。特許文献2には、通常駆動で、D/A変換装置から出力されたオフセット電圧を多数のデータラインに分散することが記載されているが、これを時分割駆動で行うことまでは記載されていない。
そこで、本発明の目的は、上記課題を解決すべく、時分割駆動方式におけるDAC、AMP等のオフセット電圧バラツキによる画質劣化を改善し、高画質化を実現することができる表示装置用駆動回路を提供することである。
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。
本発明は、階調デジタルデータを保持しておくための表示データメモリ(保持回路)と、表示データメモリから時分割で出力された階調デジタルデータをアナログ電圧へ変換するための複数のDACからなるDAC回路(変換回路)と、DAC回路からのアナログ電圧をバッファリングして階調電圧出力として出力するための複数のAMPからなるAMP回路(バッファリング回路)と、AMP回路からの階調電圧出力はアナログスイッチを介して複数の信号線に接続され、それぞれに接続された複数の信号線を時分割で駆動させるための複数のSRからなるSR回路(時分割駆動回路)とを備えた表示装置用駆動回路に適用される。
特に、本発明の表示装置用駆動回路は、表示データメモリとDAC回路との間に接続され、階調デジタルデータの入力先について、DAC回路の複数のDACのうち、階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第1の切替スイッチ回路(切替回路)と、AMP回路とSR回路との間に接続され、AMP回路の複数のAMPからの階調電圧出力のうち、階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第2の切替スイッチ回路(切替回路)とを追加して備えたことを特徴とする。また、切替制御信号は、フレーム毎に駆動波形を変えるようにする信号にも適用可能である。
本願において開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば以下のとおりである。
本発明によれば、印加電圧で表示輝度を制御する液晶パネルや有機ELパネル等を用いた表示装置において、DAC、AMP等のオフセット電圧バラツキが起因の画質劣化を抑制することで、多様な表示パネルに対して高画質化を実現することが可能となる。
以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において、同一の機能を有する部材には原則として同一の符号を付し、その繰り返しの説明は省略する。
本発明が適用するような表示画像においては、まとまったブロックのような面状で輝度差が生じた場合は人の目に視認されやすいが、それが1画素毎のように空間周波数が高い状態であれば視認されにくくなる。そこで、本発明では、信号線駆動回路内のDAC、AMPを1信号線ごとに切り替えることにより、信号線に書き込まれる階調電圧のオフセット電圧差を分散させ平滑化することで人の目に視認されにくくする方式を提案する。以下において、主に液晶パネルを用いた液晶表示装置を例に、各実施例を具体的に説明する。
本発明による実施の形態1の液晶表示装置を、図1〜図4を用いて説明する。
まず、図1により、本実施の形態の液晶表示装置における信号線駆動回路の構成の一例を説明する。本実施の形態では、水平方向240ライン、垂直方向320ラインのQVGA画素数のパネルを想定している。
本実施の形態において、信号線駆動回路の基本構成は、前述した図7と同様であり、階調デジタルデータを保持しておくための表示データメモリ124、この表示データメモリ124から時分割で出力された階調デジタルデータをアナログ電圧へ変換するための複数のDACと、この複数のDACからのアナログ電圧をバッファリングして階調電圧出力として出力するための複数のAMPからなるDAC&AMP回路100、このDAC&AMP回路100からの階調電圧出力はアナログスイッチを介して複数の信号線に接続され、それぞれに接続された複数の信号線を時分割で駆動させるための複数のSRからなるSR回路113、このSR回路113から液晶パネルに接続するための複数のSWからなるSW回路114を有する。
これらに加えて、DAC&AMP回路100の前段に、階調デジタルデータの入力先について、複数のDACのうち、どれか1つを選択するための切替スイッチ回路A209を、DAC&AMP回路100の後段に、複数のAMPからの階調電圧出力のうち、どれか1つを選択するための切替スイッチ回路B214を付加した構成となっている。切替スイッチ回路Aは、205〜208のDAC&AMP切替選択スイッチA1〜4を有する。切替スイッチ回路Bは、210〜213のDAC&AMP切替選択スイッチB1〜4を有する。それぞれのDAC&AMP切替スイッチの駆動は、階調電圧のオフセット電圧差を分散させるように切り替えるための201〜204のDAC&AMP切替制御信号1〜4により行われる。
表示データメモリ124からは、信号線に対応する105〜108のRGBデジタル階調データ1〜4が順に切替スイッチ回路A209に入力される。具体的には、信号線1〜60ラインに対応するデジタル階調データと、信号線61〜120ラインに対応するデジタル階調データと、信号線121〜180ラインに対応するデジタル階調データとが時分割で入力されることにより、1水平ライン分の表示が完了する。
このように、本実施の形態では、信号線を60本おきに時分割で駆動するため、DAC、AMPを信号線の総数の1/4だけ設ければよく、従来に比べてドライバICの回路面積を削減出来る。
デジタルデータ入力端子からDAC&AMP切替選択スイッチA1〜4へと入力されたRGBデジタル階調データは、DAC&AMP回路100内の101〜104のDAC&AMP1〜4のうち、DAC&AMP切替制御信号1〜4に基づき選択されたどれか1つのDAC&AMPへと入力される。入力されたデジタルデータはDACによりアナログ階調電圧値へと変換され、AMPを介して出力される。
AMPを介して出力されたアナログ電圧出力は、切替スイッチ回路B214内のDAC&AMP切替選択スイッチB1〜4へと入力され、DAC&AMP切替制御信号に基づき選択されたスイッチを通り、120〜123の階調電圧出力端子1〜4から出力され、109〜112のSR1〜4により、順次ONされたスイッチを介して液晶パネル119の信号線へと出力される。
液晶パネル119は、115〜118の複数信号線ブロック1〜4からなる。この液晶パネル119には、縦横に列設された信号線及び走査線と、信号線及び走査線の交点付近に形成された画素トランジスタが配置されている。
次に、図2により、本実施の形態のDAC&AMP切替駆動のタイミングの一例について説明する。
図2で、表示データメモリ124から切替スイッチ回路A209に入力される105〜108のRGBデジタル階調データ1〜4の信号内に記載された番号は水平方向の画素番号を表わしており、水平方向1〜60までのデジタル階調データと、水平方向61〜120までのデジタル階調データと、水平方向121〜180までのデジタル階調データと、水平方向181〜240までのデジタル階調データとが順番に入力される。
201〜204のDAC&AMP切替制御信号1〜4について、DAC&AMP切替制御信号がハイ状態のときにDAC&AMP切替選択スイッチAのスイッチがONとなり、どのDAC&AMPを使用してデジタル階調データをアナログ階調電圧へと変換して出力するかが決定される。
例として、複数信号線ブロック1内の信号線1〜60ライン目までに関してのDAC&AMP切替駆動について説明する。
垂直方向1ライン目に関しては、まず、DAC&AMP切替制御信号1がハイ状態となり、信号線1ライン目にはDAC&AMP1を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号2がハイ状態となり、信号線2ライン目にはDAC&AMP2を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号3がハイ状態となり、信号線3ライン目にはDAC&AMP3を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号4がハイ状態となり、信号線4ライン目にはDAC&AMP4を使用した階調電圧の書込みが行われる。以上の動作を繰り返すことで、信号線60ライン目までの書込みを順次行う。これ以外の複数信号線ブロックについても同様に、DAC&AMPを切り替えながら階調電圧の書込みを行い、1水平ラインすべての書込みが完了する。
続いて、垂直方向2ライン目に関しては、まず、DAC&AMP切替制御信号3がハイ状態となり、信号線1ライン目にはDAC&AMP3を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号4がハイ状態となり、信号線2ライン目にはDAC&AMP4を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号1がハイ状態となり、信号線3ライン目にはDAC&AMP1を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号2がハイ状態となり、信号線4ライン目にはDAC&AMP2を使用した階調電圧の書込みが行われる。以上の動作を繰り返すことで、信号線60ライン目までの書込みを順次行う。
同様に、垂直方向3ライン目以降についても、DAC&AMP切替制御信号のタイミングに従い、DAC&AMPの切替動作を行いながら信号線への書込みを行う。
図2のタイミングチャート中の階調電圧出力時に使用したDAC&AMP番号は、120〜123の階調電圧出力端子1〜4から出力される階調電圧がどのDAC&AMPを使用したものであるかを表わしている。
図3は、例として単一色画像表示時において、図2のタイミングチャートに従い、本駆動方式を適用してオフセット電圧バラツキを分散させた場合の表示画像を模式的に示したものである。図3中の液晶パネル119内のドットは1画素を表わしており、各画素内に記述された番号は、信号線への階調電圧書き込みに使用したDAC&AMPの番号を表わしている。
以上より、1信号線ごとに書込みに使用するDAC、AMPを切り替えることが出来る構成とすることで、DAC、AMPのオフセット電圧バラツキを分散させ目立たなくすることでブロックムラを改善し、高画質化を実現することが可能となる。
次に、図4により、前述した信号線駆動回路を搭載した、本実施の形態における液晶表示装置の構成の一例を説明する。図4は、液晶表示装置を示す構成図である。
本実施の形態における液晶表示装置501は、液晶パネル119、液晶パネル119の信号線に表示データに対応した階調電圧を出力する信号線駆動回路502、液晶パネル119の走査線に走査信号を印加するための走査線駆動回路513、信号線駆動回路502と走査線駆動回路513に動作用電源を供給する電源回路512から構成される。
この液晶表示装置501には、液晶パネル119に画像を表示させるための各種処理を行うMPU(マイクロプロセッサユニット)503が接続されている。
信号線駆動回路502は、このMPU503との間で表示データ及び制御用データのやり取りを行うためのシステムインターフェース504と、システムインターフェース504より出力された表示データを格納するための表示データメモリ124と、階調電圧の設定値を制御する制御レジスタ506、階調電圧生成回路507、DAC&AMP切替制御信号生成回路508、切替スイッチ回路A209、切替スイッチ回路B214、DAC&AMP回路100、SR制御信号生成回路510、SR回路113、及びSW回路114を含んだ構成となる。
システムインターフェース504は、MPU503が出力する表示データ及びインストラクションを受け、制御レジスタ506へ出力する動作を行う。動作の詳細は、例えば68系16bitのバスインターフェースに準拠しており、チップ選択を示すCS(Chip Select)信号、制御レジスタのアドレスを指定するのかデータを指定するのかを選択するRS(Register Select)信号、処理動作の起動を指示するE(Enable)信号、データの書き込み又は読み出しを選択するWR(Write Read)信号、制御レジスタのアドレス又はデータの設定値であるDATA信号で構成される。
ここで、インストラクションとは、信号線駆動回路502、走査線駆動回路513、電源回路512の内部動作を決定するための情報であり、フレーム周波数、駆動ライン数、駆動電圧等の各種パラメータを含む。また、本発明の特徴である、DAC&AMP切替制御信号201〜204、SR制御信号511に関する情報も含む。そして、制御レジスタ506は、インストラクションのデータを格納し、これを各駆動回路のブロックへ出力する。
また、信号線駆動回路502内にはDAC&AMP切替制御信号生成回路508を備え、このDAC&AMP切替制御信号生成回路508は、切替スイッチ回路A209及び切替スイッチ回路B214を駆動するための201〜204のDAC&AMP切替制御信号を出力する。
また、信号線駆動回路502内にはSR制御信号生成回路510を備え、このSR制御信号生成回路510は、SR回路113を駆動するためのSR制御信号511を出力する。
以上より、DAC&AMP切替制御信号201〜204は外部から独立に容易に変更可能となり、切替駆動のタイミングの調整を容易とすることで、多様な液晶パネルにおいて、高画質化を実現することができる。
本発明による実施の形態2の液晶表示装置を、図5、図6を用いて説明する。
前記実施の形態1のように、使用するDAC&AMPを信号線ごとに切り替える駆動方式の場合、オフセット電圧バラツキの如何によっては、切替駆動の影響により縦スジや格子縞等の固定パターンが見えてしまうといった不具合が生じる可能性がある。
そこで、本実施の形態では、フレームごとに信号線書込みに使用するDAC&AMPを変える、すなわちオフセット電圧バラツキの分散の仕方をフレーム毎に変えることで、画素の階調電圧レベルを時間方向で平均化し、縦スジや格子縞を改善する仕組みを提案する。
図5は、フレームごとに各信号線書込みに使用するDAC&AMPを変化させた場合の表示画像を模式的に示している。この場合、ある1画素に関して、フレームごとにDAC&AMP1〜4を交互に使用した書き込みを行うことで、4フレームで各画素のオフセット電圧バラツキが平均化される。全画素で同様の効果が起きることから、縦スジや格子縞等の画質劣化が改善可能となる。
図6は、本実施の形態のDAC&AMP切替駆動のタイミングの一例を示したものである。図6から、1フレーム目と2フレーム目とでDAC&AMP切替制御信号1〜4の駆動波形を変えていることが分かる。
例として、複数信号線ブロック1内のDAC&AMP切替駆動について説明する。
1フレーム目の垂直方向1ライン目に関しては、まず、DAC&AMP切替制御信号1がハイ状態となり、信号線1ライン目にはDAC&AMP1を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号2がハイ状態となり、信号線2ライン目にはDAC&AMP2を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号3がハイ状態となり、信号線3ライン目にはDAC&AMP3を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号4がハイ状態となり、信号線4ライン目にはDAC&AMP4を使用した階調電圧の書込みが行われる。以上の動作を繰り返すことで、信号線60ライン目までの書込みを順次行う。これ以外の複数信号線ブロックについても同様に、DAC&AMPを切替ながら階調電圧の書込みを行うことにより、1水平ラインすべての書込みが完了する。同様に、垂直方向2ライン目以降に関しても書き込みを行い、1フレーム目の書込みが完了する。
続いて、2フレーム目の垂直方向1ライン目に関しては、まず、DAC&AMP切替制御信号2がハイ状態となり、信号線1ライン目にはDAC&AMP2を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号3がハイ状態となり、信号線2ライン目にはDAC&AMP3を使用した階調電圧の書込みが行われる。次に、DAC&AMP制御信号4がハイ状態となり、信号線3ライン目にはDAC&AMP4を使用した階調電圧の書込みが行われる。次に、DAC&AMP切替制御信号1がハイ状態となり、信号線4ライン目にはDAC&AMP1を使用した階調電圧の書込みが行われる。以上の動作を繰り返すことで、信号線60ライン目までの書込みを順次行う。このように1フレーム目と同様に、制御信号に従いDAC&AMPの切替動作を行いながら信号線への階調電圧書込みを行い、2フレーム目の書込みを完了する。
以上のように、1フレーム目、2フレーム目、3フレーム目、4フレーム目で信号線書込みに使用するDAC、AMPを変えて、画素の階調レベルを時間方向で平均化し、縦スジや格子縞を改善する仕組みを提案する。
以上のように、DAC&AMP切替制御信号をフレームごとに変化させ、同一画素書込みに使用するDAC&AMPをフレームごとに切り替える、すなわちオフセット電圧バラツキの分散の仕方をフレーム毎に変えることで表示画像が時間方向で平均化され、縦スジや格子縞等のパターンは解消され、高画質化を実現することが可能となる。
以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
例えば、前記実施の形態1,2では、240×320の解像度のディスプレイを想定しているが、本発明は、これ以外の解像度のディスプレイであってもかまわない。
また例えば、前記実施の形態1,2では、水平方向の解像度を240とし、60時分割の4ブロック構成としたが、本発明では、80時分割の3ブロック構成等のようにしてもよい。
また例えば、本発明は、DAC&AMPの切替を4ブロックすべてで行うのではなく、隣接した2ブロックずつで行う構成とすることで、切替SWの数を減らし回路規模の削減を図ることも可能である。
また例えば、切替スイッチ回路A、切替スイッチ回路Bは、SWに限らず、切替機能を持つものであれば、ハードウェア機能やソフトウェア機能などの何でもかまわない。
また例えば、前記実施の形態1,2では、信号線駆動回路内にSR回路を設けたが、低温ポリシリコン技術等を用いて液晶パネル内に内蔵する、すなわち液晶パネルのガラス基板上に形成することも可能である。
また例えば、前記実施の形態1,2では、液晶表示装置を例に説明を行ったが、これに限られる訳ではなく、印加する電圧によって表示輝度を制御する他の表示デバイス、例えば有機ELディスプレイ等にも適用可能である。
また、前記実施の形態1,2では、説明を簡単にするため、液晶の駆動等で必要な極性反転駆動に関する概念を省いたが、コモン反転、列毎反転、ドット反転といった各種方式へも容易に適用可能である。
本発明は、表示装置用駆動回路に関し、例えばTFT液晶等を用いたアクティブマトリクス型の表示装置用駆動回路や、有機ELディスプレイ等の表示装置用駆動回路に利用可能である。
本発明の実施の形態1の液晶表示装置における信号線駆動回路を示す構成図である。 本発明の実施の形態1の液晶表示装置において、DAC&AMP切替駆動を示すタイミングチャートである。 本発明の実施の形態1の液晶表示装置において、DAC&AMP切替駆動を行った場合の表示画像を模式的に示す図である。 本発明の実施の形態1の液晶表示装置を示す構成図である。 本発明の実施の形態2の液晶表示装置において、フレームごとに各信号線書込みに使用するDAC&AMPを変化させた場合の表示画像を模式的に示す図である。 本発明の実施の形態2の液晶表示装置において、DAC&AMP切替駆動を示すタイミングチャートである。 本発明に対する比較技術の液晶表示装置における信号線駆動回路を示す構成図(a)、ブロック間のオフセット電圧差を示す図(b)である。
符号の説明
100…DAC&AMP回路、101〜104…DAC&AMP1〜4、105〜108…RGBデジタル階調データ1〜4、109〜112…SR1〜4、113…SR回路、114…SW回路、115〜118…複数信号線ブロック1〜4、119…液晶パネル、120〜123…階調電圧出力端子1〜4、124…表示データメモリ、201〜204…DAC&AMP切替制御信号1〜4、205〜208…DAC&AMP切替選択スイッチA1〜4、209…切替スイッチ回路A、210〜213…DAC&AMP切替選択スイッチB1〜4、214…切替スイッチ回路B、501…液晶表示装置、502…信号線駆動回路、503…MPU、504…システムインターフェース、506…制御レジスタ、507…階調電圧生成回路、508…DAC&AMP切替制御信号生成回路、510…SR制御信号生成回路、511…SR制御信号、512…電源回路、513…走査線駆動回路。

Claims (12)

  1. 表示データに応じた階調電圧を、縦横に列設された信号線及び走査線と、前記信号線及び走査線の交点付近に形成された画素トランジスタとからなる表示部へ出力する表示装置用駆動回路であって、
    階調デジタルデータを保持しておくための表示データメモリと、
    前記表示データメモリから時分割で出力された前記階調デジタルデータをアナログ電圧へ変換するための複数のDAコンバータからなるDAコンバータ回路と、
    前記DAコンバータ回路からの前記アナログ電圧をバッファリングして階調電圧出力として出力するための複数のアンプからなるアンプ回路と、
    前記アンプ回路からの前記階調電圧出力はアナログスイッチを介して複数の信号線に接続され、それぞれに接続された前記複数の信号線を時分割で駆動させるための複数のシフトレジスタからなるシフトレジスタ回路と、
    前記表示データメモリと前記DAコンバータ回路との間に接続され、前記階調デジタルデータの入力先について、前記DAコンバータ回路の複数のDAコンバータのうち、階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第1の切替スイッチ回路と、
    前記アンプ回路と前記シフトレジスタ回路との間に接続され、前記アンプ回路の複数のアンプからの階調電圧出力のうち、前記階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第2の切替スイッチ回路とを備えたことを特徴とする表示装置用駆動回路。
  2. 請求項1記載の表示装置用駆動回路において、
    前記切替制御信号を生成するためのタイミング生成回路を備えたことを特徴とする表示装置用駆動回路。
  3. 請求項2記載の表示装置用駆動回路において、
    前記タイミング生成回路のタイミングは外部から独立に設定可能であることを特徴とする表示装置用駆動回路。
  4. 表示データに応じた階調電圧を、縦横に列設された信号線及び走査線と、前記信号線及び走査線の交点付近に形成された画素トランジスタとからなる表示部へ出力する表示装置用駆動回路であって、
    階調デジタルデータを保持しておくための表示データメモリと、
    前記表示データメモリから時分割で出力された前記階調デジタルデータをアナログ電圧へ変換するための複数のDAコンバータからなるDAコンバータ回路と、
    前記DAコンバータ回路からの前記アナログ電圧をバッファリングして階調電圧出力として出力するための複数のアンプからなるアンプ回路と、
    前記アンプ回路からの前記階調電圧出力はアナログスイッチを介して複数の信号線に接続され、それぞれに接続された前記複数の信号線を時分割で駆動させるための複数のシフトレジスタからなるシフトレジスタ回路と、
    前記表示データメモリと前記DAコンバータ回路との間に接続され、前記階調デジタルデータの入力先について、前記DAコンバータ回路の複数のDAコンバータのうち、フレーム毎に駆動波形を変えて階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第1の切替スイッチ回路と、
    前記アンプ回路と前記シフトレジスタ回路との間に接続され、前記アンプ回路の複数のアンプからの階調電圧出力のうち、前記フレーム毎に駆動波形を変えて階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第2の切替スイッチ回路とを備えたことを特徴とする表示装置用駆動回路。
  5. 請求項4記載の表示装置用駆動回路において、
    前記切替制御信号を生成するためのタイミング生成回路を備えたことを特徴とする表示装置用駆動回路。
  6. 請求項5記載の表示装置用駆動回路において、
    前記タイミング生成回路のタイミングは外部から独立に設定可能であることを特徴とする表示装置用駆動回路。
  7. 表示データに応じた階調電圧を、縦横に列設された信号線及び走査線と、前記信号線及び走査線の交点付近に形成された画素トランジスタとからなる表示部へ出力する表示装置用駆動回路であって、
    階調デジタルデータを保持しておくための保持回路と、
    前記保持回路から時分割で出力された前記階調デジタルデータをアナログ電圧へ変換するための複数の変換回路と、
    前記複数の変換回路からの前記アナログ電圧をバッファリングして階調電圧出力として出力するための複数のバッファリング回路と、
    前記複数のバッファリング回路からの前記階調電圧出力はアナログスイッチを介して複数の信号線に接続され、それぞれに接続された前記複数の信号線を時分割で駆動させるための複数の時分割駆動回路と、
    前記保持回路と前記複数の変換回路との間に接続され、前記階調デジタルデータの入力先について、前記複数の変換回路のうち、階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第1の切替回路と、
    前記複数のバッファリング回路と前記複数の時分割駆動回路との間に接続され、前記複数のバッファリング回路からの階調電圧出力のうち、前記階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第2の切替回路とを備えたことを特徴とする表示装置用駆動回路。
  8. 請求項7記載の表示装置用駆動回路において、
    前記切替制御信号を生成するための生成回路を備えたことを特徴とする表示装置用駆動回路。
  9. 請求項8記載の表示装置用駆動回路において、
    前記生成回路のタイミングは外部から独立に設定可能であることを特徴とする表示装置用駆動回路。
  10. 表示データに応じた階調電圧を、縦横に列設された信号線及び走査線と、前記信号線及び走査線の交点付近に形成された画素トランジスタとからなる表示部へ出力する表示装置用駆動回路であって、
    階調デジタルデータを保持しておくための保持回路と、
    前記保持回路から時分割で出力された前記階調デジタルデータをアナログ電圧へ変換するための複数の変換回路と、
    前記複数の変換回路からの前記アナログ電圧をバッファリングして階調電圧出力として出力するための複数のバッファリング回路と、
    前記複数のバッファリング回路からの前記階調電圧出力はアナログスイッチを介して複数の信号線に接続され、それぞれに接続された前記複数の信号線を時分割で駆動させるための複数の時分割駆動回路と、
    前記保持回路と前記複数の変換回路との間に接続され、前記階調デジタルデータの入力先について、前記複数の変換回路のうち、フレーム毎に駆動波形を変えて階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第1の切替回路と、
    前記複数のバッファリング回路と前記複数の時分割駆動回路との間に接続され、前記複数のバッファリング回路からの階調電圧出力のうち、前記フレーム毎に駆動波形を変えて階調電圧のオフセット電圧差を分散させるように切り替えるための切替制御信号に基づいて、どれか1つを選択するための第2の切替回路とを備えたことを特徴とする表示装置用駆動回路。
  11. 請求項10記載の表示装置用駆動回路において、
    前記切替制御信号を生成するための生成回路を備えたことを特徴とする表示装置用駆動回路。
  12. 請求項11記載の表示装置用駆動回路において、
    前記生成回路のタイミングは外部から独立に設定可能であることを特徴とする表示装置用駆動回路。
JP2006291011A 2006-10-26 2006-10-26 表示装置用駆動回路 Pending JP2008107611A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006291011A JP2008107611A (ja) 2006-10-26 2006-10-26 表示装置用駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006291011A JP2008107611A (ja) 2006-10-26 2006-10-26 表示装置用駆動回路

Publications (1)

Publication Number Publication Date
JP2008107611A true JP2008107611A (ja) 2008-05-08

Family

ID=39441001

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006291011A Pending JP2008107611A (ja) 2006-10-26 2006-10-26 表示装置用駆動回路

Country Status (1)

Country Link
JP (1) JP2008107611A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104952408A (zh) * 2015-07-06 2015-09-30 深圳市华星光电技术有限公司 源极驱动模块以及液晶面板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104952408A (zh) * 2015-07-06 2015-09-30 深圳市华星光电技术有限公司 源极驱动模块以及液晶面板

Similar Documents

Publication Publication Date Title
US7369124B2 (en) Display device and method for driving the same
JP5085268B2 (ja) 液晶表示装置とその駆動方法
US10152907B2 (en) Circuit device, electro-optical apparatus, and electronic instrument
CN101276535B (zh) 有源矩阵型显示装置的驱动电路、驱动方法和有源矩阵型显示装置
JP4099671B2 (ja) フラットディスプレイ装置及びフラットディスプレイ装置の駆動方法
JP2009139774A (ja) 表示装置
CN100428031C (zh) 显示装置及其γ修正方法
WO2010061656A1 (ja) 表示装置およびその駆動方法
JP2008185644A (ja) 液晶表示装置及び液晶表示装置の駆動方法
JP2006267525A (ja) 表示装置用駆動装置および表示装置用駆動方法
JP4525343B2 (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
JP2009020197A (ja) 表示装置ならびにその駆動回路および駆動方法
JP2013003364A (ja) 画像処理装置,電気光学装置,電子機器および画像処理方法
US20090009454A1 (en) Liquid crystal display device
JP2008107611A (ja) 表示装置用駆動回路
JP2009139441A (ja) 表示駆動装置及び表示装置
JP5982833B2 (ja) 表示装置、及び電子機器
JP2010113138A (ja) 表示装置の駆動方法
KR20180103684A (ko) 화소 데이터 기입 방법 및 화상 표시 장치
JP4367211B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2000020027A (ja) 液晶表示装置
JP2007041155A (ja) 液晶表示装置
JP2005300885A (ja) 液晶表示装置
WO2008026338A1 (en) Display device and its drive method
JP5920049B2 (ja) 液晶表示素子