JP2008198299A - データ書き込み方法 - Google Patents
データ書き込み方法 Download PDFInfo
- Publication number
- JP2008198299A JP2008198299A JP2007033871A JP2007033871A JP2008198299A JP 2008198299 A JP2008198299 A JP 2008198299A JP 2007033871 A JP2007033871 A JP 2007033871A JP 2007033871 A JP2007033871 A JP 2007033871A JP 2008198299 A JP2008198299 A JP 2008198299A
- Authority
- JP
- Japan
- Prior art keywords
- data
- word line
- memory cell
- memory
- scramble
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
- G11C11/5621—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
- G11C11/5628—Programming or writing circuits; Data input circuits
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/16—Protection against loss of memory contents
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
- G11C11/5621—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
- G11C11/5642—Sensing or reading circuits; Data output circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
【解決手段】ワード線WLにそれぞれ接続されたゲートを有する不揮発性のメモリセルMCが直列接続されたNAND型フラッシュメモリ11のデータ書き込み方法であって、データを書き込むべきメモリセルMCのワード線アドレスに応じて、前記データのスクランブル方式を選択するステップS13と、前記選択したスクランブル方式に従って、前記データをスクランブルするステップS14と、前記スクランブルされた前記データを、前記ワード線アドレスに応じた前記メモリセルMCに書き込むステップS15とを具備する。
【選択図】図10
Description
この発明の第1の実施形態に係るメモリシステムについて、図1を用いて説明する。図1は、本実施形態に係るメモリシステムのブロック図である。
図示するようにメモリブロックBLKは、ワード線WL方向に沿って配置された(m+1)個のNANDストリングを備えている(mは1以上の自然数)。各々のNANDストリングは、選択トランジスタST1、ST2、及び16個のメモリセルトランジスタMTを備えている。NANDストリング内に含まれるメモリセルトランジスタMTの数は一例に過ぎず、例えば8個、32個、64個、128個等であってもよい。各々のNANDストリングに含まれる選択トランジスタST1は、ドレインがビット線BL0〜BLmのいずれかに接続され、ゲートがセレクトゲート線SGDに共通接続されている。また選択トランジスタST2は、ソースがソース線SLに共通接続され、ゲートがセレクトゲート線SGSに共通接続されている。
なお、以下ではメモリセルトランジスタMTを単にメモリセルMCと呼ぶことがある。
本実施形態に係るメモリカード1では、カラム方向に同一データが続くことの無いよう、データの正転と反転とを混ぜ合わせて(ランダマイズ)、データをメモリセルMCへ書き込む。この際の、外部から入力された1ページの書き込みデータを、一定の規則に従って変えることをスクランブルと呼ぶ。そして、その一定の規則、すなわちスクランブル方式を保持しているのがスクランブルテーブル27である。
(1)半導体記憶装置の動作信頼性を向上出来る。
背景技術で説明したとおり、近年のNAND型フラッシュメモリの大容量化の要請はますます増加している。その反面、書き込み及び読み出しデータの信頼性は徐々に悪くなる傾向にある。その理由として、例えばNAND型フラッシュメモリでは、トンネル電流を利用したデータ記録方式であることから、動作保証温度で記憶データを保持するためにゲート絶縁膜(トンネル酸化膜)の膜厚を一定値以下に薄くする事が出来ない。にもかかわらず、メモリセルトランジスタMTのゲート長、ゲート幅など横方向のサイズを縮小してきたため、いわゆるGIDL(Gate Induced Drain Leak)現象によるデータリテンション(記録データ消失)が顕著になってきたことが挙げられる。
上記(1)で説明したように、本実施形態に係るNAND型フラッシュメモリであると、カラム方向に沿ってデータをランダマイズしている。
次に、この発明の第2の実施形態に係るメモリシステムについて説明する。本実施形態は、上記第1の実施形態において、スクランブルされた書き込みデータと共に、スクランブルシードデータを併せてメモリセルに書き込むものである。図14は、本実施形態に係るカードコントローラ12の一部領域のブロック図である。
(3)NAND型フラッシュメモリの性能劣化を伴うことなく、上記(1)の効果が得られる(その2)。
本実施形態に係るデータ書き込み方法であると、スクランブルシードデータを、記録すべきデータと共に、各ページに直接記録している。その結果、ページコピーの制限を受けることなく、スクランブルが可能となる。
Claims (6)
- ワード線にそれぞれ接続されたゲートを有する不揮発性のメモリセルが直列接続されたNAND型フラッシュメモリのデータ書き込み方法であって、
データを書き込むべきメモリセルのワード線アドレスに応じて、前記データのスクランブル方式を選択するステップと、
前記選択したスクランブル方式に従って、前記データをスクランブルするステップと、
前記スクランブルされた前記データを、前記ワード線アドレスに応じた前記メモリセルに書き込むステップと
を具備することを特徴とするデータ書き込み方法。 - 前記ワード線は、少なくとも1本の前記ワード線を挟んで隣接する複数のワード線毎にグループ化され、
同一のグループに属するワード線間においては、前記データのコピーが許可され、
異なるグループに属するワード線間においては、前記データのコピーが禁止される
ことを特徴とする請求項1記載のデータ書き込み方法。 - 前記ワード線は、少なくとも1本の前記ワード線を挟んで隣接する複数のワード線毎にグループ化され、
前記グループは、前記ワード線アドレスM(Mは2以上の自然数)をN(Nは2以上の自然数)で割った余りの数によって分類され、
同一の前記グループ内においては、同一の前記スクランブル方式が選択され、
異なる前記グループ間では、異なる前記スクランブル方式が選択される
ことを特徴とする請求項1記載のデータ書き込み方法。 - 前記スクランブルされた前記データが前記メモリセルに書き込まれる際、同一の前記ワード線アドレスである一部の前記メモリセルに対して、選択された前記スクランブル方式のスクランブルシードデータが書き込まれる
ことを特徴とする請求項1記載のデータ書き込み方法。 - 前記ワード線は、少なくとも1本の前記ワード線を挟んで隣接する複数のワード線毎にグループ化され、
前記スクランブル方式を選択するステップは、前記ワード線アドレスがいずれの前記グループに属するかを判断するステップと、
前記グループ毎に前記スクランブル方式が記録されたスクランブルテーブルから、判断された前記グループに応じた前記スクランブル方式を選択するステップと
を備え、前記スクランブルされた前記データが前記メモリセルに書き込まれる際、同一の前記ワード線アドレスである一部の前記メモリセルに対して、前記スクランブルテーブルにおいて前記グループ毎に付与されたインデックスデータが書き込まれる
ことを特徴とする請求項1記載のデータ書き込み方法。 - 第1ワード線にゲートが接続された不揮発性の第1メモリセルと、前記第1ワード線に隣接する第2ワード線にゲートが接続された不揮発性の第2メモリセルとが直列接続されたNAND型フラッシュメモリのデータ書き込み方法であって、
第1スクランブル方式に従って、第1データをスクランブルするステップと、
スクランブルされた前記第1データを前記第1メモリセルに書き込むステップと、
前記第1スクランブル方式と異なる第2スクランブル方式に従って、第2データをスクランブルするステップと、
スクランブルされた前記第2データを前記第2メモリセルに書き込むステップと
を具備することを特徴とするデータ書き込み方法。
Priority Applications (7)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007033871A JP4498370B2 (ja) | 2007-02-14 | 2007-02-14 | データ書き込み方法 |
| PCT/JP2008/052790 WO2008099958A1 (en) | 2007-02-14 | 2008-02-13 | Method of writing data into semiconductor memory and memory controller |
| CN2008800051468A CN101611386B (zh) | 2007-02-14 | 2008-02-13 | 将数据写入半导体存储器中的方法以及存储器控制器 |
| KR1020097019093A KR101121346B1 (ko) | 2007-02-14 | 2008-02-13 | 반도체 메모리에 대한 데이터 기록 방법 및 메모리 컨트롤러 |
| EP08711601A EP2109823A4 (en) | 2007-02-14 | 2008-02-13 | METHOD OF WRITING DATA IN SEMICONDUCTOR MEMORY AND MEMORY CONTROLLER |
| US12/441,785 US8341333B2 (en) | 2007-02-14 | 2008-02-13 | Method of writing data into semiconductor memory and memory controller |
| TW097105214A TWI391932B (zh) | 2007-02-14 | 2008-02-14 | 半導體記憶體之資料寫入方法及記憶體控制器 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007033871A JP4498370B2 (ja) | 2007-02-14 | 2007-02-14 | データ書き込み方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008198299A true JP2008198299A (ja) | 2008-08-28 |
| JP4498370B2 JP4498370B2 (ja) | 2010-07-07 |
Family
ID=39690178
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007033871A Expired - Fee Related JP4498370B2 (ja) | 2007-02-14 | 2007-02-14 | データ書き込み方法 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US8341333B2 (ja) |
| EP (1) | EP2109823A4 (ja) |
| JP (1) | JP4498370B2 (ja) |
| KR (1) | KR101121346B1 (ja) |
| CN (1) | CN101611386B (ja) |
| TW (1) | TWI391932B (ja) |
| WO (1) | WO2008099958A1 (ja) |
Cited By (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009157841A (ja) * | 2007-12-27 | 2009-07-16 | Toshiba Corp | メモリシステム |
| JP2010231778A (ja) * | 2009-03-04 | 2010-10-14 | Apple Inc | 不揮発性メモリに対してデータの読み出しおよび書き込みを行うためのデータホワイトニング |
| JP2010538408A (ja) * | 2007-09-07 | 2010-12-09 | サンディスク コーポレイション | ページ内・ページ間オンチップデータ擬似ランダム化のための不揮発性メモリおよび方法 |
| JP2010277584A (ja) * | 2009-04-28 | 2010-12-09 | Panasonic Corp | 不揮発性記憶装置および不揮発性メモリコントローラ |
| JP2010541122A (ja) * | 2007-10-08 | 2010-12-24 | サムスン エレクトロニクス カンパニー リミテッド | マルチビットプログラミングのための装置および方法 |
| JP2011028741A (ja) * | 2009-06-30 | 2011-02-10 | Panasonic Corp | 記憶装置およびメモリコントローラ |
| US8255643B2 (en) | 2009-02-24 | 2012-08-28 | Samsung Electronics Co., Ltd. | Memory system and data processing method thereof |
| US8976584B2 (en) | 2012-04-17 | 2015-03-10 | Samsung Electronics Co., Ltd. | Flash memory device and method of programming the same |
| JP2016015106A (ja) * | 2014-06-30 | 2016-01-28 | シーゲイト テクノロジー エルエルシー | 多次元データのランダム化 |
| US9292428B2 (en) | 2012-09-05 | 2016-03-22 | Kabushiki Kaisha Toshiba | Memory system |
| KR20160115649A (ko) | 2015-03-26 | 2016-10-06 | 윈본드 일렉트로닉스 코포레이션 | 반도체 메모리 장치 및 데이터 처리 방법 |
| US9659659B2 (en) | 2015-03-27 | 2017-05-23 | Winbond Electronics Corp. | Semiconductor memory apparatus and data scrambling method using the same |
| US9996295B2 (en) | 2016-02-09 | 2018-06-12 | Winbond Electronics Corp. | Semiconductor memory device having buffer/sensing circuit and scrambling/descrambling method thereof |
| JP2023520693A (ja) * | 2020-04-01 | 2023-05-18 | マイクロン テクノロジー,インク. | フラッシュメモリ内のデータのランダム化のためにセルフシード処理されたランダマイザ |
Families Citing this family (111)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8291295B2 (en) | 2005-09-26 | 2012-10-16 | Sandisk Il Ltd. | NAND flash memory controller exporting a NAND interface |
| WO2007132452A2 (en) | 2006-05-12 | 2007-11-22 | Anobit Technologies | Reducing programming error in memory devices |
| US8050086B2 (en) | 2006-05-12 | 2011-11-01 | Anobit Technologies Ltd. | Distortion estimation and cancellation in memory devices |
| WO2007132456A2 (en) | 2006-05-12 | 2007-11-22 | Anobit Technologies Ltd. | Memory device with adaptive capacity |
| WO2007132457A2 (en) | 2006-05-12 | 2007-11-22 | Anobit Technologies Ltd. | Combined distortion estimation and error correction coding for memory devices |
| US8060806B2 (en) | 2006-08-27 | 2011-11-15 | Anobit Technologies Ltd. | Estimation of non-linear distortion in memory devices |
| WO2008053473A2 (en) | 2006-10-30 | 2008-05-08 | Anobit Technologies Ltd. | Memory cell readout using successive approximation |
| WO2008053472A2 (en) | 2006-10-30 | 2008-05-08 | Anobit Technologies Ltd. | Reading memory cells using multiple thresholds |
| US7924648B2 (en) | 2006-11-28 | 2011-04-12 | Anobit Technologies Ltd. | Memory power and performance management |
| US7706182B2 (en) | 2006-12-03 | 2010-04-27 | Anobit Technologies Ltd. | Adaptive programming of analog memory cells using statistical characteristics |
| US8151163B2 (en) | 2006-12-03 | 2012-04-03 | Anobit Technologies Ltd. | Automatic defect management in memory devices |
| US7900102B2 (en) | 2006-12-17 | 2011-03-01 | Anobit Technologies Ltd. | High-speed programming of memory devices |
| US7751240B2 (en) | 2007-01-24 | 2010-07-06 | Anobit Technologies Ltd. | Memory device with negative thresholds |
| US8151166B2 (en) | 2007-01-24 | 2012-04-03 | Anobit Technologies Ltd. | Reduction of back pattern dependency effects in memory devices |
| KR20090000192A (ko) * | 2007-01-29 | 2009-01-07 | 삼성전자주식회사 | 유효기간 및/ 또는 인듀어런스 데이터를 알려주는 전자시스템 및 그 방법 |
| CN101715595A (zh) | 2007-03-12 | 2010-05-26 | 爱诺彼得技术有限责任公司 | 存储器单元读取阈的自适应估计 |
| US8001320B2 (en) | 2007-04-22 | 2011-08-16 | Anobit Technologies Ltd. | Command interface for memory devices |
| US8234545B2 (en) | 2007-05-12 | 2012-07-31 | Apple Inc. | Data storage with incremental redundancy |
| US8429493B2 (en) | 2007-05-12 | 2013-04-23 | Apple Inc. | Memory device with internal signap processing unit |
| US7925936B1 (en) | 2007-07-13 | 2011-04-12 | Anobit Technologies Ltd. | Memory device with non-uniform programming levels |
| US8259497B2 (en) | 2007-08-06 | 2012-09-04 | Apple Inc. | Programming schemes for multi-level analog memory cells |
| US8174905B2 (en) | 2007-09-19 | 2012-05-08 | Anobit Technologies Ltd. | Programming orders for reducing distortion in arrays of multi-level analog memory cells |
| US7773413B2 (en) | 2007-10-08 | 2010-08-10 | Anobit Technologies Ltd. | Reliable data storage in analog memory cells in the presence of temperature variations |
| US8068360B2 (en) | 2007-10-19 | 2011-11-29 | Anobit Technologies Ltd. | Reading analog memory cells using built-in multi-threshold commands |
| US8000141B1 (en) | 2007-10-19 | 2011-08-16 | Anobit Technologies Ltd. | Compensation for voltage drifts in analog memory cells |
| US8527819B2 (en) | 2007-10-19 | 2013-09-03 | Apple Inc. | Data storage in analog memory cell arrays having erase failures |
| KR101509836B1 (ko) | 2007-11-13 | 2015-04-06 | 애플 인크. | 멀티 유닛 메모리 디바이스에서의 메모리 유닛의 최적화된 선택 |
| US8225181B2 (en) | 2007-11-30 | 2012-07-17 | Apple Inc. | Efficient re-read operations from memory devices |
| US8209588B2 (en) | 2007-12-12 | 2012-06-26 | Anobit Technologies Ltd. | Efficient interference cancellation in analog memory cell arrays |
| US8456905B2 (en) | 2007-12-16 | 2013-06-04 | Apple Inc. | Efficient data storage in multi-plane memory devices |
| US8085586B2 (en) | 2007-12-27 | 2011-12-27 | Anobit Technologies Ltd. | Wear level estimation in analog memory cells |
| US8156398B2 (en) | 2008-02-05 | 2012-04-10 | Anobit Technologies Ltd. | Parameter estimation based on error correction code parity check equations |
| US7924587B2 (en) | 2008-02-21 | 2011-04-12 | Anobit Technologies Ltd. | Programming of analog memory cells using a single programming pulse per state transition |
| US7864573B2 (en) | 2008-02-24 | 2011-01-04 | Anobit Technologies Ltd. | Programming analog memory cells for reduced variance after retention |
| US8230300B2 (en) | 2008-03-07 | 2012-07-24 | Apple Inc. | Efficient readout from analog memory cells using data compression |
| US8059457B2 (en) | 2008-03-18 | 2011-11-15 | Anobit Technologies Ltd. | Memory device with multiple-accuracy read commands |
| US8400858B2 (en) | 2008-03-18 | 2013-03-19 | Apple Inc. | Memory device with reduced sense time readout |
| US8059455B2 (en) * | 2008-05-09 | 2011-11-15 | Sandisk Il Ltd. | Partial scrambling to reduce correlation |
| US7924613B1 (en) | 2008-08-05 | 2011-04-12 | Anobit Technologies Ltd. | Data storage in analog memory cells with protection against programming interruption |
| US8498151B1 (en) | 2008-08-05 | 2013-07-30 | Apple Inc. | Data storage in analog memory cells using modified pass voltages |
| US8169825B1 (en) | 2008-09-02 | 2012-05-01 | Anobit Technologies Ltd. | Reliable data storage in analog memory cells subjected to long retention periods |
| US8949684B1 (en) | 2008-09-02 | 2015-02-03 | Apple Inc. | Segmented data storage |
| US8429330B2 (en) | 2008-09-12 | 2013-04-23 | Sandisk Technologies Inc. | Method for scrambling data in which scrambling data and scrambled data are stored in corresponding non-volatile memory locations |
| WO2010030701A1 (en) * | 2008-09-12 | 2010-03-18 | Sandisk Corporation | Built in on-chip data scrambler for non-volatile memory |
| US8145855B2 (en) | 2008-09-12 | 2012-03-27 | Sandisk Technologies Inc. | Built in on-chip data scrambler for non-volatile memory |
| US8000135B1 (en) | 2008-09-14 | 2011-08-16 | Anobit Technologies Ltd. | Estimation of memory cell read thresholds by sampling inside programming level distribution intervals |
| US8482978B1 (en) | 2008-09-14 | 2013-07-09 | Apple Inc. | Estimation of memory cell read thresholds by sampling inside programming level distribution intervals |
| US8239734B1 (en) | 2008-10-15 | 2012-08-07 | Apple Inc. | Efficient data storage in storage device arrays |
| US8261159B1 (en) | 2008-10-30 | 2012-09-04 | Apple, Inc. | Data scrambling schemes for memory devices |
| US8208304B2 (en) | 2008-11-16 | 2012-06-26 | Anobit Technologies Ltd. | Storage at M bits/cell density in N bits/cell analog memory cell devices, M>N |
| US8248831B2 (en) | 2008-12-31 | 2012-08-21 | Apple Inc. | Rejuvenation of analog memory cells |
| US8397131B1 (en) | 2008-12-31 | 2013-03-12 | Apple Inc. | Efficient readout schemes for analog memory cell devices |
| US8924661B1 (en) | 2009-01-18 | 2014-12-30 | Apple Inc. | Memory system including a controller and processors associated with memory devices |
| US8228701B2 (en) | 2009-03-01 | 2012-07-24 | Apple Inc. | Selective activation of programming schemes in analog memory cell arrays |
| KR20100106142A (ko) * | 2009-03-23 | 2010-10-01 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것을 포함하는 메모리 시스템 |
| US8259506B1 (en) | 2009-03-25 | 2012-09-04 | Apple Inc. | Database of memory read thresholds |
| US8832354B2 (en) | 2009-03-25 | 2014-09-09 | Apple Inc. | Use of host system resources by memory controller |
| US8238157B1 (en) | 2009-04-12 | 2012-08-07 | Apple Inc. | Selective re-programming of analog memory cells |
| KR101609367B1 (ko) * | 2009-06-29 | 2016-04-20 | 삼성전자주식회사 | 플래시 메모리 시스템 및 플래시 메모리의 프로그래밍 방법 |
| US8180994B2 (en) | 2009-07-08 | 2012-05-15 | Sandisk Technologies Inc. | Optimized page programming order for non-volatile memory |
| US8479080B1 (en) | 2009-07-12 | 2013-07-02 | Apple Inc. | Adaptive over-provisioning in memory systems |
| WO2011013350A1 (ja) * | 2009-07-29 | 2011-02-03 | パナソニック株式会社 | メモリ装置、ホスト装置およびメモリシステム |
| US20110041039A1 (en) * | 2009-08-11 | 2011-02-17 | Eliyahou Harari | Controller and Method for Interfacing Between a Host Controller in a Host and a Flash Memory Device |
| US20110041005A1 (en) * | 2009-08-11 | 2011-02-17 | Selinger Robert D | Controller and Method for Providing Read Status and Spare Block Management Information in a Flash Memory System |
| US8495465B1 (en) | 2009-10-15 | 2013-07-23 | Apple Inc. | Error correction coding over multiple memory pages |
| US8677054B1 (en) | 2009-12-16 | 2014-03-18 | Apple Inc. | Memory management schemes for non-volatile memory devices |
| US8452908B2 (en) * | 2009-12-29 | 2013-05-28 | Juniper Networks, Inc. | Low latency serial memory interface |
| US8694814B1 (en) | 2010-01-10 | 2014-04-08 | Apple Inc. | Reuse of host hibernation storage space by memory controller |
| US8572311B1 (en) | 2010-01-11 | 2013-10-29 | Apple Inc. | Redundant data storage in multi-die memory systems |
| US8694853B1 (en) | 2010-05-04 | 2014-04-08 | Apple Inc. | Read commands for reading interfering memory cells |
| US8572423B1 (en) | 2010-06-22 | 2013-10-29 | Apple Inc. | Reducing peak current in memory systems |
| US8595591B1 (en) | 2010-07-11 | 2013-11-26 | Apple Inc. | Interference-aware assignment of programming levels in analog memory cells |
| US9104580B1 (en) | 2010-07-27 | 2015-08-11 | Apple Inc. | Cache memory for hybrid disk drives |
| US8645794B1 (en) | 2010-07-31 | 2014-02-04 | Apple Inc. | Data storage in analog memory cells using a non-integer number of bits per cell |
| US8856475B1 (en) | 2010-08-01 | 2014-10-07 | Apple Inc. | Efficient selection of memory blocks for compaction |
| US8493781B1 (en) | 2010-08-12 | 2013-07-23 | Apple Inc. | Interference mitigation using individual word line erasure operations |
| US8694854B1 (en) | 2010-08-17 | 2014-04-08 | Apple Inc. | Read threshold setting based on soft readout statistics |
| KR101686590B1 (ko) | 2010-09-20 | 2016-12-14 | 삼성전자주식회사 | 플래시 메모리 시스템 및 그것의 워드 라인 인터리빙 방법 |
| US9021181B1 (en) | 2010-09-27 | 2015-04-28 | Apple Inc. | Memory management for unifying memory cell conditions by using maximum time intervals |
| KR101686980B1 (ko) * | 2011-03-02 | 2016-12-16 | 샌디스크 테크놀로지스 엘엘씨 | 비휘발성 메모리 내의 데이터 저장 방법 |
| US8843693B2 (en) * | 2011-05-17 | 2014-09-23 | SanDisk Technologies, Inc. | Non-volatile memory and method with improved data scrambling |
| KR101818445B1 (ko) * | 2011-07-08 | 2018-01-16 | 삼성전자주식회사 | 메모리 컨트롤러, 이의 동작 방법, 및 상기 메모리 컨트롤러를 포함하는 전자 장치들 |
| KR20130036556A (ko) * | 2011-10-04 | 2013-04-12 | 에스케이하이닉스 주식회사 | 반도체 장치 및 이의 동작 방법 |
| KR20130060795A (ko) * | 2011-11-30 | 2013-06-10 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 동작 방법 |
| KR101811298B1 (ko) * | 2011-12-28 | 2017-12-27 | 삼성전자주식회사 | 랜덤마이져로 씨드를 제공하는 씨드 컨트롤러 및 그것을 포함한 메모리 컨트롤러 |
| US8984373B2 (en) | 2012-02-22 | 2015-03-17 | Silicon Motion, Inc. | Method for accessing flash memory and associated flash memory controller |
| JP2013254537A (ja) * | 2012-06-06 | 2013-12-19 | Toshiba Corp | 半導体記憶装置及びコントローラ |
| JP6185589B2 (ja) | 2013-08-15 | 2017-08-23 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置におけるデータ秘匿方法 |
| WO2015037159A1 (ja) * | 2013-09-13 | 2015-03-19 | 株式会社 東芝 | 半導体記憶装置及びメモリシステム |
| JP2015204126A (ja) | 2014-04-16 | 2015-11-16 | 株式会社東芝 | 半導体記憶装置 |
| KR102327076B1 (ko) * | 2014-12-18 | 2021-11-17 | 에스케이하이닉스 주식회사 | 데이터 저장 장치 및 그것의 동작 방법 |
| US9620242B1 (en) * | 2015-07-10 | 2017-04-11 | The United States Of America As Represented By The Secretary Of The Navy | Methods and apparatuses including one or more interrupted integrated circuit operations for characterizing radiation effects in integrated circuits |
| US10372948B2 (en) * | 2015-12-15 | 2019-08-06 | Taiwan Semiconductor Manufacturing Company Ltd. | Scrambling apparatus and method thereof |
| JP6645225B2 (ja) | 2016-02-04 | 2020-02-14 | 株式会社デンソー | データ保全装置 |
| US10133664B2 (en) | 2016-04-27 | 2018-11-20 | Silicon Motion Inc. | Method, flash memory controller, memory device for accessing 3D flash memory having multiple memory chips |
| US10019314B2 (en) | 2016-04-27 | 2018-07-10 | Silicon Motion Inc. | Flash memory apparatus and storage management method for flash memory |
| US10289487B2 (en) | 2016-04-27 | 2019-05-14 | Silicon Motion Inc. | Method for accessing flash memory module and associated flash memory controller and memory device |
| CN111679787B (zh) | 2016-04-27 | 2023-07-18 | 慧荣科技股份有限公司 | 闪存装置、闪存控制器及闪存存储管理方法 |
| CN107391026B (zh) * | 2016-04-27 | 2020-06-02 | 慧荣科技股份有限公司 | 闪存装置及闪存存储管理方法 |
| KR20180118840A (ko) | 2017-04-21 | 2018-11-01 | 에스케이하이닉스 주식회사 | 메모리소자의 쓰기 디스터번스 억제를 위한 어드레스 분산 장치 및 방법 |
| TWI657453B (zh) * | 2017-05-04 | 2019-04-21 | 旺宏電子股份有限公司 | 記憶體系統及其操作方法 |
| US10261721B2 (en) * | 2017-05-05 | 2019-04-16 | Macronix International Co., Ltd. | Memory system and operating method thereof |
| CN108877861B (zh) * | 2017-05-08 | 2021-02-12 | 旺宏电子股份有限公司 | 存储器系统及其操作方法 |
| JP7239719B2 (ja) * | 2019-08-28 | 2023-03-14 | 長江存儲科技有限責任公司 | フラッシュメモリデバイス |
| KR102842435B1 (ko) | 2020-03-02 | 2025-08-06 | 삼성전자주식회사 | 비휘발성 메모리 장치, 그것을 갖는 저장 장치, 및 그것의 읽기 방법 |
| KR102208497B1 (ko) * | 2020-07-01 | 2021-01-27 | 주식회사 파두 | 메모리 컨트롤러 및 이를 포함하는 스토리지 디바이스 |
| US11275515B1 (en) * | 2020-08-27 | 2022-03-15 | Micron Technology, Inc. | Descrambling of scrambled linear codewords using non-linear scramblers |
| KR102496011B1 (ko) | 2021-01-04 | 2023-02-06 | 서울시립대학교 산학협력단 | 코드 밀도를 조절하는 데이터 스크램블링 방법 |
| CN114764511B (zh) * | 2021-01-15 | 2024-11-01 | 瑞昱半导体股份有限公司 | 具有地址加扰机制的存储器存取装置及其存储器存取方法 |
| US11556416B2 (en) | 2021-05-05 | 2023-01-17 | Apple Inc. | Controlling memory readout reliability and throughput by adjusting distance between read thresholds |
| US11847342B2 (en) | 2021-07-28 | 2023-12-19 | Apple Inc. | Efficient transfer of hard data and confidence levels in reading a nonvolatile memory |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006228394A (ja) * | 2004-11-12 | 2006-08-31 | Toshiba Corp | 半導体記憶装置のデータ書き込み方法 |
| JP2006228407A (ja) * | 2005-01-19 | 2006-08-31 | Saifun Semiconductors Ltd | 固定パターンプログラミングを防止するための方法 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE10131277A1 (de) * | 2001-06-28 | 2003-01-16 | Infineon Technologies Ag | On Chip Scrambling |
| JP4012152B2 (ja) * | 2002-02-28 | 2007-11-21 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置 |
| US7412057B2 (en) * | 2002-05-31 | 2008-08-12 | Intel Corporation | Fast-software-implemented pseudo-random code generator |
| JP2006031871A (ja) * | 2004-07-20 | 2006-02-02 | Toshiba Corp | 半導体記憶装置 |
| JP3707696B2 (ja) * | 2004-10-25 | 2005-10-19 | 日本ビクター株式会社 | 情報信号記録方法 |
| US7248530B2 (en) * | 2004-10-29 | 2007-07-24 | Infineon Technologies, Ag | Integrated semiconductor memory device |
-
2007
- 2007-02-14 JP JP2007033871A patent/JP4498370B2/ja not_active Expired - Fee Related
-
2008
- 2008-02-13 US US12/441,785 patent/US8341333B2/en active Active
- 2008-02-13 CN CN2008800051468A patent/CN101611386B/zh not_active Expired - Fee Related
- 2008-02-13 KR KR1020097019093A patent/KR101121346B1/ko not_active Expired - Fee Related
- 2008-02-13 WO PCT/JP2008/052790 patent/WO2008099958A1/en not_active Ceased
- 2008-02-13 EP EP08711601A patent/EP2109823A4/en not_active Withdrawn
- 2008-02-14 TW TW097105214A patent/TWI391932B/zh active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006228394A (ja) * | 2004-11-12 | 2006-08-31 | Toshiba Corp | 半導体記憶装置のデータ書き込み方法 |
| JP2006228407A (ja) * | 2005-01-19 | 2006-08-31 | Saifun Semiconductors Ltd | 固定パターンプログラミングを防止するための方法 |
Cited By (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010538408A (ja) * | 2007-09-07 | 2010-12-09 | サンディスク コーポレイション | ページ内・ページ間オンチップデータ擬似ランダム化のための不揮発性メモリおよび方法 |
| JP2012169034A (ja) * | 2007-09-07 | 2012-09-06 | Sandisk Corp | ページ内・ページ間オンチップデータ擬似ランダム化のための不揮発性メモリおよび方法 |
| JP2010541122A (ja) * | 2007-10-08 | 2010-12-24 | サムスン エレクトロニクス カンパニー リミテッド | マルチビットプログラミングのための装置および方法 |
| JP2009157841A (ja) * | 2007-12-27 | 2009-07-16 | Toshiba Corp | メモリシステム |
| US8255643B2 (en) | 2009-02-24 | 2012-08-28 | Samsung Electronics Co., Ltd. | Memory system and data processing method thereof |
| JP2010231778A (ja) * | 2009-03-04 | 2010-10-14 | Apple Inc | 不揮発性メモリに対してデータの読み出しおよび書き込みを行うためのデータホワイトニング |
| US8918655B2 (en) | 2009-03-04 | 2014-12-23 | Apple Inc. | Data whitening for writing and reading data to and from a non-volatile memory |
| JP2010277584A (ja) * | 2009-04-28 | 2010-12-09 | Panasonic Corp | 不揮発性記憶装置および不揮発性メモリコントローラ |
| US8413016B2 (en) | 2009-04-28 | 2013-04-02 | Panasonic Corporation | Nonvolatile memory device and controller for judging a normal or anomalous condition of an error-corrected bit pattern |
| JP2011028741A (ja) * | 2009-06-30 | 2011-02-10 | Panasonic Corp | 記憶装置およびメモリコントローラ |
| US8976584B2 (en) | 2012-04-17 | 2015-03-10 | Samsung Electronics Co., Ltd. | Flash memory device and method of programming the same |
| US9292428B2 (en) | 2012-09-05 | 2016-03-22 | Kabushiki Kaisha Toshiba | Memory system |
| JP2016015106A (ja) * | 2014-06-30 | 2016-01-28 | シーゲイト テクノロジー エルエルシー | 多次元データのランダム化 |
| US9576624B2 (en) | 2014-06-30 | 2017-02-21 | Seagate Technology Llc | Multi-dimentional data randomization |
| KR20160115649A (ko) | 2015-03-26 | 2016-10-06 | 윈본드 일렉트로닉스 코포레이션 | 반도체 메모리 장치 및 데이터 처리 방법 |
| US9612753B2 (en) | 2015-03-26 | 2017-04-04 | Winbond Electronics Corp. | Semiconductor memory apparatus and data processing method |
| US9659659B2 (en) | 2015-03-27 | 2017-05-23 | Winbond Electronics Corp. | Semiconductor memory apparatus and data scrambling method using the same |
| US9996295B2 (en) | 2016-02-09 | 2018-06-12 | Winbond Electronics Corp. | Semiconductor memory device having buffer/sensing circuit and scrambling/descrambling method thereof |
| JP2023520693A (ja) * | 2020-04-01 | 2023-05-18 | マイクロン テクノロジー,インク. | フラッシュメモリ内のデータのランダム化のためにセルフシード処理されたランダマイザ |
| US12086058B2 (en) | 2020-04-01 | 2024-09-10 | Micron Technology, Inc. | Self-seeded randomizer for data randomization in flash memory |
| JP7597826B2 (ja) | 2020-04-01 | 2024-12-10 | マイクロン テクノロジー,インク. | フラッシュメモリ内のデータのランダム化のためにセルフシード処理されたランダマイザ |
Also Published As
| Publication number | Publication date |
|---|---|
| CN101611386B (zh) | 2012-07-04 |
| US8341333B2 (en) | 2012-12-25 |
| TWI391932B (zh) | 2013-04-01 |
| US20090316490A1 (en) | 2009-12-24 |
| KR101121346B1 (ko) | 2012-03-09 |
| WO2008099958A1 (en) | 2008-08-21 |
| TW200907972A (en) | 2009-02-16 |
| EP2109823A4 (en) | 2010-03-31 |
| EP2109823A1 (en) | 2009-10-21 |
| KR20090118060A (ko) | 2009-11-17 |
| JP4498370B2 (ja) | 2010-07-07 |
| CN101611386A (zh) | 2009-12-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4498370B2 (ja) | データ書き込み方法 | |
| JP5019611B2 (ja) | メモリシステム | |
| US8270227B2 (en) | Nonvolatile memory device and method of reading same | |
| US9343163B2 (en) | Semiconductor memory device and operating method based upon a comparison of program data and read data thereof | |
| US8861269B2 (en) | Internal data load for non-volatile storage | |
| US9514830B2 (en) | Non-volatile memory device, memory system including the same, and method of operating the same | |
| KR102192910B1 (ko) | 반도체 장치, 메모리 시스템 및 이의 동작 방법 | |
| KR101600539B1 (ko) | 불휘발성 메모리 장치의 프로그램 방법 | |
| WO2011062917A1 (en) | Data coding for improved ecc eddiciency in a nonvolatile storage system | |
| US20160293259A1 (en) | Semiconductor apparatus and operating method thereof | |
| EP3084769B1 (en) | Asymmetric state detection for non-volatile storage | |
| KR20120002760A (ko) | 낸드 플래쉬 메모리의 동작 신뢰성을 향상시키는 데이터 기록 방법 및 데이터 기록 장치 | |
| US9514829B2 (en) | Access line management in a memory device | |
| US10504600B2 (en) | Apparatus configured to program memory cells using an intermediate level for multiple data states | |
| JP2010218637A (ja) | 半導体記憶装置およびその制御方法 | |
| KR20100050471A (ko) | 프로그램 펄스 지속 시간의 지능적 제어 | |
| JP2006164408A (ja) | 不揮発性半導体記憶装置及びそのデータ消去方法。 | |
| JP2009157836A (ja) | メモリシステム | |
| US8964486B2 (en) | Semiconductor device and operating method thereof | |
| JP5940704B1 (ja) | 半導体記憶装置 | |
| CN112435705A (zh) | 存储器系统 | |
| JP2010238360A (ja) | 不揮発性半導体記憶装置及びそのデータ消去方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090312 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100105 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100224 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100323 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100413 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130423 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140423 Year of fee payment: 4 |
|
| LAPS | Cancellation because of no payment of annual fees |