JP2008182895A - 電源回路 - Google Patents
電源回路 Download PDFInfo
- Publication number
- JP2008182895A JP2008182895A JP2008108268A JP2008108268A JP2008182895A JP 2008182895 A JP2008182895 A JP 2008182895A JP 2008108268 A JP2008108268 A JP 2008108268A JP 2008108268 A JP2008108268 A JP 2008108268A JP 2008182895 A JP2008182895 A JP 2008182895A
- Authority
- JP
- Japan
- Prior art keywords
- load
- lower transistor
- transistor
- voltage
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000001514 detection method Methods 0.000 claims description 36
- 239000003990 capacitor Substances 0.000 claims description 21
- 230000008859 change Effects 0.000 abstract description 16
- 230000010354 integration Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 12
- 230000001360 synchronised effect Effects 0.000 description 11
- 238000006243 chemical reaction Methods 0.000 description 9
- 230000008878 coupling Effects 0.000 description 8
- 238000010168 coupling process Methods 0.000 description 8
- 238000005859 coupling reaction Methods 0.000 description 8
- 230000006641 stabilisation Effects 0.000 description 8
- 238000011105 stabilization Methods 0.000 description 8
- 230000010355 oscillation Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
【解決手段】電源電圧と基準電位間に直列に接続された上位トランジスタと下位トランジスタを有し、負荷の変動に合わせて、その2つのトランジスタの駆動をパルス信号でオンオフさせオン期間を変化させることで負荷に供給する安定化直流電圧を生成する電圧生成手段と、前記負荷の変動の大きさを検出し、負荷が基準に対して重いか軽いかの負荷状態を判定する負荷状態判定手段を有し、軽負荷を判定したときは前記下位トランジスタの駆動をオフさせる回路手段とを具備したものである。
【選択図】図1
Description
2…基準電位入力端子
4…出力端子
31…出力ドライバ
32…PWM回路
33…検出回路
40…エラーアンプ(誤差検出手段)
QP1…PMOS(上位トランジスタ)
QN1…NMOS(下位トランジスタ)
L1…整流用コイル
C0…安定化容量
C1,C2…結合容量
Claims (7)
- 電源電圧と基準電位間に直列に接続された上位トランジスタと下位トランジスタを有し、負荷の変動に合わせて、その2つのトランジスタの駆動をパルス信号でオンオフさせオン期間を変化させることで負荷に供給する安定化直流電圧を生成する電圧生成手段と、
前記負荷の変動の大きさを検出し、負荷が基準に対して重いか軽いかの負荷状態を判定する負荷状態判定手段を有し、軽負荷を判定したときは前記下位トランジスタの駆動をオフさせる回路手段と、
を具備したことを特徴とする電源回路。 - 電源電圧と基準電位間に直列に接続された上位トランジスタと下位トランジスタを有し、負荷の変動に合わせて、その2つのトランジスタの駆動をパルス信号でオンオフさせオン期間を変化させることで負荷に供給する安定化直流電圧を生成する電圧生成手段と、
前記電圧生成手段の出力を基準値と比較し誤差信号を得る誤差検出手段と、
前記誤差信号に基づいて前記電圧生成手段を制御するもので、前記負荷の変動の大きさを検出し、負荷が基準に対して重いか軽いかの負荷状態を判定する負荷状態判定手段を有し、軽負荷を判定したときは前記下位トランジスタの駆動をオフさせる回路手段と、
を具備したことを特徴とする電源回路。 - 前記負荷状態判定手段は、前記基準に対して前記上位トランジスタの駆動をオンさせるパルス信号のパルス幅の長短を検出し、短パルスを検出したとき軽負荷と判定することを特徴とする請求項1又は2に記載の電源回路。
- 電源電圧と基準電位間に直列に接続された上位トランジスタと下位トランジスタを有し、負荷の変動に合わせて、その2つのトランジスタの駆動をパルス信号でオンオフさせオン期間を変化させることで負荷に供給する安定化直流電圧を生成する電圧生成手段と、
前記負荷の変動の大きさを検出する際に、第1,第2の基準(第2の基準は第1の基準より大きい)を用いて負荷が重いか軽いかの負荷状態を判定する負荷状態判定手段を有し、負荷の軽重が第1の基準未満の場合は、前記下位トランジスタの駆動をオフさせ、負荷の軽重が第1の基準以上第2の基準未満かつ前記下位トランジスタの駆動がオフの場合は、前記下位トランジスタの駆動はオフを維持させ、負荷の軽重が第2の基準以上の場合は、前記下位トランジスタの駆動をパルス信号によりオンオフさせ、負荷の軽重が第1の基準以上第2の基準未満かつ前記下位トランジスタの駆動がパルス信号によりオンオフの場合は、前記下位トランジスタの駆動はパルス信号によりオンオフを維持させる回路手段と、
を具備したことを特徴とする電源回路。 - 電源電圧と基準電位間に直列に接続された上位トランジスタと下位トランジスタを有し、負荷の変動に合わせて、その2つのトランジスタの駆動をパルス信号でオンオフさせオン期間を変化させることで負荷に供給する安定化直流電圧を生成する電圧生成手段と、
前記電圧生成手段の出力を基準値と比較し誤差信号を得る誤差検出手段と、
前記誤差信号に基づいて前記電圧生成手段を制御するもので、前記負荷の変動の大きさを検出する際に、第1,第2の基準(第2の基準は第1の基準より大きい)を用いて負荷が重いか軽いかの負荷状態を判定する負荷状態判定手段を有し、負荷の軽重が第1の基準未満の場合は、前記下位トランジスタの駆動をオフさせ、負荷の軽重が第1の基準以上第2の基準未満かつ前記下位トランジスタの駆動がオフの場合は、前記下位トランジスタの駆動はオフを維持させ、負荷の軽重が第2の基準以上の場合は、前記下位トランジスタの駆動をパルス信号によりオンオフさせ、負荷の軽重が第1の基準以上第2の基準未満かつ前記下位トランジスタの駆動がパルス信号によりオンオフの場合は、前記下位トランジスタの駆動はパルス信号によりオンオフを維持させる回路手段と、
を具備したことを特徴とする電源回路。 - 前記負荷状態判定手段は、前記第1,第2の基準に対して前記上位トランジスタの駆動をオンさせるパルス信号のパルス幅の長短を検出し、その長短に応じて負荷の軽重を判定し、負荷の軽重が第1の基準未満から第2の基準未満に上昇するまでは前記下位トランジスタの駆動をオフさせ、負荷の軽重が第2の基準以上に上昇したときは前記下位トランジスタの駆動をパルス信号によりオンオフさせ、負荷の軽重が第2の基準以上から第1の基準以上に下降するまでは前記下位トランジスタの駆動をパルス信号によりオンオフさせ、負荷の軽重が第1の基準未満に下降したときは前記下位トランジスタの駆動をオフさせることを特徴とする請求項4又は5に記載の電源回路。
- キャパシタとインバータを用いた比較手段を備え、前記上位トランジスタのオフ期間で前記下位トランジスタがオンした時に、前記上位トランジスタと前記下位トランジスタの接続点の中間ノード電位が、前記基準電位より低いレベルにアンダーシュートした後そのアンダーシュートが戻って該基準電位を越える状態になったことを示す検出信号を出力する検出回路をさらに具備し、
前記回路手段は、前記電圧生成手段に供給するパルス信号のうち、前記下位トランジスタのゲートに供給するパルス信号のパルス幅を前記検出回路の検出信号により制御して、前記下位トランジスタのオン状態をオフさせる機能をさらに有したことを特徴とする請求項1,2,4,5のいずれか1つに記載の電源回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008108268A JP2008182895A (ja) | 2008-04-17 | 2008-04-17 | 電源回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008108268A JP2008182895A (ja) | 2008-04-17 | 2008-04-17 | 電源回路 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2002242472A Division JP4147345B2 (ja) | 2002-08-22 | 2002-08-22 | 電源回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008182895A true JP2008182895A (ja) | 2008-08-07 |
Family
ID=39726344
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008108268A Withdrawn JP2008182895A (ja) | 2008-04-17 | 2008-04-17 | 電源回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2008182895A (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013038782A (ja) * | 2011-08-03 | 2013-02-21 | Yue Mei Qiu | パルス幅変調制御回路及びその制御方法 |
| CN115411941A (zh) * | 2022-09-28 | 2022-11-29 | 思瑞浦微电子科技(苏州)股份有限公司 | 与电感相连的dc-dc转换器及其负载检测方法、芯片 |
-
2008
- 2008-04-17 JP JP2008108268A patent/JP2008182895A/ja not_active Withdrawn
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013038782A (ja) * | 2011-08-03 | 2013-02-21 | Yue Mei Qiu | パルス幅変調制御回路及びその制御方法 |
| TWI465012B (ja) * | 2011-08-03 | 2014-12-11 | ||
| CN115411941A (zh) * | 2022-09-28 | 2022-11-29 | 思瑞浦微电子科技(苏州)股份有限公司 | 与电感相连的dc-dc转换器及其负载检测方法、芯片 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3614156B2 (ja) | 電源回路 | |
| CN100474750C (zh) | 能够快速响应输入及输出电压变化的供电方法和电源设备 | |
| US7368900B2 (en) | Constant voltage circuit and constant current source, amplifier, and power supply circuit using the same | |
| US7956675B2 (en) | Control circuit and control method for charge pump circuit | |
| US8866341B2 (en) | Voltage regulator | |
| US10003265B2 (en) | Switching power supply device | |
| JP3637904B2 (ja) | 電源回路 | |
| US7248030B2 (en) | Circuit and method for controlling step-up/step-down DC-DC converter | |
| US7629778B2 (en) | Voltage converter | |
| US8098057B2 (en) | Constant voltage circuit including supply unit having plural current sources | |
| US20220416666A1 (en) | Control circuit for dc/dc converter | |
| JP4347249B2 (ja) | Dc−dcコンバータ、dc−dcコンバータの制御回路、及びdc−dcコンバータの制御方法 | |
| JP4666345B2 (ja) | チャージポンプ回路 | |
| JP2003284329A (ja) | 電源回路及びpwm回路 | |
| US7176663B2 (en) | Control circuit for DC/DC converter | |
| JP2022146584A (ja) | 降圧dc/dcコンバータならびにそのコントローラおよびその制御方法、電子機器 | |
| JP5456495B2 (ja) | 昇降圧型のスイッチング電源の制御回路、昇降圧型のスイッチング電源、及び昇降圧型のスイッチング電源の制御方法 | |
| JP5975648B2 (ja) | スイッチングレギュレータ及びその制御方法 | |
| JP4673350B2 (ja) | 直流電源装置 | |
| JP2006163814A (ja) | 電源回路 | |
| JP4147345B2 (ja) | 電源回路 | |
| JP2013247574A (ja) | Pwm信号生成回路および半導体装置 | |
| CN102761243B (zh) | 自适应电荷泵 | |
| JP2008182895A (ja) | 電源回路 | |
| US20130249510A1 (en) | Voltage regulator |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080513 |
|
| RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20080527 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080522 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20080624 |
|
| A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20090615 |