JP2008182261A - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP2008182261A JP2008182261A JP2008064132A JP2008064132A JP2008182261A JP 2008182261 A JP2008182261 A JP 2008182261A JP 2008064132 A JP2008064132 A JP 2008064132A JP 2008064132 A JP2008064132 A JP 2008064132A JP 2008182261 A JP2008182261 A JP 2008182261A
- Authority
- JP
- Japan
- Prior art keywords
- film
- opening
- semiconductor device
- conductive film
- element isolation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/01—Manufacture or treatment
- H10D1/041—Manufacture or treatment of capacitors having no potential barriers
- H10D1/043—Manufacture or treatment of capacitors having no potential barriers using patterning processes to form electrode extensions, e.g. etching
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
- H10D1/692—Electrodes
- H10D1/711—Electrodes having non-planar surfaces, e.g. formed by texturisation
- H10D1/716—Electrodes having non-planar surfaces, e.g. formed by texturisation having vertical extensions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/6891—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/035—Manufacture or treatment of data-storage electrodes comprising conductor-insulator-conductor-insulator-semiconductor structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B53/00—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
- H10B53/30—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/942—Masking
- Y10S438/947—Subphotolithographic processing
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Element Separation (AREA)
Abstract
【解決手段】浮遊ゲート電極9をエッチングにより分離する際に、同時に浮遊ゲート電極9上に同時に少なくとも1つの凹部20及び開口部22を形成する。分離された島状の浮遊ゲート電極9上に誘電体膜10、多結晶シリコン膜11を形成して、複合ゲート電極12を形成する。浮遊ゲート電極9の凹部20及び開口部22により、誘電体膜10の容量を増やすことができ、メモリセルの書き込み特性及び消去特性を向上することが可能となる。
【選択図】図9
Description
まず、特開平5−110107号公報に開示された従来例においては、浮遊ゲート電極上に形成された微細な凹凸は、特定条件のCVD法により形成されるためこの条件設定のため工程が煩雑になるという問題があった。また、この凹凸は非常に微細であるが故に、キャパシタ容量は増加するものの十分な効果を上げるまでにはいたらなかった。
本発明においては、電荷蓄積膜に凹部、あるいは開孔が形成されているため、誘電体膜の面積を大きくとることができ電荷蓄積量を増加させることができる。特に開孔部を形成した場合には、開孔部の下面から上面までの範囲で、電荷蓄積膜と導電膜を誘電体膜を介して対向させることができるため電荷蓄積量を増加に効果的である。
以下、本発明の第1の実施形態におけるEEPROMのメモリセルの構成をその製造方法とともに説明する。図1〜図3及び図4〜図7は第1の実施形態におけるEEPROMのメモリセルの製造工程を示した側断面図であり、図8はこのEEPROMのメモリセル領域を示す概略平面図である。そして、図8のI−I断面が図1〜図3に対応し、II−II断面が図4〜図7に対応している。
次に、第1の実施形態の変形例を説明する。図9及び図10はこの変形例におけるEEPROMのメモリセルの製造工程を示した側断面図であり、図11はこのEEPROMのメモリセル領域を示す概略平面図である。そして、図11のI−I断面が図9及び図10に対応している。なお、第1の実施形態で示したEEPROMの構成要素等に対応する部材等については、同符号を記して一部説明を省略する。
以下、本発明の第2の実施形態におけるEEPROMの構成をその製造方法とともに説明する。図15及び図16は第2の実施形態におけるEEPROMのメモリセルの製造工程を示した側断面図であり、図17はこのEEPROMのメモリセル領域を示す概略平面図である。そして、図17のI−I断面が図15及び図16に対応している。なお、第1の実施形態で示したEEPROMの構成要素等に対応する部材等については、同符号を記して一部説明を省略する。
以下、本発明の第3の実施形態におけるスタックトキャパシタセル構造のDRAMの構成をその製造方法と共に説明する。図18〜図22は第3の実施形態における隣接する2つのDRAMのメモリセルの製造工程を示した側断面図であり、図23はこのDRAMのメモリセル領域を示す概略平面図である。そして、図23のI−I断面が図18〜図22に対応している。
次に、第3の実施形態の変形例を説明する。図24〜図26はこの変形例における2つのDRAMの隣接するメモリセルキャパシタの製造工程を示した側断面図であり、図27はこのメモリセルキャパシタを示す概略平面図である。そして、図27のI−I断面が図24〜図26に対応している。なお、第3の実施形態で示したDRAMの構成要素等に対応する部材等については、同符号を記して一部説明を省略する。
2 フィールド酸化膜
3 素子形成領域
4 トンネル酸化膜
5,11,24,35,41,46 多結晶シリコン膜
6,42 フォトレジスト
7,8,21,26,43,44,53,55 フォトレジスト開口部
9 浮遊ゲート電極
10、45 誘電体膜
12 複合ゲート電極
13,37 ソース領域
14,38 ドレイン領域
15,39,50 BPSG膜
16,17,18,47 コンタクトホール
19,51 アルミニウム合金膜
20,49,56 凹部
22,25,54 開口部
23 CVD酸化膜
30,36 ゲート電極
31 p型シリコン半導体基板
32 フィールド酸化膜
33 素子形成領域
34 ゲート酸化膜
40 開孔
48 下部電極
Claims (3)
- 半導体基板上に素子分離構造が形成されて画定された複数の素子活性領域を備えた半導体装置であって、
前記素子分離構造上から前記素子活性領域上に跨るように形成され、前記素子活性領域上に凹部を有するとともに、前記素子分離構造に達する開孔部を有しており、複数の前記素子活性領域のそれぞれに形成されてなる島状の電荷蓄積膜である浮遊ゲートであって、第1の開口と該第1の開口の幅の半分以下の幅である第2の開口とを有するマスクパターンをマスクとして第1の導電膜をエッチングすることにより形成され、前記第1の開口において前記開孔部が形成され、前記第2の開口において前記凹部が形成される、浮遊ゲートと、
前記開孔部の内面を含む前記浮遊ゲートの表面を覆うように形成された誘電体膜と、
前記誘電体膜上に形成され、前記浮遊ゲートと容量結合してなる第2の導電膜である制御ゲートとを備えることを特徴とする半導体装置。 - 前記素子分離構造が、LOCOS法により形成されたフィールド酸化膜、トレンチ型素子分離構造、フィールドシールド素子分離構造のうちのいずれかであることを特徴とする請求項1に記載の半導体装置。
- 前記誘電体膜は、強誘電体膜、高誘電体膜のいずれかを含み、少なくとも前記電荷蓄積膜又は前記導電膜が、チタン化合物、タングステン化合物、ルテニウム化合物、白金のいずれかを含むことを特徴とする請求項1又は2に記載の半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008064132A JP2008182261A (ja) | 1997-04-18 | 2008-03-13 | 半導体装置及びその製造方法 |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11632297 | 1997-04-18 | ||
| JP2008064132A JP2008182261A (ja) | 1997-04-18 | 2008-03-13 | 半導体装置及びその製造方法 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP10109179A Division JPH113981A (ja) | 1997-04-18 | 1998-04-20 | 半導体装置及びその製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008182261A true JP2008182261A (ja) | 2008-08-07 |
Family
ID=14684119
Family Applications (4)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP10109179A Withdrawn JPH113981A (ja) | 1997-04-18 | 1998-04-20 | 半導体装置及びその製造方法 |
| JP2005036324A Expired - Fee Related JP4352011B2 (ja) | 1997-04-18 | 2005-02-14 | 半導体装置及びその製造方法 |
| JP2005202177A Expired - Lifetime JP4901147B2 (ja) | 1997-04-18 | 2005-07-11 | 半導体装置の製造方法 |
| JP2008064132A Pending JP2008182261A (ja) | 1997-04-18 | 2008-03-13 | 半導体装置及びその製造方法 |
Family Applications Before (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP10109179A Withdrawn JPH113981A (ja) | 1997-04-18 | 1998-04-20 | 半導体装置及びその製造方法 |
| JP2005036324A Expired - Fee Related JP4352011B2 (ja) | 1997-04-18 | 2005-02-14 | 半導体装置及びその製造方法 |
| JP2005202177A Expired - Lifetime JP4901147B2 (ja) | 1997-04-18 | 2005-07-11 | 半導体装置の製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US6288423B1 (ja) |
| JP (4) | JPH113981A (ja) |
| TW (1) | TW376534B (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2017228616A (ja) * | 2016-06-21 | 2017-12-28 | 富士通セミコンダクター株式会社 | 強誘電体メモリ装置 |
Families Citing this family (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6124167A (en) | 1999-08-06 | 2000-09-26 | Micron Technology, Inc. | Method for forming an etch mask during the manufacture of a semiconductor device |
| KR100351450B1 (ko) * | 1999-12-30 | 2002-09-09 | 주식회사 하이닉스반도체 | 비휘발성 메모리 소자 및 그 제조방법 |
| KR20010066386A (ko) * | 1999-12-31 | 2001-07-11 | 박종섭 | 플래시 메모리의 게이트전극 제조방법 |
| JP2002009183A (ja) | 2000-06-26 | 2002-01-11 | Nec Corp | 半導体記憶装置およびその製造方法 |
| JP2002246485A (ja) | 2001-02-13 | 2002-08-30 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置およびその製造方法 |
| JP3559553B2 (ja) * | 2002-06-28 | 2004-09-02 | 沖電気工業株式会社 | 半導体記憶素子の製造方法 |
| KR100448895B1 (ko) * | 2002-10-25 | 2004-09-16 | 삼성전자주식회사 | 상변환 기억셀들 및 그 제조방법들 |
| US7098142B2 (en) * | 2003-02-26 | 2006-08-29 | Infineon Technologies Ag | Method of etching ferroelectric devices |
| DE102004006002B3 (de) * | 2004-02-06 | 2005-10-06 | eupec Europäische Gesellschaft für Leistungshalbleiter mbH | Soi-Halbleiterbauelement mit erhöhter Spannungsfestigkeit |
| DE102004013388A1 (de) * | 2004-03-17 | 2005-10-13 | Schott Ag | Anordnung zur Fluoreszensverstärkung |
| TWI263308B (en) * | 2005-01-28 | 2006-10-01 | Powerchip Semiconductor Corp | Method of fabricating non-volatile memory |
| KR100781563B1 (ko) * | 2005-08-31 | 2007-12-03 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 제조 방법. |
| US7560334B2 (en) * | 2005-10-20 | 2009-07-14 | Atmel Corporation | Method and system for incorporating high voltage devices in an EEPROM |
| US7605410B2 (en) * | 2006-02-23 | 2009-10-20 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| JP5793525B2 (ja) * | 2013-03-08 | 2015-10-14 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| TWI696263B (zh) * | 2019-05-16 | 2020-06-11 | 力晶積成電子製造股份有限公司 | 記憶體結構及其製造方法 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0555605A (ja) * | 1991-08-28 | 1993-03-05 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置 |
| JPH0697386A (ja) * | 1992-09-17 | 1994-04-08 | Fujitsu Ltd | キャパシタの製造方法 |
| JPH06232363A (ja) * | 1993-02-03 | 1994-08-19 | Sanyo Electric Co Ltd | 半導体記憶装置の製造方法 |
| JPH07161934A (ja) * | 1993-12-06 | 1995-06-23 | Hitachi Ltd | 半導体装置およびその製造方法 |
| JPH08130264A (ja) * | 1994-09-09 | 1996-05-21 | Nippon Steel Corp | 不揮発性半導体記憶装置及びその製造方法 |
| JPH08264668A (ja) * | 1995-03-22 | 1996-10-11 | Nec Corp | 不揮発性半導体記憶装置およびその製造方法 |
| JPH0945798A (ja) * | 1995-07-26 | 1997-02-14 | Matsushita Electron Corp | 半導体記憶装置の製造方法 |
Family Cites Families (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4570331A (en) * | 1984-01-26 | 1986-02-18 | Inmos Corporation | Thick oxide field-shield CMOS process |
| JPS60239994A (ja) | 1984-05-15 | 1985-11-28 | Seiko Epson Corp | 多値ダイナミツクランダムアクセスメモリ |
| US4763177A (en) * | 1985-02-19 | 1988-08-09 | Texas Instruments Incorporated | Read only memory with improved channel length isolation and method of forming |
| JP3059442B2 (ja) * | 1988-11-09 | 2000-07-04 | 株式会社日立製作所 | 半導体記憶装置 |
| JPH02168674A (ja) * | 1988-12-21 | 1990-06-28 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置 |
| US5241201A (en) * | 1990-04-02 | 1993-08-31 | Matsushita Electric Industrial Co., Ltd. | Dram with concentric adjacent capacitors |
| KR930009593B1 (ko) * | 1991-01-30 | 1993-10-07 | 삼성전자 주식회사 | 고집적 반도체 메모리장치 및 그 제조방법(HCC Cell) |
| JPH04302469A (ja) * | 1991-03-29 | 1992-10-26 | Nippon Steel Corp | 半導体記憶装置の製造方法 |
| US5084405A (en) * | 1991-06-07 | 1992-01-28 | Micron Technology, Inc. | Process to fabricate a double ring stacked cell structure |
| JP3203709B2 (ja) | 1991-10-14 | 2001-08-27 | ソニー株式会社 | フローティングゲートを有する半導体装置及びその製造方法 |
| US5303182A (en) * | 1991-11-08 | 1994-04-12 | Rohm Co., Ltd. | Nonvolatile semiconductor memory utilizing a ferroelectric film |
| JPH05243515A (ja) | 1992-01-08 | 1993-09-21 | Nec Corp | 半導体メモリ |
| JPH05243487A (ja) * | 1992-03-02 | 1993-09-21 | Nec Corp | 集積回路 |
| US5714779A (en) * | 1992-06-30 | 1998-02-03 | Siemens Aktiengesellschaft | Semiconductor memory device having a transistor, a bit line, a word line and a stacked capacitor |
| JP3213434B2 (ja) | 1993-03-25 | 2001-10-02 | 新日本製鐵株式会社 | 不揮発性半導体記憶装置 |
| KR960012257B1 (ko) * | 1993-02-12 | 1996-09-18 | 엘지반도체 주식회사 | 반도체 장치의 캐패시터 노드 제조방법 |
| JP3247801B2 (ja) * | 1993-07-27 | 2002-01-21 | 三菱電機株式会社 | Soi構造を有する半導体装置およびその製造方法 |
| JP3205658B2 (ja) | 1993-12-28 | 2001-09-04 | 新日本製鐵株式会社 | 半導体記憶装置の読み出し方法 |
| US5641989A (en) * | 1994-06-03 | 1997-06-24 | Nippon Steel Corporation | Semiconductor device having field-shield isolation structures and a method of making the same |
| US5622881A (en) * | 1994-10-06 | 1997-04-22 | International Business Machines Corporation | Packing density for flash memories |
| US5656513A (en) * | 1995-06-07 | 1997-08-12 | Advanced Micro Devices, Inc. | Nonvolatile memory cell formed using self aligned source implant |
| JPH0936258A (ja) * | 1995-07-19 | 1997-02-07 | Toshiba Corp | 半導体装置およびその製造方法 |
| US5766993A (en) * | 1996-11-25 | 1998-06-16 | Vanguard International Semiconductor Corporation | Method of fabricating storage node electrode, for DRAM devices, using polymer spacers, to obtain polysilicon columns, with minimum spacing between columns |
| US6010932A (en) * | 1996-12-05 | 2000-01-04 | Micron Technology, Inc. | Fork-like memory structure for ULSI DRAM and method of fabrication |
-
1998
- 1998-04-14 TW TW087105623A patent/TW376534B/zh not_active IP Right Cessation
- 1998-04-14 US US09/059,590 patent/US6288423B1/en not_active Expired - Lifetime
- 1998-04-20 JP JP10109179A patent/JPH113981A/ja not_active Withdrawn
-
1999
- 1999-09-01 US US09/387,857 patent/US6844268B1/en not_active Ceased
-
2005
- 2005-02-14 JP JP2005036324A patent/JP4352011B2/ja not_active Expired - Fee Related
- 2005-07-11 JP JP2005202177A patent/JP4901147B2/ja not_active Expired - Lifetime
-
2007
- 2007-01-18 US US11/655,744 patent/USRE42004E1/en not_active Expired - Fee Related
-
2008
- 2008-03-13 JP JP2008064132A patent/JP2008182261A/ja active Pending
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0555605A (ja) * | 1991-08-28 | 1993-03-05 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置 |
| JPH0697386A (ja) * | 1992-09-17 | 1994-04-08 | Fujitsu Ltd | キャパシタの製造方法 |
| JPH06232363A (ja) * | 1993-02-03 | 1994-08-19 | Sanyo Electric Co Ltd | 半導体記憶装置の製造方法 |
| JPH07161934A (ja) * | 1993-12-06 | 1995-06-23 | Hitachi Ltd | 半導体装置およびその製造方法 |
| JPH08130264A (ja) * | 1994-09-09 | 1996-05-21 | Nippon Steel Corp | 不揮発性半導体記憶装置及びその製造方法 |
| JPH08264668A (ja) * | 1995-03-22 | 1996-10-11 | Nec Corp | 不揮発性半導体記憶装置およびその製造方法 |
| JPH0945798A (ja) * | 1995-07-26 | 1997-02-14 | Matsushita Electron Corp | 半導体記憶装置の製造方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2017228616A (ja) * | 2016-06-21 | 2017-12-28 | 富士通セミコンダクター株式会社 | 強誘電体メモリ装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2005184027A (ja) | 2005-07-07 |
| JP4352011B2 (ja) | 2009-10-28 |
| USRE42004E1 (en) | 2010-12-21 |
| JP4901147B2 (ja) | 2012-03-21 |
| JPH113981A (ja) | 1999-01-06 |
| US6288423B1 (en) | 2001-09-11 |
| TW376534B (en) | 1999-12-11 |
| US6844268B1 (en) | 2005-01-18 |
| JP2005303334A (ja) | 2005-10-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2008182261A (ja) | 半導体装置及びその製造方法 | |
| US5940705A (en) | Methods of forming floating-gate FFRAM devices | |
| US6891262B2 (en) | Semiconductor device and method of producing the same | |
| US7906397B2 (en) | Methods of fabricating nonvolatile semiconductor memory devices including a plurality of stripes having impurity layers therein | |
| US6285596B1 (en) | Multi-level type nonvolatile semiconductor memory device | |
| JP4384739B2 (ja) | 半導体装置及びその製造方法 | |
| US7186607B2 (en) | Charge-trapping memory device and method for production | |
| JPH118325A (ja) | 不揮発性半導体記憶装置、その製造方法、その書き込み方法、その読み出し方法、記録媒体並びに半導体記憶装置 | |
| US7049189B2 (en) | Method of fabricating non-volatile memory cell adapted for integration of devices and for multiple read/write operations | |
| TWI784724B (zh) | 具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法 | |
| KR100745609B1 (ko) | 비휘발성 메모리 및 그 형성 방법 | |
| JP2002368140A (ja) | 不揮発性半導体メモリ装置 | |
| KR100608376B1 (ko) | 세 가지 상태를 갖는 비휘발성 메모리 및 그 제조방법 | |
| JP2001077219A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
| JP4394177B2 (ja) | 半導体装置及びその製造方法 | |
| JP4615456B2 (ja) | 不揮発性半導体記憶装置、その製造方法、その書き込み方法、その読み出し方法、記録媒体並びに半導体記憶装置 | |
| US6083804A (en) | Method for fabricating a capacitor in a dynamic random access memory | |
| KR100947562B1 (ko) | 강유전체막을 이용한 반도체 메모리소자의 제조 방법 및그의 셀 트랜지스터 | |
| JP2007081294A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
| KR20040059276A (ko) | 플래시 메모리 소자 및 그 제조 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20100702 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110317 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110802 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111003 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20111006 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111129 |
|
| A524 | Written submission of copy of amendment under article 19 pct |
Free format text: JAPANESE INTERMEDIATE CODE: A524 Effective date: 20111129 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120228 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20120323 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120625 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120702 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20120720 |