JP2008141170A - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP2008141170A JP2008141170A JP2007261479A JP2007261479A JP2008141170A JP 2008141170 A JP2008141170 A JP 2008141170A JP 2007261479 A JP2007261479 A JP 2007261479A JP 2007261479 A JP2007261479 A JP 2007261479A JP 2008141170 A JP2008141170 A JP 2008141170A
- Authority
- JP
- Japan
- Prior art keywords
- columnar electrode
- forming
- semiconductor device
- opening
- overcoat film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W74/129—
-
- H10W70/60—
-
- H10W72/00—
-
- H10W72/20—
-
- H10W70/05—
-
- H10W72/012—
-
- H10W72/01223—
-
- H10W72/01235—
-
- H10W72/01255—
-
- H10W72/01257—
-
- H10W72/019—
-
- H10W72/01953—
-
- H10W72/01955—
-
- H10W72/07251—
-
- H10W72/222—
-
- H10W72/223—
-
- H10W72/242—
-
- H10W72/252—
-
- H10W72/255—
-
- H10W72/29—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】 配線8を含む保護膜5の上面に、配線8の接続パッド部に対応する部分に開口部10を有するポリイミド系樹脂等からなるオーバーコート膜9を形成する。次に、下地金属層11および開口部26を有するメッキレジスト膜25を形成する。次に、下地金属層11をメッキ電流路とした銅の電解メッキを行なうことにより、オーバーコート膜9の開口部内10における配線8の接続パッド部上に下部柱状電極12aおよび上部柱状電極部12bからなる柱状電極を形成する。この場合、配線8間にメッキレジスト膜25が入り込む余地がなく、ひいてはメッキレジスト膜25を剥離した際にレジスト残渣が発生しにくいようにすることができる。
【選択図】 図6
Description
請求項2に記載の発明に係る半導体装置は、請求項1に記載の発明において、前記柱状電極上に半田ボールが設けられていることを特徴とするものである。
請求項3に記載の発明に係る半導体装置は、請求項1に記載の発明において、前記下地金属層は前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上にも設けられ、前記柱状電極は前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上に設けられた前記下地金属層上にも設けられていることを特徴とするものである。
請求項4に記載の発明に係る半導体装置は、請求項3に記載の発明において、前記柱状電極は、前記オーバーコート膜の開口部内における前記配線の接続パッド部上に設けられた下部柱状電極部と、前記下部柱状電極部上およびその周囲における前記オーバーコート膜上に前記下部柱状電極部に連続して設けられた上部柱状電極部とからなることを特徴とするものである。
請求項5に記載の発明に係る半導体装置は、請求項4に記載の発明において、前記柱状電極の上部柱状電極部の表面に半田ボールが設けられていることを特徴とするものである。
請求項6に記載の発明に係る半導体装置は、請求項4に記載の発明において、前記柱状電極の上部柱状電極部の上面に表面処理層が設けられていることを特徴とするものである。
請求項7に記載の発明に係る半導体装置の製造方法は、半導体基板上に複数の配線を形成する工程と、前記配線を含む前記半導体基板上に、前記配線の接続パッド部に対応する部分に開口部を有するオーバーコート膜を形成する工程と、前記オーバーコート膜の開口部内に有底筒状の下地金属層を形成する工程と、前記下地金属層内に電解メッキにより柱状電極を形成する工程と、を有することを特徴とするものである。
請求項8に記載の発明に係る半導体装置の製造方法は、請求項7に記載の発明において、前記柱状電極上に半田ボールを形成する工程を有することを特徴とするものである。
請求項9に記載の発明に係る半導体装置の製造方法は、請求項7に記載の発明において、前記下地金属層を形成する工程は、前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上にも下地金属層を形成する工程であり、前記柱状電極を形成する工程は、前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上に形成された前記下地金属層上にも形成する工程であることを特徴とするものである。
請求項10に記載の発明に係る半導体装置の製造方法は、請求項9に記載の発明において、前記下地金属層の上面に、オーバーコート膜の開口部よりも大きい開口部を有するメッキレジスト膜を形成した後、前記柱状電極を形成することを特徴とするものである。
請求項11に記載の発明に係る半導体装置の製造方法は、請求項9に記載の発明において、前記柱状電極を形成する工程は、電解メッキにより、前記オーバーコート膜の開口部内における前記配線の接続パッド部上に下部柱状電極部を形成し、続いて、前記下部柱状電極部上およびその周囲における前記オーバーコート膜上に上部柱状電極部を形成する工程であることを特徴とするものである。
請求項12に記載の発明に係る半導体装置の製造方法は、請求項11に記載の発明において、前記柱状電極の上部柱状電極部の表面に半田ボールを形成する工程を有することを特徴とするものである。
請求項13に記載の発明に係る半導体装置の製造方法は、請求項11に記載の発明において、前記柱状電極の上部柱状電極部を形成した後に、当該上部柱状電極部の上面に電解メッキにより半田層を形成する工程を有することを特徴とするものである。
請求項14に記載の発明に係る半導体装置の製造方法は、請求項13に記載の発明において、前記半田層を形成した後に、リフローにより、前記柱状電極の上部柱状電極部の表面に前記半田層からなる半田ボールを形成する工程を有することを特徴とするものである。
請求項15に記載の発明に係る半導体装置の製造方法は、請求項11に記載の発明において、前記柱状電極の上部柱状電極部を形成した後に、当該上部柱状電極部の上面に電解メッキにより表面処理層を形成する工程を有することを特徴とするものである。
図1はこの発明の第1実施形態としての半導体装置の断面図を示す。この半導体装置は、CSPと呼ばれるもので、シリコン基板(半導体基板)1を備えている。シリコン基板1の上面には集積回路(図示せず)が設けられ、上面周辺部にはアルミニウム系金属等からなる複数の接続パッド2が集積回路に接続されて設けられている。
次に、この半導体装置の製造方法の一例について説明する。まず、図2に示すように、ウエハ状態のシリコン基板(以下、半導体ウエハ21という)の上面にアルミニウム系金属等からなる接続パッド2、酸化シリコン等からなる絶縁膜3およびポリイミド系樹脂等からなる保護膜5が形成され、接続パッド2の中央部が絶縁膜3および保護膜5に形成された開口部4、6を介して露出されたものを用意する。
次に、図1に示す半導体装置の製造方法の他の例について説明する。まず、図6に示すような工程において、図10に示すように、下地金属層11の上面にメッキレジスト膜31をパターン形成する。この場合、メッキレジスト膜31の厚さは、図6に示すメッキレジスト膜25の厚さよりもある程度厚くなっている。また、柱状電極12の上部柱状電極部12b形成領域に対応する部分におけるメッキレジスト膜31には開口部32が形成されている。
図12はこの発明の第2実施形態としての半導体装置の断面図を示す。この半導体装置において、図1に示す半導体装置と異なる点は、柱状電極12において、上部柱状電極部12bの直径は同じであるが、下部柱状電極部12a(オーバーコート膜9の開口部10)の直径をある程度小さくした点である。
図13はこの発明の第3実施形態としての半導体装置の断面図を示す。この半導体装置において、図12に示す半導体装置と異なる点は、半田ボール13の実質的な直径が同じであっても、柱状電極12の上部柱状電極部12bの高さを高くし、上部柱状電極部12bのの表面に形成された半田ボール13と上部柱状電極部12bとの接合面積を大きくした点である。このようにした場合には、半田ボール13と上部柱状電極部12bとの接合面積を大きくすることができるので、半田ボール13の上部電極部12bに対する接合強度を大きくすることができる。
図16はこの発明の第4実施形態としての半導体装置の断面図を示す。この半導体装置において、図13に示す半導体装置と異なる点は、半田ボール13を省略し、柱状電極12の上部柱状電極部12bの上面に表面処理層14を形成した点である。この場合、例えば、図14に示すような工程において、下地金属層11をメッキ電流路としたニッケルおよび金の電解メッキを連続して行なうと、メッキレジスト膜31の開口部32内の上部柱状電極部12bの上面にニッケルおよび金からなる2層構造の表面処理層14が形成される。
2 接続パッド
3 絶縁膜
5 保護膜
7 下地金属層
8 配線
9 オーバーコート膜
10 開口部
11 下地金属層
12 柱状電極
12a 下部柱状電極部
12b 上部柱状電極部
13 半田ボール
14 表面処理層
Claims (15)
- 半導体基板上に設けられた複数の配線と、前記配線を含む前記半導体基板上に設けられ、前記配線の接続パッド部に対応する部分に開口部を有するオーバーコート膜と、前記オーバーコート膜の開口部内に設けられた有底筒状の下地金属層と、前記下地金属層内に設けられた柱状電極とを備えていることを特徴とする半導体装置。
- 請求項1に記載の発明において、前記柱状電極上に半田ボールが設けられていることを特徴とする半導体装置。
- 請求項1に記載の発明において、前記下地金属層は前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上にも設けられ、前記柱状電極は前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上に設けられた前記下地金属層上にも設けられていることを特徴とする半導体装置。
- 請求項3に記載の発明において、前記柱状電極は、前記オーバーコート膜の開口部内における前記配線の接続パッド部上に設けられた下部柱状電極部と、前記下部柱状電極部上およびその周囲における前記オーバーコート膜上に前記下部柱状電極部に連続して設けられた上部柱状電極部とからなることを特徴とする半導体装置。
- 請求項4に記載の発明において、前記柱状電極の上部柱状電極部の表面に半田ボールが設けられていることを特徴とする半導体装置。
- 請求項4に記載の発明において、前記柱状電極の上部柱状電極部の上面に表面処理層が設けられていることを特徴とする半導体装置。
- 半導体基板上に複数の配線を形成する工程と、
前記配線を含む前記半導体基板上に、前記配線の接続パッド部に対応する部分に開口部を有するオーバーコート膜を形成する工程と、
前記オーバーコート膜の開口部内に有底筒状の下地金属層を形成する工程と、
前記下地金属層内に電解メッキにより柱状電極を形成する工程と、
を有することを特徴とする半導体装置の製造方法。 - 請求項7に記載の発明において、前記柱状電極上に半田ボールを形成する工程を有することを特徴とする半導体装置の製造方法。
- 請求項7に記載の発明において、前記下地金属層を形成する工程は、前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上にも下地金属層を形成する工程であり、前記柱状電極を形成する工程は、前記オーバーコート膜の開口部の周囲における前記オーバーコート膜上に形成された前記下地金属層上にも形成する工程であることを特徴とする半導体装置の製造方法。
- 請求項9に記載の発明において、前記下地金属層の上面に、オーバーコート膜の開口部よりも大きい開口部を有するメッキレジスト膜を形成した後、前記柱状電極を形成することを特徴とする半導体装置の製造方法。
- 請求項9に記載の発明において、前記柱状電極を形成する工程は、電解メッキにより、前記オーバーコート膜の開口部内における前記配線の接続パッド部上に下部柱状電極部を形成し、続いて、前記下部柱状電極部上およびその周囲における前記オーバーコート膜上に上部柱状電極部を形成する工程であることを特徴とする半導体装置の製造方法。
- 請求項11に記載の発明において、前記柱状電極の上部柱状電極部の表面に半田ボールを形成する工程を有することを特徴とする半導体装置の製造方法。
- 請求項11に記載の発明において、前記柱状電極の上部柱状電極部を形成した後に、当該上部柱状電極部の上面に電解メッキにより半田層を形成する工程を有することを特徴とする半導体装置の製造方法。
- 請求項13に記載の発明において、前記半田層を形成した後に、リフローにより、前記柱状電極の上部柱状電極部の表面に前記半田層からなる半田ボールを形成する工程を有することを特徴とする半導体装置の製造方法。
- 請求項11に記載の発明において、前記柱状電極の上部柱状電極部を形成した後に、当該上部柱状電極部の上面に電解メッキにより表面処理層を形成する工程を有することを特徴とする半導体装置の製造方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007261479A JP4922891B2 (ja) | 2006-11-08 | 2007-10-05 | 半導体装置およびその製造方法 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006302633 | 2006-11-08 | ||
| JP2006302633 | 2006-11-08 | ||
| JP2007261479A JP4922891B2 (ja) | 2006-11-08 | 2007-10-05 | 半導体装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008141170A true JP2008141170A (ja) | 2008-06-19 |
| JP4922891B2 JP4922891B2 (ja) | 2012-04-25 |
Family
ID=39359037
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007261479A Active JP4922891B2 (ja) | 2006-11-08 | 2007-10-05 | 半導体装置およびその製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US7619306B2 (ja) |
| JP (1) | JP4922891B2 (ja) |
| KR (1) | KR100956229B1 (ja) |
| CN (1) | CN101183668B (ja) |
| TW (1) | TW200832641A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010062176A (ja) * | 2008-09-01 | 2010-03-18 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
| JP2012049279A (ja) * | 2010-08-26 | 2012-03-08 | Teramikros Inc | 半導体装置及び半導体装置の製造方法 |
| JP2012074581A (ja) * | 2010-09-29 | 2012-04-12 | Teramikros Inc | 半導体装置及びその製造方法 |
Families Citing this family (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8492263B2 (en) | 2007-11-16 | 2013-07-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Protected solder ball joints in wafer level chip-scale packaging |
| JP2010062170A (ja) * | 2008-09-01 | 2010-03-18 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
| JP2010087229A (ja) * | 2008-09-30 | 2010-04-15 | Sanyo Electric Co Ltd | 半導体モジュール、半導体モジュールの製造方法および携帯機器 |
| US8318596B2 (en) | 2010-02-11 | 2012-11-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pillar structure having a non-planar surface for semiconductor devices |
| US8803319B2 (en) | 2010-02-11 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pillar structure having a non-planar surface for semiconductor devices |
| KR101701380B1 (ko) * | 2010-08-17 | 2017-02-01 | 해성디에스 주식회사 | 소자 내장형 연성회로기판 및 이의 제조방법 |
| JP5535114B2 (ja) | 2011-03-25 | 2014-07-02 | 株式会社東芝 | 発光装置、発光モジュール、発光装置の製造方法 |
| JP5782823B2 (ja) | 2011-04-27 | 2015-09-24 | 日亜化学工業株式会社 | 窒化物半導体発光素子およびその製造方法 |
| CN103959486A (zh) | 2011-12-08 | 2014-07-30 | 皇家飞利浦有限公司 | 具有厚金属层的半导体发光器件 |
| US9230932B2 (en) | 2012-02-09 | 2016-01-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect crack arrestor structure and methods |
| US9515036B2 (en) | 2012-04-20 | 2016-12-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for solder connections |
| DE102015214228A1 (de) * | 2015-07-28 | 2017-02-02 | Osram Opto Semiconductors Gmbh | Verfahren zur Herstellung eines Bauelements und ein Bauelement |
| US11296030B2 (en) * | 2019-04-29 | 2022-04-05 | Advanced Semiconductor Engineering, Inc. | Embedded component package structure and manufacturing method thereof |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002064163A (ja) * | 2000-08-21 | 2002-02-28 | Ibiden Co Ltd | 半導体チップ |
Family Cites Families (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001144228A (ja) | 1999-11-12 | 2001-05-25 | Sanyo Electric Co Ltd | 半導体装置とその製造方法 |
| JP3886712B2 (ja) | 2000-09-08 | 2007-02-28 | シャープ株式会社 | 半導体装置の製造方法 |
| US6870276B1 (en) * | 2001-12-26 | 2005-03-22 | Micron Technology, Inc. | Apparatus for supporting microelectronic substrates |
| TW577160B (en) | 2002-02-04 | 2004-02-21 | Casio Computer Co Ltd | Semiconductor device and manufacturing method thereof |
| US6770971B2 (en) * | 2002-06-14 | 2004-08-03 | Casio Computer Co., Ltd. | Semiconductor device and method of fabricating the same |
| KR100593049B1 (ko) * | 2002-08-09 | 2006-06-28 | 가시오게산키 가부시키가이샤 | 반도체 장치 및 그 제조방법 |
| TWI244129B (en) * | 2002-10-25 | 2005-11-21 | Via Tech Inc | Bonding column process |
| JP2004335915A (ja) | 2003-05-12 | 2004-11-25 | Shinko Electric Ind Co Ltd | 半導体装置の製造方法 |
| JP4130158B2 (ja) * | 2003-06-09 | 2008-08-06 | 三洋電機株式会社 | 半導体装置の製造方法、半導体装置 |
| JP2005175128A (ja) * | 2003-12-10 | 2005-06-30 | Fujitsu Ltd | 半導体装置及びその製造方法 |
| JP4381191B2 (ja) * | 2004-03-19 | 2009-12-09 | Okiセミコンダクタ株式会社 | 半導体パッケージ及び半導体装置の製造方法 |
| JP4119866B2 (ja) * | 2004-05-12 | 2008-07-16 | 富士通株式会社 | 半導体装置 |
| JP4042749B2 (ja) | 2005-02-21 | 2008-02-06 | カシオ計算機株式会社 | 半導体装置の製造方法 |
| JP4395775B2 (ja) * | 2005-10-05 | 2010-01-13 | ソニー株式会社 | 半導体装置及びその製造方法 |
| JP4755486B2 (ja) * | 2005-11-17 | 2011-08-24 | Okiセミコンダクタ株式会社 | 半導体装置およびその製造方法 |
| JP4609317B2 (ja) * | 2005-12-28 | 2011-01-12 | カシオ計算機株式会社 | 回路基板 |
| US8749065B2 (en) * | 2007-01-25 | 2014-06-10 | Tera Probe, Inc. | Semiconductor device comprising electromigration prevention film and manufacturing method thereof |
| JP4538764B2 (ja) * | 2008-07-24 | 2010-09-08 | カシオ計算機株式会社 | 半導体装置およびその製造方法 |
-
2007
- 2007-10-05 JP JP2007261479A patent/JP4922891B2/ja active Active
- 2007-11-07 KR KR1020070113162A patent/KR100956229B1/ko active Active
- 2007-11-07 US US11/936,179 patent/US7619306B2/en active Active
- 2007-11-07 TW TW096141985A patent/TW200832641A/zh unknown
- 2007-11-08 CN CN2007101596981A patent/CN101183668B/zh active Active
-
2009
- 2009-09-24 US US12/566,423 patent/US8097941B2/en active Active
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002064163A (ja) * | 2000-08-21 | 2002-02-28 | Ibiden Co Ltd | 半導体チップ |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010062176A (ja) * | 2008-09-01 | 2010-03-18 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
| JP2012049279A (ja) * | 2010-08-26 | 2012-03-08 | Teramikros Inc | 半導体装置及び半導体装置の製造方法 |
| JP2012074581A (ja) * | 2010-09-29 | 2012-04-12 | Teramikros Inc | 半導体装置及びその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US8097941B2 (en) | 2012-01-17 |
| CN101183668A (zh) | 2008-05-21 |
| US20100015795A1 (en) | 2010-01-21 |
| KR100956229B1 (ko) | 2010-05-04 |
| JP4922891B2 (ja) | 2012-04-25 |
| TW200832641A (en) | 2008-08-01 |
| US7619306B2 (en) | 2009-11-17 |
| US20080105981A1 (en) | 2008-05-08 |
| CN101183668B (zh) | 2012-01-11 |
| KR20080042010A (ko) | 2008-05-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4922891B2 (ja) | 半導体装置およびその製造方法 | |
| KR100709662B1 (ko) | 반도체 장치 및 그 제조 방법 | |
| KR100614548B1 (ko) | 반도체 소자 실장용 배선 기판의 제조 방법 및 반도체 장치 | |
| TWI413210B (zh) | 電子裝置封裝及製造方法 | |
| US10129980B2 (en) | Circuit board and electronic component device | |
| JP5385452B2 (ja) | 半導体装置の製造方法 | |
| CN101847610A (zh) | 半导体装置及其制造方法 | |
| JP4506767B2 (ja) | 半導体装置の製造方法 | |
| JP2010056266A (ja) | 半導体装置の製造方法 | |
| JP2008153696A (ja) | 半導体パッケージ及びその製造方法 | |
| JP4506168B2 (ja) | 半導体装置およびその実装構造 | |
| JP3972211B2 (ja) | 半導体装置及びその製造方法 | |
| JP2010062170A (ja) | 半導体装置およびその製造方法 | |
| JP5432543B2 (ja) | 半導体装置の製造方法 | |
| JP2007294558A (ja) | 半導体装置およびその製造方法 | |
| JP4868379B2 (ja) | 半導体素子およびその製造方法 | |
| JP2010062176A (ja) | 半導体装置およびその製造方法 | |
| JP5068830B2 (ja) | 半導体装置 | |
| JP2007250849A (ja) | 半導体装置の製造方法 | |
| JP2011035353A (ja) | 半導体装置およびその製造方法 | |
| JP2007035875A (ja) | 半導体装置およびその製造方法 | |
| JP2007115984A (ja) | 半導体装置およびその製造方法 | |
| JPH11135529A (ja) | 半導体装置 | |
| JP2007258333A (ja) | 配線基板及びその製造方法 | |
| JP2010157545A (ja) | 半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20080514 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100125 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110527 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110621 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110808 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110927 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20111111 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111118 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120110 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120206 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4922891 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150210 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |