JP2008034690A - 半導体集積回路装置 - Google Patents
半導体集積回路装置 Download PDFInfo
- Publication number
- JP2008034690A JP2008034690A JP2006207826A JP2006207826A JP2008034690A JP 2008034690 A JP2008034690 A JP 2008034690A JP 2006207826 A JP2006207826 A JP 2006207826A JP 2006207826 A JP2006207826 A JP 2006207826A JP 2008034690 A JP2008034690 A JP 2008034690A
- Authority
- JP
- Japan
- Prior art keywords
- integrated circuit
- semiconductor integrated
- microcontroller
- rom
- otp
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W90/00—
-
- H10W90/811—
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- H10W72/00—
-
- H10W72/07552—
-
- H10W72/07553—
-
- H10W72/527—
-
- H10W72/536—
-
- H10W72/5363—
-
- H10W72/537—
-
- H10W72/5445—
-
- H10W72/5449—
-
- H10W72/552—
-
- H10W72/884—
-
- H10W72/932—
-
- H10W74/00—
-
- H10W90/24—
-
- H10W90/732—
-
- H10W90/736—
-
- H10W90/756—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Microcomputers (AREA)
- Wire Bonding (AREA)
Abstract
【解決手段】 マスクROM領域と内部バス(13)とを有する半導体集積回路基板(10)と、この半導体集積回路基板上に積層され、複数のROM接続端子(15−1,15−2)を持つプログラマブルROM(15)とを備えた半導体集積回路装置(20)において、内部バスに接続された複数のバス接続端子(132−1,134−1)と複数のROM接続端子とがそれぞれ電気的に接続されている。複数のバス接続端子は、半導体集積回路基板の外周に設けられて良いし、マスクROM領域上に設けられても良いし、内部バス上に設けられても良い。この場合、複数のROM接続端子と複数のバス接続端子とはワイヤボンディングによって電気的に接続される。
【選択図】 図11
Description
一方、上記特許文献1、2に開示されているように、最終製品として、1つの半導体チップではなく、2つの半導体チップを積層して1つの樹脂封止体で封止したマイクロコントローラを製造することも考えられる。しかしながら、上述したように、EEPROM(フラッシュメモリ)はマスクROMに比べて非常に高価であるので、マイクロコントローラを大量生産する場合には不向きである。
ユーザでは、図4に示されるように、半導体メーカから提供された複数の仮のマイクロコントローラ20の中の1つに対して、EPROMプログラマ(ライタ)22を使用して、仮のプログラム(すなわち、ソフトエミュレータを使用してデバッグされたプログラム)をプログラマブルROM(OTP)15に記憶する。詳述すると、EPROMプログラマ(ライタ)22にアドレス、データ他の信号線24を介して接続されたICソケット26に、1個の仮のマイクロコントローラ20を差し込んで、EPROMプログラマ(ライタ)22から信号線24及びICソケット26を介して仮のプログラムを転送することにより、仮のプログラムをプログラマブルROM(OTP)15に記憶する。
10−1 ベース用ボンディングパッド(基板接続端子)
11 マスクROM
11A マスクROM領域
12 その他の集積回路
121 CPU
122 RAM
123 周辺回路(入出力制御LSI)
13 内部バス
132 内部アドレスバス
132−1 内部アドレス用ボンディングパッド(バス接続端子)
134 内部データバス
134−1 内部データ用ボンディングパッド(バス接続端子)
15、15A、15B プログラマブルROM(OTP)
15−1 アドレス用ボンディングパッド(ROM接続端子)
15A−1 アドレス用バンプ(ROM接続端子)
15−2 データ用ボンディングパッド(ROM接続端子)
15A−2 データ用バンプ(ROM接続端子)
15−3 電源用ボンディングパッド(電源供給端子)
15−4 リセット出力端子
151 EPROM本体
152 高耐圧用入力バッファ
152−1 第1のC−MOSインバータ
152−1N 第1のnチャネルFET
152−1P 第1のpチャネルFET
152−2 第2のC−MOSインバータ
152−2N 第2のnチャネルFET
152−2P 第2のpチャネルFET
153 電流増幅用バッファ
17 半導体パッケージ
18 電源線
19 制御信号線
20、20A、20B、20C、20D、20E 第1の半導体集積回路装置(第1のマイクロコントローラ)
22 EPROMプログラマ(ライタ)
24 アドレス、データ他の信号線
26 ICソケット
28 評価用基板(ターゲットボード)
30 アドレス、データ他の信号線
32 インサーキットエミュレータ
40 マスクROMのメモリセル
41 P型基板
42 ソース(N+領域)
43 ドレイン(N+領域)
44 絶縁酸化膜
45 ゲート(金属電極)
46 高濃度不純物領域
51 リードフレーム(ダイパッド、配線基板)
52 ダイスボンド材
53 ダイスボンド材
55 リード(外部接続端子、パッケージピン)
55−1 電源用ボンディングパッド(電源/リセット用ボンディングパッド)
57 Alマスタスライス
61、62、63、65 ボンディングワイヤ
70 パッド専用配線層
71 メタル層間膜
72、73 コンタクトホール
74 パッシベーション膜
80 プログラマブルROMのメモリセル
81 P型基板
82 ソース(N領域)
83 ドレイン(N領域)
85 フローティングゲート
87 コントロールゲート
100 第2の半導体集積回路基板(第2のマイクロコントローラ基板)
110 第2のマスクROM
120 その他の集積回路
130 第2の内部バス
141 内部アドレス用パッド領域
142 内部データ用パッド領域
200 第2の半導体集積回路装置(第2のマイクロコントローラ)
VPP 電源供給端子
RES# リセット端子(リセット出力端子、リセット入力端子)
VPP/RES# 電源供給/リセット端子
Claims (7)
- 複数の外部導出配線を持つ1つの配線基板と、該配線基板上に搭載され、マスクROM領域と内部バスとを有する、複数の基板接続端子を持つ半導体集積回路基板と、該半導体集積回路基板上に積層され、複数のROM接続端子を持つプログラマブルROMとを備え、前記複数の基板接続端子と前記複数の外部導出端子とが電気的に接続されてなる半導体集積回路装置において、
前記内部バスに接続された複数のバス接続端子を有し、
前記複数のROM接続端子と前記複数のバス接続端子とがそれぞれ電気的に接続されてなる、ことを特徴とする半導体集積回路装置。 - 前記複数のバス接続端子が、前記半導体集積回路基板の外周に設けられていることを特徴とする請求項1記載の半導体集積回路装置。
- 前記複数のバス接続端子が、前記マスクROM領域上に設けられていることを特徴とする請求項1に記載の半導体集積回路装置。
- 前記複数のバス接続端子が、前記内部バス上に設けられていることを特徴とする請求項1に記載の半導体集積回路装置。
- 前記複数のROM接続端子と前記複数のバス接続端子とはワイヤボンディングされている、ことを特徴とする請求項1乃至4のいずれか1つに記載の半導体集積回路装置。
- 前記複数のバス接続端子は、前記半導体集積回路基板上で、前記複数のROM接続端子の配置のミラー反転配置で設けられていることを特徴とする請求項1に記載の半導体集積回路装置。
- 前記複数のROM接続端子と前記複数のバス接続端子とはフェイスダウンボンディングされている、ことを特徴とする請求項6に記載の半導体集積回路装置。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006207826A JP5080762B2 (ja) | 2006-07-31 | 2006-07-31 | 半導体集積回路装置 |
| TW96118958A TWI400786B (zh) | 2006-07-31 | 2007-05-28 | Semiconductor integrated circuit device |
| KR20070056027A KR100881929B1 (ko) | 2006-07-31 | 2007-06-08 | 반도체 집적회로 장치 |
| US11/881,224 US7576420B2 (en) | 2006-07-31 | 2007-07-26 | Semiconductor integrated circuit device having reduced terminals and I/O area |
| KR1020080114072A KR100895683B1 (ko) | 2006-07-31 | 2008-11-17 | 반도체 집적회로 장치, 반도체 집적회로 장치의 제조방법 및 반도체 집적회로 장치에 프로그램을 기억하는 방법 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006207826A JP5080762B2 (ja) | 2006-07-31 | 2006-07-31 | 半導体集積回路装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011085031A Division JP5311078B2 (ja) | 2011-04-07 | 2011-04-07 | 半導体集積回路装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008034690A true JP2008034690A (ja) | 2008-02-14 |
| JP5080762B2 JP5080762B2 (ja) | 2012-11-21 |
Family
ID=39123794
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006207826A Expired - Fee Related JP5080762B2 (ja) | 2006-07-31 | 2006-07-31 | 半導体集積回路装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US7576420B2 (ja) |
| JP (1) | JP5080762B2 (ja) |
| KR (2) | KR100881929B1 (ja) |
| TW (1) | TWI400786B (ja) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CA2986984C (en) * | 2000-05-01 | 2020-06-02 | Cfph, L.L.C. | Real-time interactive wagering on event outcomes |
| JP5110247B2 (ja) * | 2006-07-31 | 2012-12-26 | ミツミ電機株式会社 | 半導体集積回路装置 |
| JP2008033724A (ja) * | 2006-07-31 | 2008-02-14 | Mitsumi Electric Co Ltd | シングル・チップ半導体集積回路装置の製造方法、プログラムデバッグ方法、マイクロコントローラの製造方法 |
| US8451014B2 (en) * | 2009-09-09 | 2013-05-28 | Advanced Micro Devices, Inc. | Die stacking, testing and packaging for yield |
| US8756135B2 (en) | 2012-06-28 | 2014-06-17 | Sap Ag | Consistent interface for product valuation data and product valuation level |
| US9191343B2 (en) | 2013-03-15 | 2015-11-17 | Sap Se | Consistent interface for appointment activity business object |
| TWI602278B (zh) * | 2015-11-05 | 2017-10-11 | 凌陽科技股份有限公司 | 半導體裝置 |
Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6173359A (ja) * | 1984-09-18 | 1986-04-15 | Fujitsu Ltd | 半導体装置 |
| JPS6441947A (en) * | 1987-08-07 | 1989-02-14 | Hitachi Ltd | Semiconductor integrated circuit |
| JPH04291096A (ja) * | 1991-03-20 | 1992-10-15 | Fujitsu Ltd | 半導体装置 |
| JPH0540836A (ja) * | 1991-08-02 | 1993-02-19 | Nec Corp | シングルチツプマイクロコンピユータ |
| JPH05343609A (ja) * | 1992-06-04 | 1993-12-24 | Nec Corp | 半導体集積回路装置 |
| JP2001168298A (ja) * | 1999-12-13 | 2001-06-22 | Matsushita Electric Ind Co Ltd | 混載集積回路の開発生産方法 |
| JP2002076248A (ja) * | 2000-08-29 | 2002-03-15 | Oki Micro Design Co Ltd | マルチチップパッケージ |
| JP2003086759A (ja) * | 2001-09-11 | 2003-03-20 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| JP2006074056A (ja) * | 2005-09-15 | 2006-03-16 | Oki Electric Ind Co Ltd | 半導体装置 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS57124463A (en) * | 1981-01-26 | 1982-08-03 | Nec Corp | Semiconductor device |
| JPH025455A (ja) * | 1988-06-24 | 1990-01-10 | Hitachi Ltd | チップオンチップの半導体装置 |
| JPH09152979A (ja) | 1995-09-28 | 1997-06-10 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| JP2000094874A (ja) * | 1998-09-22 | 2000-04-04 | Canon Inc | 電子部品内蔵カードとその製造方法 |
| JP3737333B2 (ja) * | 2000-03-17 | 2006-01-18 | 沖電気工業株式会社 | 半導体装置 |
| JP2002124626A (ja) | 2000-10-16 | 2002-04-26 | Hitachi Ltd | 半導体装置 |
| JP2003022430A (ja) * | 2001-07-06 | 2003-01-24 | Hitachi Ltd | メモリカード |
| JP3931330B2 (ja) * | 2001-09-14 | 2007-06-13 | ソニー株式会社 | 熱プレス用プレートおよびカード製造装置 |
| JP2003242475A (ja) * | 2002-02-21 | 2003-08-29 | Oji Paper Co Ltd | Icカード |
| JP4112258B2 (ja) * | 2002-04-01 | 2008-07-02 | 大日本印刷株式会社 | Icカード |
| KR100541655B1 (ko) * | 2004-01-07 | 2006-01-11 | 삼성전자주식회사 | 패키지 회로기판 및 이를 이용한 패키지 |
| JPWO2005081181A1 (ja) * | 2004-02-20 | 2008-01-17 | 株式会社ルネサステクノロジ | Icカードの製造方法およびicカード |
| JP2008033724A (ja) | 2006-07-31 | 2008-02-14 | Mitsumi Electric Co Ltd | シングル・チップ半導体集積回路装置の製造方法、プログラムデバッグ方法、マイクロコントローラの製造方法 |
| JP5110247B2 (ja) | 2006-07-31 | 2012-12-26 | ミツミ電機株式会社 | 半導体集積回路装置 |
-
2006
- 2006-07-31 JP JP2006207826A patent/JP5080762B2/ja not_active Expired - Fee Related
-
2007
- 2007-05-28 TW TW96118958A patent/TWI400786B/zh not_active IP Right Cessation
- 2007-06-08 KR KR20070056027A patent/KR100881929B1/ko not_active Expired - Fee Related
- 2007-07-26 US US11/881,224 patent/US7576420B2/en not_active Expired - Fee Related
-
2008
- 2008-11-17 KR KR1020080114072A patent/KR100895683B1/ko not_active Expired - Fee Related
Patent Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6173359A (ja) * | 1984-09-18 | 1986-04-15 | Fujitsu Ltd | 半導体装置 |
| JPS6441947A (en) * | 1987-08-07 | 1989-02-14 | Hitachi Ltd | Semiconductor integrated circuit |
| JPH04291096A (ja) * | 1991-03-20 | 1992-10-15 | Fujitsu Ltd | 半導体装置 |
| JPH0540836A (ja) * | 1991-08-02 | 1993-02-19 | Nec Corp | シングルチツプマイクロコンピユータ |
| JPH05343609A (ja) * | 1992-06-04 | 1993-12-24 | Nec Corp | 半導体集積回路装置 |
| JP2001168298A (ja) * | 1999-12-13 | 2001-06-22 | Matsushita Electric Ind Co Ltd | 混載集積回路の開発生産方法 |
| JP2002076248A (ja) * | 2000-08-29 | 2002-03-15 | Oki Micro Design Co Ltd | マルチチップパッケージ |
| JP2003086759A (ja) * | 2001-09-11 | 2003-03-20 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| JP2006074056A (ja) * | 2005-09-15 | 2006-03-16 | Oki Electric Ind Co Ltd | 半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR100895683B1 (ko) | 2009-04-30 |
| KR20090004808A (ko) | 2009-01-12 |
| US20080088000A1 (en) | 2008-04-17 |
| JP5080762B2 (ja) | 2012-11-21 |
| TW200807680A (en) | 2008-02-01 |
| TWI400786B (zh) | 2013-07-01 |
| US7576420B2 (en) | 2009-08-18 |
| KR100881929B1 (ko) | 2009-02-04 |
| KR20080012134A (ko) | 2008-02-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100856438B1 (ko) | 싱글·칩 반도체 집적회로 장치의 제조방법, 프로그램디버그 방법, 마이크로 컨트롤러의 제조방법 | |
| KR100895685B1 (ko) | 반도체 집적회로 장치, 불휘발성 메모리 장치 및 전자 장치 | |
| US7355877B2 (en) | Semiconductor device | |
| JP3737333B2 (ja) | 半導体装置 | |
| KR100895683B1 (ko) | 반도체 집적회로 장치, 반도체 집적회로 장치의 제조방법 및 반도체 집적회로 장치에 프로그램을 기억하는 방법 | |
| JP5293940B2 (ja) | 半導体集積回路装置およびその試験方法 | |
| JPH09152979A (ja) | 半導体装置 | |
| JP5234298B2 (ja) | シングル・チップ半導体集積回路装置の製造方法、プログラムデバッグ方法、マイクロコントローラの製造方法 | |
| JP5311078B2 (ja) | 半導体集積回路装置およびその製造方法 | |
| JP2006351664A (ja) | 半導体装置 | |
| JP4093259B2 (ja) | 半導体装置 | |
| JP4392482B2 (ja) | 半導体装置 | |
| JP3981126B2 (ja) | 半導体装置の製造方法 | |
| JP3981060B2 (ja) | 半導体装置 | |
| JP2004007017A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090323 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110214 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110223 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110407 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110427 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110608 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20110628 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20110805 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120214 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120509 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120831 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |