[go: up one dir, main page]

JP2004281920A - 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法 - Google Patents

半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法 Download PDF

Info

Publication number
JP2004281920A
JP2004281920A JP2003074219A JP2003074219A JP2004281920A JP 2004281920 A JP2004281920 A JP 2004281920A JP 2003074219 A JP2003074219 A JP 2003074219A JP 2003074219 A JP2003074219 A JP 2003074219A JP 2004281920 A JP2004281920 A JP 2004281920A
Authority
JP
Japan
Prior art keywords
carrier substrate
semiconductor chip
semiconductor
semiconductor device
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2003074219A
Other languages
English (en)
Inventor
Tetsutoshi Aoyanagi
哲理 青▲柳▼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2003074219A priority Critical patent/JP2004281920A/ja
Priority to CNB2004100287544A priority patent/CN100442502C/zh
Priority to US10/801,927 priority patent/US20050110166A1/en
Publication of JP2004281920A publication Critical patent/JP2004281920A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
    • H10W90/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/049PCB for one component, e.g. for mounting onto mother PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10507Involving several components
    • H05K2201/10515Stacked components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • H10W70/60
    • H10W70/656
    • H10W72/0198
    • H10W72/244
    • H10W72/536
    • H10W72/5363
    • H10W72/5366
    • H10W72/5522
    • H10W72/5524
    • H10W72/884
    • H10W72/922
    • H10W72/9226
    • H10W72/923
    • H10W72/9415
    • H10W74/00
    • H10W74/15
    • H10W90/271
    • H10W90/28
    • H10W90/722
    • H10W90/724
    • H10W90/732
    • H10W90/734
    • H10W90/754

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Wire Bonding (AREA)

Abstract

【課題】熱放散性を確保しつつ、異種チップの3次元実装構造を実現する。
【解決手段】半導体チップ23がACF接合により実装された半導体パッケージPK11上に、スタックド構造の半導体チップ33a、33bがワイヤボンド接続された半導体パッケージPK12を積層し、半導体チップ23の裏面が露出された状態で、キャリア基板31をキャリア基板21上に実装する。
【選択図】 図1

Description

【0001】
【発明の属する技術分野】
本発明は半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法に関し、特に、半導体パッケージなどの積層構造に適用して好適なものである。
【0002】
【従来の技術】
従来の半導体装置では、半導体チップ実装時の省スペース化を図るため、例えば、特許文献1に開示されているように、キャリア基板を介して半導体チップを3次元実装する方法がある。
【0003】
【特許文献1】
特開平10−284683号公報
【0004】
【発明が解決しようとする課題】
しかしながら、キャリア基板を介して半導体チップを3次元実装する方法では、熱放散性を確保しつつ、異種チップを積層することが困難であるという問題があった。
そこで、本発明の目的は、熱放散性を確保しつつ、異種チップの3次元実装構造を実現することが可能な半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法を提供することである。
【0005】
【課題を解決するための手段】
上述した課題を解決するために、本発明の一態様に係る半導体装置によれば、第1キャリア基板と、前記第1キャリア基板上にフェースダウン実装された第1半導体チップと、第2キャリア基板と、前記第2キャリア基板上に搭載された第2半導体チップと、前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、前記第2半導体チップを封止する封止材と、前記第1半導体チップの裏面が露出されるように、前記第1キャリア基板と前記第2キャリア基板との間に設けられた樹脂とを備えることを特徴とする。
【0006】
これにより、第1キャリア基板上にフェースダウン実装された第1半導体チップの裏面が露出された状態で、パッケージングの異なる第2半導体チップを第1半導体チップ上に積層することが可能となる。このため、第2キャリア基板を第1キャリア基板上に積層した場合においても、第1半導体チップの熱放散性を確保することが可能となるとともに、異種チップの3次元実装構造を実現することが可能となる。
【0007】
また、本発明の一態様に係る半導体装置によれば、前記第2キャリア基板は前記第1半導体チップ上に跨るように、第1キャリア基板上に固定されていることを特徴とする。
これにより、第1半導体チップと第2半導体チップとを重ねて配置することが可能となり、複数の半導体チップを実装する際の実装面積を低減させて、半導体チップ実装時の省スペース化を図ることが可能となる。
【0008】
また、本発明の一態様に係る半導体装置によれば、前記封止材はモールド樹脂であることを特徴とする。
これにより、第2キャリア基板を含む異種パッケージを第1キャリア基板上に積層させることが可能となり、半導体チップの種類が異なる場合においても、半導体チップの3次元実装構造を実現することが可能となる。
【0009】
また、本発明の一態様に係る半導体装置によれば、前記封止材の側壁は前記第2キャリア基板の側壁の位置に一致していることを特徴とする。
これにより、第1キャリア基板上に第2キャリア基板を積層した際の高さの増大を抑制しつつ、第2半導体チップを封止する封止材で第2キャリア基板の一面全体を補強することが可能となるとともに、封止材のセル分割を行うことなく、第2半導体チップを封止することが可能となり、第2キャリア基板上に搭載される第2半導体チップの搭載面積を増大させることが可能となる。
【0010】
また、本発明の一態様に係る半導体装置によれば、前記第1半導体チップは、圧接接合により前記第1キャリア基板上に接続されていることを特徴とする。
これにより、第1半導体チップを第1キャリア基板上に接続する際の低温化を図ることが可能となり、実際の使用時における第1キャリア基板の反りを低減することが可能となる。
【0011】
また、本発明の一態様に係る半導体装置によれば、前記第1キャリア基板及び前記第1キャリア基板に搭載された第1半導体チップを含む半導体装置と、前記第2キャリア基板及び前記第2キャリア基板に搭載された第2半導体チップを含む半導体装置とは、等しい温度で弾性率が異なることを特徴とする。
これにより、一方のキャリア基板で発生する反りを他方のキャリア基板で抑えることが可能となり、第1キャリア基板と第2キャリア基板との間の接続信頼性を向上させることが可能となる。
【0012】
また、本発明の一態様に係る半導体装置によれば、前記第1半導体チップが搭載された第1キャリア基板はフリップチップ実装されたボールグリッドアレイ、前記第2半導体チップが搭載された第2キャリア基板はモールド封止されたボールグリッドアレイまたはチップサイズパッケージであることを特徴とする。
これにより、3次元実装構造の高さの増大を抑制しつつ、異種パッケージを積層させることが可能となり、半導体チップの種類が異なる場合においても、半導体チップ実装時の省スペース化を図ることが可能となる。
【0013】
また、本発明の一態様に係る半導体装置によれば、前記第1半導体チップは、前記第1キャリア基板上に並列に搭載された複数個の半導体チップであることを特徴とする。
これにより、複数の第1半導体チップ上に第2半導体チップを重ねて配置することが可能となり、複数の半導体チップを実装する際の実装面積を低減させて、半導体チップ実装時の省スペース化を図ることが可能となる。
【0014】
また、本発明の一態様に係る半導体装置によれば、前記第2半導体チップは積層された複数個の半導体チップであることを特徴とする。
これにより、種類またはサイズが異なる第2半導体チップを第1半導体チップ上に複数積層することが可能となり、様々の機能を持たせることを可能としつつ、半導体チップ実装時の省スペース化を図ることが可能となる。
【0015】
また、本発明の一態様に係る半導体装置によれば、前記第2半導体チップは、前記第2キャリア基板上に並列に搭載された複数個の半導体チップであることを特徴とする。
これにより、第2半導体チップ積層時の高さの増大を抑制しつつ、複数の第2半導体チップを第1半導体チップ上に配置することが積可能となり、3次元実装時の接続信頼性の劣化を抑制しつつ、半導体チップ実装時の省スペース化を図ることが可能となる。
【0016】
また、本発明の一態様に係る半導体装置によれば、キャリア基板と、前記キャリア基板上にフェースダウン実装された第1半導体チップと、電極パッドの形成面上に再配置配線層が形成された第2半導体チップと、前記第2半導体チップが前記第1半導体チップ上に保持されるように、前記第2半導体チップと前記キャリア基板とを接続する突出電極とを備えることを特徴とする。
【0017】
これにより、半導体チップの種類またはサイズが異なる場合においても、第1半導体チップと第2半導体チップとの間にキャリア基板を介在させることなく、第1半導体チップの裏面を露出させた状態で、第1半導体チップ上に第2半導体チップが配置されるようにして、第2半導体チップをキャリア基板上にフリップチップ実装することが可能となる。
【0018】
このため、半導体チップ積層時の高さの増大を抑制しつつ、熱放散性を確保することが可能となり、3次元実装された半導体チップの信頼性の劣化を抑制しつつ、半導体チップ実装時の省スペース化を図ることが可能となる。
また、本発明の一態様に係る電子デバイスによれば、第1キャリア基板と、前記第1キャリア基板上に搭載された第1電子部品と、第2キャリア基板と、前記第2キャリア基板上に搭載された第2電子部品と、前記第2キャリア基板が前記第1電子部品上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、前記第2電子部品を封止する封止材と、前記第1電子部品の裏面が露出されるように、前記第1キャリア基板と前記第2キャリア基板との間に設けられた樹脂とを備えることを特徴とする。
【0019】
これにより、第1キャリア基板上にフェースダウン実装された第1電子部品の裏面が露出された状態で、パッケージングの異なる第2電子部品を第1電子部品上に積層することが可能となる。このため、第2キャリア基板を第1キャリア基板上に積層した場合においても、第1電子部品の熱放散性を確保することが可能となるとともに、異種部品の3次元実装構造を実現することが可能となる。
【0020】
また、本発明の一態様に係る電子機器によれば、第1キャリア基板と、前記第1キャリア基板上に搭載された第1半導体チップと、第2キャリア基板と、前記第2キャリア基板上に搭載された第2半導体チップと、前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、前記第2半導体チップを封止する封止材と、前記第1半導体チップの裏面が露出されるように、前記第1キャリア基板と前記第2キャリア基板との間に設けられた樹脂と、前記第1キャリア基板が実装されたマザー基板とを備えることを特徴とする。
【0021】
これにより、第1キャリア基板上にフェースダウン実装された第1半導体チップの裏面が露出された状態で、パッケージングの異なる第2半導体チップを第1半導体チップ上に積層することが可能となり、第1半導体チップの熱放散性を確保しつつ、異種チップの3次元実装構造を実現することが可能となる。
また、本発明の一態様に係る半導体装置の製造方法によれば、裏面が露出されるように、第1半導体チップを第1キャリア基板上にフェースダウン実装する工程と、第2キャリア基板上に第2半導体チップを実装する工程と、前記第2半導体チップを封止樹脂で封止する工程と、前記第2キャリア基板が前記第1半導体チップ上に離間して保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする。
【0022】
これにより、第1キャリア基板上に第2キャリア基板を積層した場合においても、第1キャリア基板上にフェースダウン実装された第1半導体チップの裏面を露出させることが可能となる。このため、第1半導体チップから発生した熱を効率よく逃がすことを可能としつつ、パッケージングの異なる第2半導体チップを第1半導体チップ上に積層することが可能となり、熱放散性を確保しつつ、異種チップの3次元実装構造を実現することが可能となる。
【0023】
また、本発明の一態様に係る半導体装置の製造方法によれば、前記第2半導体チップを前記封止樹脂で封止する工程は、前記第2キャリア基板に実装された複数の第2半導体チップを封止樹脂で一体的にモールド成形する工程と、前記封止樹脂によりモールド成形された前記第2キャリア基板を前記第2半導体チップごとに切断する工程とを備えることを特徴とする。
【0024】
これにより、個々の第2半導体チップごとに封止樹脂をセル分割することなく、第2半導体チップを封止樹脂で封止することが可能となるとともに、第2キャリア基板の一面全体を封止樹脂で補強することが可能となる。
このため、第2半導体チップの種類またはサイズが異なる場合においても、モールド成形時の金型を共通化することが可能となり、封止樹脂工程を効率化することが可能となるとともに、セル分割するためのスペースが不要となることから、第2キャリア基板上に搭載される第2半導体チップの搭載面積を増大させることが可能となる。
【0025】
また、本発明の一態様に係る電子デバイスの製造方法によれば、裏面が露出されるように第1キャリア基板上に第1電子部品を実装する工程と、第2キャリア基板上に第2電子部品を実装する工程と、前記第2電子部品を封止樹脂で封止する工程と、前記第2キャリア基板が前記第1電子部品上に離間して保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする。
【0026】
これにより、第1キャリア基板上に第2キャリア基板を積層した場合においても、第1キャリア基板上にフェースダウン実装された第1電子部品の裏面を露出させることが可能となる。このため、第1電子部品から発生した熱を効率よく逃がすことを可能としつつ、パッケージングの異なる第2電子部品を第1電子部品上に積層することが可能となり、熱放散性を確保しつつ、異種部品の3次元実装構造を実現することが可能となる。
【0027】
【発明の実施の形態】
以下、本発明の実施形態に係る半導体装置、電子デバイスおよびそれら製造方法について図面を参照しながら説明する。
図1は、本発明の第1実施形態に係る半導体装置の構成を示す断面図である。なお、この第1実施形態は、半導体チップ(または半導体ダイ)23がACF接合により実装された半導体パッケージPK11上に、スタックド構造の半導体チップ(または半導体ダイ)33a、33bがワイヤボンド接続された半導体パッケージPK12を積層したものである。
【0028】
図1において、半導体パッケージPK11にはキャリア基板21が設けられ、キャリア基板21の両面にはランド22a、22cがそれぞれ形成されるとともに、キャリア基板21内には内部配線22bが形成されている。そして、キャリア基板21上には、裏面が露出するようにして半導体チップ23がフリップチップ実装され、半導体チップ23には、フリップチップ実装するための突出電極24が設けられている。そして、半導体チップ23に設けられた突出電極24は、異方性導電フィルム25を介してランド22c上にACF(Anisotropic Conductive Film)接合されている。また、キャリア基板21の裏面に設けられたランド22a上には、キャリア基板21をマザー基板上に実装するための突出電極26が設けられている。
【0029】
ここで、ACF接合により半導体チップ23をキャリア基板21上に実装することにより、ワイヤボンドやモールド封止するためのスペースが不要となり、3次元実装時の省スペース化を図ることが可能となるとともに、半導体チップ23をキャリア基板21上に接合する際の低温化を図ることが可能となり、実際の使用時のキャリア基板21の反りを低減することが可能となる。
【0030】
一方、半導体パッケージPK12にはキャリア基板31が設けられ、キャリア基板31の両面にはランド32a、32cがそれぞれ形成されるとともに、キャリア基板31内には内部配線32bが形成されている。そして、キャリア基板31上には、接着層34aを介し半導体チップ33aがフェースアップ実装され、半導体チップ33aは、導電性ワイヤ35aを介してランド32cにワイヤボンド接続されている。さらに、半導体チップ33a上には、導電性ワイヤ35aを避けるようにして、半導体チップ33bがフェースアップ実装され、半導体チップ33bは、接着層34bを介して半導体チップ33a上に固定されるとともに、導電性ワイヤ35bを介してランド32cにワイヤボンド接続されている。
【0031】
また、キャリア基板31の裏面に設けられたランド32a上には、キャリア基板31が半導体チップ23上に離間して保持されるように、キャリア基板31をキャリア基板21上に実装するための突出電極36が設けられている。ここで、突出電極36は、半導体チップ23の搭載領域を避けるようにして配置され、例えば、キャリア基板31の裏面の周囲に突出電極36を配置することができる。そして、キャリア基板21上に設けられたランド22cに突出電極36を接合させることにより、半導体チップ23の裏面が露出された状態で、キャリア基板31がキャリア基板21上に実装されている。
【0032】
これにより、キャリア基板21上にフェースダウン実装された半導体チップ23の裏面が露出された状態で、パッケージングの異なる半導体チップ33a、33bを半導体チップ23上に積層することが可能となる。このため、キャリア基板31をキャリア基板21上に積層した場合においても、半導体チップ23の熱放散性を確保することが可能となるとともに、異種の半導体チップ23、33a、33bの3次元実装構造を実現することが可能となる。
【0033】
また、半導体チップ33a、33bは封止樹脂37により封止され、封止樹脂37は、例えば、エポキシ樹脂などの熱硬化性樹脂を用いたモールド成形などにより形成することができる。
ここで、半導体チップ33a、33bの実装面側のキャリア基板31の一面全体に、モールド成形により封止樹脂37を形成することにより、様々の種類の半導体チップ33a、33bがキャリア基板31上に実装される場合においても、モールド成形時の金型を共通化することが可能となり、封止樹脂工程を効率化することが可能となるとともに、封止樹脂37をセル分割するためのスペースが不要となることから、キャリア基板31上に搭載される半導体チップ33a、33bの搭載面積を増大させることが可能となる。
【0034】
なお、キャリア基板21、31としては、例えば、両面基板、多層配線基板、ビルドアップ基板、テープ基板またはフィルム基板などを用いることができ、キャリア基板21、31の材質としては、例えば、ポリイミド樹脂、ガラスエポキシ樹脂、BTレジン、アラミドとエポキシのコンポジットまたはセラミックなどを用いることができる。また、突出電極24、26、36としては、例えば、Auバンプ、半田材などで被覆されたCuバンプやNiバンプ、あるいは半田ボールなどを用いることができる。ここで、突出電極26、36として、例えば、半田ボールを用いることにより、汎用のBGAを用いることで、異種パッケーPK11、PK12同士を積層することができ、製造ラインを流用することができる。また、導電性ワイヤ35a、35bとしては、例えば、AuワイヤやAlワイヤなどを用いることができる。また、上述した実施形態では、キャリア基板31をキャリア基板21上に実装するために、突出電極36をキャリア基板31のランド32a上に設ける方法について説明したが、突出電極36をキャリア基板21のランド22c上に設けるようにしてもよい。
【0035】
また、上述した実施形態では、ACF接合により半導体チップ23をキャリア基板21上に実装する方法について説明したが、例えば、NCF(Nonconductive Film)接合、ACP(Anisotropic Conductive Paste)接合、NCP(Nonconductive Paste)接合などのその他の圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。さらに、上述した実施形態では、キャリア基板21上に半導体チップ23を1個だけ実装する方法を例にとって説明したが、キャリア基板21上に複数の半導体チップを実装するようにしてもよい。
【0036】
図2は、本発明の第2実施形態に係る半導体装置の構成を示す断面図である。なお、この第2実施形態は、半導体チップ43がACF接合により実装された半導体パッケージPK21上に、スタックド構造の半導体チップ53a、53bがそれぞれフリップチップ実装およびワイヤボンド接続された半導体パッケージPK22を積層したものである。
【0037】
図2において、半導体パッケージPK21にはキャリア基板41が設けられ、キャリア基板41の両面にはランド42a、42cがそれぞれ形成されるとともに、キャリア基板41内には内部配線42bが形成されている。そして、キャリア基板41上には、裏面が露出するようにして半導体チップ43がフリップチップ実装され、半導体チップ43には、フリップチップ実装するための突出電極44が設けられている。そして、半導体チップ43に設けられた突出電極44は、異方性導電フィルム45を介してランド42c上にACF接合されている。また、キャリア基板41の裏面に設けられたランド42a上には、キャリア基板41をマザー基板上に実装するための突出電極46が設けられている。
【0038】
ここで、ACF接合により半導体チップ43をキャリア基板41上に実装することにより、ワイヤボンドやモールド封止するためのスペースが不要となり、3次元実装時の省スペース化を図ることが可能となるとともに、半導体チップ43をキャリア基板41上に接合する際の低温化を図ることが可能となり、実際の使用時のキャリア基板41の反りを低減することが可能となる。
【0039】
一方、半導体パッケージPK22にはキャリア基板51が設けられ、キャリア基板51の両面にはランド52a、52cがそれぞれ形成されるとともに、キャリア基板51内には内部配線52bが形成されている。そして、キャリア基板51上には半導体チップ53aがフリップチップ実装され、半導体チップ53aには、フリップチップ実装するための突出電極55aが設けられている。そして、半導体チップ53aに設けられた突出電極55aは、異方性導電フィルム54aを介してランド52c上にACF接合されている。さらに、半導体チップ53a上には、半導体チップ53bがフェースアップ実装され、半導体チップ53bは、接着層54bを介して半導体チップ53a上に固定されるとともに、導電性ワイヤ55bを介してランド52cにワイヤボンド接続されている。
【0040】
ここで、フェースダウン実装された半導体チップ53a上に半導体チップ53bをフェースアップ実装することにより、キャリア基板を介在させることなく、半導体チップ53aよりもサイズが同等かそれ以上の半導体チップ53bを半導体チップ53a上に積層することが可能となり、実装面積を縮小することが可能となる。
【0041】
また、キャリア基板51の裏面に設けられたランド52a上には、キャリア基板51が半導体チップ43上に離間して保持されるようにして、キャリア基板51をキャリア基板51上に実装するための突出電極56が設けられている。ここで、突出電極56は、半導体チップ43の搭載領域を避けるようにして配置され、例えば、キャリア基板51の裏面の周囲に突出電極56を配置することができる。そして、キャリア基板41上に設けられたランド42cに突出電極56を接合させることにより、半導体チップ43の裏面が露出された状態で、キャリア基板51がキャリア基板41上に実装されている。
【0042】
これにより、キャリア基板41上にフェースダウン実装された半導体チップ43の裏面が露出された状態で、パッケージングの異なる半導体チップ53a、53bを半導体チップ43上に積層することが可能となる。このため、キャリア基板51をキャリア基板41上に積層した場合においても、半導体チップ43の熱放散性を確保することが可能となるとともに、異種の半導体チップ43、53a、53bの3次元実装構造を実現することが可能となる。
【0043】
なお、突出電極46、56としては、例えば、半田ボールを用いることができる。これにより、汎用のBGAを用いることで、異種パッケーPK21、PK22同士を積層することができ、製造ラインを流用することができる。
また、半導体チップ53a、53bは封止樹脂57により封止され、封止樹脂57は、例えば、エポキシ樹脂などの熱硬化性樹脂を用いたモールド成形などにより形成することができる。
【0044】
ここで、半導体チップ53a、53bの実装面側のキャリア基板51の一面全体に、モールド成形により封止樹脂57を形成することにより、様々の種類の半導体チップ53a、53bがキャリア基板51上に実装される場合においても、モールド成形時の金型を共通化することが可能となり、封止樹脂工程を効率化することが可能となるとともに、封止樹脂57をセル分割するためのスペースが不要となることから、キャリア基板51上に搭載される半導体チップ53a、53bの搭載面積を増大させることが可能となる。
【0045】
図3は、本発明の第3実施形態に係る半導体装置の製造方法を示す断面図である。なお、この第3実施形態は、複数の半導体チップ62a〜62cを封止樹脂64で一体的にモールド成形した後、個々の半導体チップ62a〜62cごとに切断することにより、半導体チップ62a〜62cがそれぞれ実装されたキャリア基板61a〜61の一面全体に封止樹脂64a〜64cをそれぞれ形成するようにしたものである。
【0046】
図3(a)において、キャリア基板61には、複数の半導体チップ62a〜62cを搭載する搭載領域が設けられている。そして、複数の半導体チップ62a〜62cをキャリア基板61上に実装し、導電性ワイヤ63a〜63cをそれぞれ介してキャリア基板61にワイヤボンド接続する。なお、半導体チップ62a〜62cをワイヤボンド接続する方法以外にも、半導体チップ62a〜62cをキャリア基板61上にフリップチップ実装するようにしてもよく、半導体チップ62a〜62cの積層構造をキャリア基板61上に実装してもよい。
【0047】
次に、図3(b)に示すように、キャリア基板61上に実装された複数の半導体チップ62a〜62cを封止樹脂64で一体的にモールド成形する。ここで、複数の半導体チップ62a〜62cを封止樹脂64で一体的にモールド成形することにより、様々の種類の半導体チップ62a〜62cがキャリア基板61上に実装される場合においても、モールド成形時の金型を共通化することが可能となり、封止樹脂工程を効率化することが可能となるとともに、封止樹脂64をセル分割するためのスペースが不要となることから、キャリア基板61上に搭載される半導体チップ62a〜62cの搭載面積を増大させることが可能となる。
【0048】
次に、図3(c)に示すように、半田ボールなどの突出電極65a〜65cを各キャリア基板61a〜61cの裏面に形成する。そして、図3(d)に示すように、キャリア基板61および封止樹脂64を個々の半導体チップ62a〜62cごとに切断することにより、半導体チップ62a〜62cが封止樹脂64a〜64cでそれぞれ封止されたキャリア基板61a〜61cごとに分割する。また、個々の半導体チップを切断した後に、はんだボールなどの突出電極を形成しても良い。
【0049】
ここで、キャリア基板61および封止樹脂64を一体的に切断することにより、半導体チップ62a〜62cの実装面側のキャリア基板1a〜61cの一面全体に封止樹脂64a〜64cをそれぞれ形成することが可能となる。このため、製造工程の複雑化を抑制しつつ、突出電極65a〜65cの配置領域の剛性を向上させることが可能となり、キャリア基板61a〜61cの反りを低減させることが可能となる。
【0050】
図4は、本発明の第4実施形態に係る半導体装置の製造方法を示す断面図である。なお、この第4実施形態は、半導体チップ73がACF接合により実装された半導体パッケージPK31上に、封止樹脂84で封止された半導体パッケージPK32を積層したものである。
図4(a)において、半導体パッケージPK31にはキャリア基板71が設けられ、キャリア基板71の両面にはランド72a、72bがそれぞれ形成されている。そして、キャリア基板71上には半導体チップ73がフリップチップ実装され、半導体チップ73には、フリップチップ実装するための突出電極74が設けられている。そして、半導体チップ73に設けられた突出電極74は、異方性導電フィルム75を介してランド72b上にACF接合されている。
【0051】
一方、半導体パッケージPK32にはキャリア基板81が設けられ、キャリア基板81の裏面にはランド82が形成され、ランド82上には半田ボールなどの突出電極83が設けられている。また、キャリア基板81上には半導体チップが実装され、半導体チップが実装されたキャリア基板81の一面全体は、封止樹脂84で封止されている。なお、キャリア基板81上には、ワイヤボンド接続された半導体チップを実装するようにしてもよいし、半導体チップをフリップチップ実装するようにしてもよく、半導体チップの積層構造を実装するようにしてもよい。
【0052】
そして、半導体パッケージPK31上に半導体パッケージPK32を積層する場合、キャリア基板71のランド72b上にフラックス76を供給する。なお、キャリア基板71のランド72b上には、フラックス76の代わりに半田ペーストを供給してもよい。
次に、図4(b)に示すように、半導体パッケージPK31上に半導体パッケージPK32をマウントし、リフロー処理を行うことにより、突出電極83をランド72b上に接合させる。
【0053】
次に、図4(c)に示すように、キャリア基板71の裏面に設けられたランド72a上に、キャリア基板71をマザー基板上に実装するための突出電極77を形成する。
図5は、本発明の第5実施形態に係る半導体装置の構成を示す断面図である。なお、この第5実施形態は、半導体チップ103がフリップチップ実装されたキャリア基板101上に、スタックド構造の半導体チップ113a〜113cを3次元実装するようにしたものである。
【0054】
図5において、半導体パッケージPK41にはキャリア基板101が設けられ、キャリア基板101の両面にはランド102a、102cがそれぞれ形成されるとともに、キャリア基板101内には内部配線102bが形成されている。そして、キャリア基板101上には、裏面が露出するようにして半導体チップ103がフリップチップ実装され、半導体チップ103には、フリップチップ実装するための突出電極104が設けられている。そして、半導体チップ103に設けられた突出電極104は、異方性導電フィルム105を介してランド102c上にACF接合されている。なお、半導体チップ103をキャリア基板101上に実装する場合、ACF接合を用いる方法以外にも、例えば、NCF接合や、NCP接合、ACP接合などのその他の圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、キャリア基板101の裏面に設けられたランド102a上には、キャリア基板101をマザー基板上に実装するための突出電極106が設けられている。
【0055】
一方、半導体パッケージPK42にはキャリア基板111が設けられ、キャリア基板111の両面にはランド112a、112cがそれぞれ形成されるとともに、キャリア基板111内には内部配線112bが形成されている。
また、半導体チップ113a〜113cには、電極パッド114a〜114cがそれぞれ設けられるとともに、各電極パッド114a〜114cが露出するようにして、絶縁膜115a〜115cがそれぞれ設けられている。そして、半導体チップ113a〜113cには、例えば、各電極パッド114a〜114cの位置に対応して、貫通孔116a〜116cがそれぞれ形成され、貫通孔116a〜116c内には、絶縁膜117a〜117cおよび導電膜118a〜118cをそれぞれ介して、貫通電極119a〜119cがそれぞれ形成されている。そして、貫通電極119a〜119cが形成された半導体チップ113a〜113cは、貫通電極119a〜119cをそれぞれ介して積層され、半導体チップ113a〜113c間の隙間には樹脂120a、120bがそれぞれ注入されている。
【0056】
また、半導体チップ113aに形成された貫通電極119a上には、半導体チップ113a〜113cの積層構造をフリップチップ実装するための突出電極121が設けられている。そして、キャリア基板111上に設けられたランド112c上に突出電極121が接合されるとともに、キャリア基板111上に実装された半導体チップ113aの表面が封止樹脂122で封止され、半導体チップ113a〜113cの積層構造がキャリア基板111上に実装されている。
【0057】
また、キャリア基板111の裏面に設けられたランド112a上には、キャリア基板111が半導体チップ103上に離間して保持されるように、キャリア基板111をキャリア基板101上に実装するための突出電極123が設けられている。
ここで、突出電極123は、半導体チップ103の搭載領域を避けるようにして配置され、例えば、キャリア基板111の周囲に突出電極123を配置することができる。そして、キャリア基板101上に設けられたランド102c上に突出電極123を接合させることにより、半導体チップ103の裏面が露出された状態で、キャリア基板111がキャリア基板101上に実装されている。
【0058】
これにより、半導体チップ113a〜113cの積層構造と半導体チップ103との間にキャリア基板を介在させることなく、半導体チップ103の裏面が露出された状態で、半導体チップ103上に半導体チップ111a〜111cの積層構造をフリップチップ実装することが可能となる。このため、積層時の高さの増大を抑制しつつ、半導体チップ103の熱放散性を確保することが可能となり、3次元実装された半導体チップ103、113a〜113cの信頼性の劣化を抑制しつつ、半導体チップ103と異なる種類の半導体チップ113a〜113cを複数積層することが可能となる。
【0059】
なお、突出電極104、106、121、123としては、例えば、Auバンプ、半田材などで被覆されたCuバンプやNiバンプ、あるいは半田ボールなどを用いることができる。また、上述した実施形態では、半導体チップ113a〜113cの3層構造をキャリア基板111上に実装する方法について説明したが、キャリア基板111上に実装される半導体チップの積層構造は、2層または4層以上であってもよい。
【0060】
図6は、本発明の第6実施形態に係る半導体装置の構成を示す断面図である。なお、この第8実施形態は、半導体チップ203がフリップチップ実装されたキャリア基板201上に、W−CSP(ウエハレベル−チップサイズパッケージ)を3次元実装するようにしたものである。
図6において、半導体パッケージPK51にはキャリア基板201が設けられ、キャリア基板201の両面にはランド202a、202cがそれぞれ形成されるとともに、キャリア基板201内には内部配線202bが形成されている。そして、キャリア基板201上には、裏面が露出するようにして半導体チップ203がフリップチップ実装され、半導体チップ203には、フリップチップ実装するための突出電極204が設けられている。そして、半導体チップ203に設けられた突出電極204は、異方性導電フィルム205を介してランド202c上にACF接合されている。また、キャリア基板201の裏面に設けられたランド202a上には、キャリア基板201をマザー基板上に実装するための突出電極206が設けられている。
【0061】
一方、半導体パッケージPK52には半導体チップ211が設けられ、半導体チップ211には、電極パッド212が設けられるとともに、電極パッド212が露出するようにして、絶縁膜213が設けられている。そして、半導体チップ211上には、電極パッド212が露出するようにして応力緩和層214が形成され、電極パッド212上には、応力緩和層214上に延伸された再配置配線215が形成されている。そして、再配置配線215上にはソルダレジスト膜216が形成され、ソルダレジスト膜216には、応力緩和層214上において再配置配線215を露出させる開口部217が形成されている。そして、開口部217を介して露出された再配置配線215上には、半導体パッケージPK52が半導体チップ203上に離間して保持されるように、半導体チップ211をキャリア基板201上にフェースダウン実装するための突出電極218が設けられている。
【0062】
ここで、突出電極218は、半導体チップ203の搭載領域を避けるようにして配置され、例えば、半導体チップ211の周囲に突出電極218を配置することができる。そして、キャリア基板201上に設けられたランド202c上に突出電極218が接合され、半導体チップ203の裏面が露出された状態で、半導体パッケージPK52がキャリア基板201上に実装されている。
【0063】
これにより、半導体チップ203がフリップチップ実装されたキャリア基板201上にW−CSPを積層することができる。このため、半導体チップ203、211の種類またはサイズが異なる場合においても、半導体チップ203、211間にキャリア基板を介在させることなく、半導体チップ203の裏面が露出された状態で、半導体チップ203上に半導体チップ211を3次元実装することが可能となる。この結果、半導体チップ203、211積層時の高さの増大を抑制しつつ、半導体チップ203の熱放散性を確保することが可能となり、3次元実装された半導体チップ203、211の信頼性の劣化を抑制しつつ、半導体チップ203、211実装時の省スペース化を図ることが可能となる。
【0064】
なお、半導体パッケージPK52をキャリア基板201上に実装する場合、例えば、ACF接合やNCF接合などの圧接接合を用いるようにしてもよく、半田接合や合金接合などの金属接合を用いるようにしてもよい。また、突出電極204、206、218としては、例えば、Auバンプ、半田材などで被覆されたCuバンプやNiバンプ、あるいは半田ボールなどを用いることができる。また、上述した実施形態では、キャリア基板201上にフリップチップ実装された1個の半導体チップ203上に半導体パッケージPK52を実装する方法を例にとって説明したが、キャリア基板201上にフリップチップ実装された複数の半導体チップ上に半導体パッケージPK52を実装するようにしてもよい。
【0065】
なお、上述した半導体装置および電子デバイスは、例えば、液晶表示装置、携帯電話、携帯情報端末、ビデオカメラ、デジタルカメラ、MD(Mini Disc)プレーヤなどの電子機器に適用することができ、電子機器の小型・軽量化を可能としつつ、電子機器の信頼性を向上させることができる。
また、上述した実施形態では、半導体チップまたは半導体パッケージを実装する方法を例にとって説明したが、本発明は、必ずしも半導体チップまたは半導体パッケージを実装する方法に限定されることなく、例えば、弾性表面波(SAW)素子などのセラミック素子、光変調器や光スイッチなどの光学素子、磁気センサやバイオセンサなどの各種センサ類などを実装するようにしてもよい。
【図面の簡単な説明】
【図1】第1実施形態に係る半導体装置の構成を示す断面図。
【図2】第2実施形態に係る半導体装置の構成を示す断面図。
【図3】第3実施形態に係る半導体装置の構成を示す断面図。
【図4】第4実施形態に係る半導体装置の製造方法を示す断面図。
【図5】第5実施形態に係る半導体装置の製造方法を示す断面図。
【図6】第6実施形態に係る半導体装置の構成を示す断面図。
【符号の説明】
21、31、41、51、61、61a〜61c、71、81、101、111、201 キャリア基板、22a、22c、32a、32c、42a、42c、52a、52c、72a、72b、82、102a、102c、112a、112c、202a、202c ランド、、22b、32b、42b、52b、102b、112b、202b 内部配線、23、33a、33b、43、53a、53b、62a〜62c、73、103、113a〜113c、203、211 半導体チップ、、24、26、36、44、46、55a、56、65a〜65c、74、77、83、104、121、123、206、218 突出電極、25、45、54a、75、105、205 異方性導電フィルム、34a、34b、54b 接着層、15、35a、35b、55b、63a〜63c 導電性ワイヤ、37、57、64、64a〜64c、84、120a、120b、122 封止樹脂、76 フラックス、114a〜114c、212 電極パッド、115a〜115c、117a〜117c、213 絶縁膜、116a〜116c 貫通孔、118a〜118c 導電膜、119a〜119c 貫通電極、214 応力緩和層、215 再配置配線、216 ソルダレジスト層、217 開口部、PK11、PK12、PK21、PK22、PK31、PK32、PK41、PK42、PK51、PK52 半導体パッケージ

Claims (16)

  1. 第1キャリア基板と、
    前記第1キャリア基板上にフェースダウン実装された第1半導体チップと、
    第2キャリア基板と、
    前記第2キャリア基板上に搭載された第2半導体チップと、
    前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、
    前記第2半導体チップを封止する封止材と、
    前記第1半導体チップの裏面が露出されるように、前記第1キャリア基板と前記第2キャリア基板との間に設けられた樹脂とを備えることを特徴とする半導体装置。
  2. 前記第2キャリア基板は前記第1半導体チップ上に跨るように、第1キャリア基板上に固定されていることを特徴とする請求項1記載の半導体装置。
  3. 前記封止材はモールド樹脂であることを特徴とする請求項1または2記載の半導体装置。
  4. 前記封止材の側壁は前記第2キャリア基板の側壁の位置に一致していることを特徴とする請求項1または2記載の半導体装置。
  5. 前記第1半導体チップは、圧接接合により前記第1キャリア基板上に接続されていることを特徴とする請求項1〜4のいずれか1項記載の半導体装置。
  6. 前記第1キャリア基板及び前記第1キャリア基板に搭載された第1半導体チップを含む半導体装置と、前記第2キャリア基板及び前記第2キャリア基板に搭載された第2半導体チップを含む半導体装置とは、等しい温度で弾性率が異なることを特徴とする請求項1〜5のいずれか1項記載の半導体装置。
  7. 前記第1半導体チップが搭載された第1キャリア基板はフリップチップ実装されたボールグリッドアレイ、前記第2半導体チップが搭載された第2キャリア基板はモールド封止されたボールグリッドアレイまたはチップサイズパッケージであることを特徴とする請求項1〜6のいずれか1項記載の半導体装置。
  8. 前記第1半導体チップは、前記第1キャリア基板上に並列に搭載された複数個の半導体チップであることを特徴とする請求項1〜7のいずれか1項記載の半導体装置。
  9. 前記第2半導体チップは積層された複数個の半導体チップであることを特徴とする請求項1〜8のいずれか1項記載の半導体装置。
  10. 前記第2半導体チップは、前記第2キャリア基板上に並列に搭載された複数個の半導体チップであることを特徴とする請求項1〜9のいずれか1項記載の半導体装置。
  11. キャリア基板と、
    前記キャリア基板上にフェースダウン実装された第1半導体チップと、
    電極パッドの形成面上に再配置配線層が形成された第2半導体チップと、
    前記第2半導体チップが前記第1半導体チップ上に保持されるように、前記第2半導体チップと前記キャリア基板とを接続する突出電極とを備えることを特徴とする半導体装置。
  12. 第1キャリア基板と、
    前記第1キャリア基板上に搭載された第1電子部品と、
    第2キャリア基板と、
    前記第2キャリア基板上に搭載された第2電子部品と、
    前記第2キャリア基板が前記第1電子部品上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、
    前記第2電子部品を封止する封止材と、
    前記第1電子部品の裏面が露出されるように、前記第1キャリア基板と前記第2キャリア基板との間に設けられた樹脂とを備えることを特徴とする電子デバイス。
  13. 第1キャリア基板と、
    前記第1キャリア基板上に搭載された第1半導体チップと、
    第2キャリア基板と、
    前記第2キャリア基板上に搭載された第2半導体チップと、
    前記第2キャリア基板が前記第1半導体チップ上に保持されるように、前記第2キャリア基板と前記第1キャリア基板とを接続する突出電極と、
    前記第2半導体チップを封止する封止材と、
    前記第1半導体チップの裏面が露出されるように、前記第1キャリア基板と前記第2キャリア基板との間に設けられた樹脂と、
    前記第1キャリア基板が実装されたマザー基板とを備えることを特徴とする電子機器。
  14. 裏面が露出されるように第1半導体チップを第1キャリア基板上にフェースダウン実装する工程と、
    第2キャリア基板上に第2半導体チップを実装する工程と、
    前記第2半導体チップを封止樹脂で封止する工程と、
    前記第2キャリア基板が前記第1半導体チップ上に離間して保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする半導体装置の製造方法。
  15. 前記第2半導体チップを前記封止樹脂で封止する工程は、
    前記第2キャリア基板に実装された複数の第2半導体チップを封止樹脂で一体的にモールド成形する工程と、
    前記封止樹脂によりモールド成形された前記第2キャリア基板を前記第2半導体チップごとに切断する工程とを備えることを特徴とする請求項14記載の半導体装置の製造方法。
  16. 裏面が露出されるように第1キャリア基板上に第1電子部品を実装する工程と、
    第2キャリア基板上に第2電子部品を実装する工程と、
    前記第2電子部品を封止樹脂で封止する工程と、
    前記第2キャリア基板が前記第1電子部品上に離間して保持されるように、前記突出電極を介して前記第2キャリア基板と前記第1キャリア基板とを接続する工程とを備えることを特徴とする電子デバイスの製造方法。
JP2003074219A 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法 Withdrawn JP2004281920A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2003074219A JP2004281920A (ja) 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
CNB2004100287544A CN100442502C (zh) 2003-03-18 2004-03-15 半导体装置、电子设备及它们的制造方法,以及电子仪器
US10/801,927 US20050110166A1 (en) 2003-03-18 2004-03-16 Semiconductor device, electronic device, electronic apparatus, method of manufacturing semiconductor device, and method of manufacturing electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003074219A JP2004281920A (ja) 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法

Publications (1)

Publication Number Publication Date
JP2004281920A true JP2004281920A (ja) 2004-10-07

Family

ID=33289923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003074219A Withdrawn JP2004281920A (ja) 2003-03-18 2003-03-18 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法

Country Status (3)

Country Link
US (1) US20050110166A1 (ja)
JP (1) JP2004281920A (ja)
CN (1) CN100442502C (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008016519A (ja) * 2006-07-04 2008-01-24 Renesas Technology Corp 半導体装置及びその製造方法
CN102130078B (zh) * 2010-01-20 2013-03-13 财团法人工业技术研究院 导热绝缘复合膜层及芯片堆叠结构
US20170301598A1 (en) * 2005-08-19 2017-10-19 Micron Technology, Inc. Microelectronic devices, stacked microelectronic devices, and methods for manufacturing microelectronic devices
US10756075B2 (en) 2018-05-24 2020-08-25 Samsung Electronics Co., Ltd. Package-on-package type semiconductor package and method for manufacturing the same

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI283467B (en) * 2003-12-31 2007-07-01 Advanced Semiconductor Eng Multi-chip package structure
US20070013042A1 (en) * 2005-06-20 2007-01-18 Nokia Corporation Electronic module assembly with heat spreader
JP4512545B2 (ja) 2005-10-27 2010-07-28 パナソニック株式会社 積層型半導体モジュール
WO2013025205A1 (en) * 2011-08-16 2013-02-21 Intel Corporation Offset interposers for large-bottom packages and large-die package-on-package structures
CN102693968B (zh) 2012-05-25 2014-12-03 华为技术有限公司 芯片堆叠封装结构
CN103972202A (zh) * 2013-01-31 2014-08-06 联想(北京)有限公司 电路装置及pcb板
KR102103375B1 (ko) 2013-06-18 2020-04-22 삼성전자주식회사 반도체 패키지
US20170016745A1 (en) * 2014-03-24 2017-01-19 Panasonic Intellectual Property Management Co., Ltd. Magnetic sensor
US10094890B2 (en) * 2014-10-09 2018-10-09 Panasonic Intellectual Property Management Co., Ltd. Magnetic sensor
US12046523B2 (en) * 2019-11-12 2024-07-23 Advanced Semiconductor Engineering, Inc. Semiconductor device packages and methods of manufacturing the same
DE102022105706A1 (de) * 2022-03-10 2023-09-14 Infineon Technologies Ag Magnetfeldsensor mit mechanisch geschütztem Permanentmagneten

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03273673A (ja) * 1990-03-23 1991-12-04 Matsushita Electron Corp 半導体装置
US5120678A (en) * 1990-11-05 1992-06-09 Motorola Inc. Electrical component package comprising polymer-reinforced solder bump interconnection
US5222014A (en) * 1992-03-02 1993-06-22 Motorola, Inc. Three-dimensional multi-chip pad array carrier
GB9312328D0 (en) * 1993-06-15 1993-07-28 Lexor Technology Limited A method of brazing
KR0134648B1 (ko) * 1994-06-09 1998-04-20 김광호 노이즈가 적은 적층 멀티칩 패키지
JPH08115989A (ja) * 1994-08-24 1996-05-07 Fujitsu Ltd 半導体装置及びその製造方法
US6404049B1 (en) * 1995-11-28 2002-06-11 Hitachi, Ltd. Semiconductor device, manufacturing method thereof and mounting board
JPH10163386A (ja) * 1996-12-03 1998-06-19 Toshiba Corp 半導体装置、半導体パッケージおよび実装回路装置
US5994166A (en) * 1997-03-10 1999-11-30 Micron Technology, Inc. Method of constructing stacked packages
JP2964983B2 (ja) * 1997-04-02 1999-10-18 日本電気株式会社 三次元メモリモジュール及びそれを用いた半導体装置
JPH10294423A (ja) * 1997-04-17 1998-11-04 Nec Corp 半導体装置
US6180881B1 (en) * 1998-05-05 2001-01-30 Harlan Ruben Isaak Chip stack and method of making same
US6369444B1 (en) * 1998-05-19 2002-04-09 Agere Systems Guardian Corp. Packaging silicon on silicon multichip modules
JP3201353B2 (ja) * 1998-08-04 2001-08-20 日本電気株式会社 半導体装置とその製造方法
US6133634A (en) * 1998-08-05 2000-10-17 Fairchild Semiconductor Corporation High performance flip chip package
SG75873A1 (en) * 1998-09-01 2000-10-24 Texas Instr Singapore Pte Ltd Stacked flip-chip integrated circuit assemblage
TW434767B (en) * 1998-09-05 2001-05-16 Via Tech Inc Package architecture of ball grid array integrated circuit device
US6573119B1 (en) * 1999-02-17 2003-06-03 Hitachi, Ltd. Semiconductor device and method of manufacture thereof
US6034425A (en) * 1999-03-17 2000-03-07 Chipmos Technologies Inc. Flat multiple-chip module micro ball grid array packaging
US6023097A (en) * 1999-03-17 2000-02-08 Chipmos Technologies, Inc. Stacked multiple-chip module micro ball grid array packaging
JP2000349255A (ja) * 1999-06-03 2000-12-15 Oki Electric Ind Co Ltd 半導体記憶装置およびその製造方法
US6122171A (en) * 1999-07-30 2000-09-19 Micron Technology, Inc. Heat sink chip package and method of making
TW415056B (en) * 1999-08-05 2000-12-11 Siliconware Precision Industries Co Ltd Multi-chip packaging structure
JP2001156212A (ja) * 1999-09-16 2001-06-08 Nec Corp 樹脂封止型半導体装置及びその製造方法
JP3798597B2 (ja) * 1999-11-30 2006-07-19 富士通株式会社 半導体装置
JP3881488B2 (ja) * 1999-12-13 2007-02-14 株式会社東芝 回路モジュールの冷却装置およびこの冷却装置を有する電子機器
US6369448B1 (en) * 2000-01-21 2002-04-09 Lsi Logic Corporation Vertically integrated flip chip semiconductor package
US6731009B1 (en) * 2000-03-20 2004-05-04 Cypress Semiconductor Corporation Multi-die assembly
JP2001339011A (ja) * 2000-03-24 2001-12-07 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
JP2001352035A (ja) * 2000-06-07 2001-12-21 Sony Corp 多層半導体装置の組立治具及び多層半導体装置の製造方法
US6461881B1 (en) * 2000-06-08 2002-10-08 Micron Technology, Inc. Stereolithographic method and apparatus for fabricating spacers for semiconductor devices and resulting structures
JP2002134650A (ja) * 2000-10-23 2002-05-10 Rohm Co Ltd 半導体装置およびその製造方法
US6734539B2 (en) * 2000-12-27 2004-05-11 Lucent Technologies Inc. Stacked module package
US6395622B1 (en) * 2001-06-05 2002-05-28 Chipmos Technologies Inc. Manufacturing process of semiconductor devices
US6686225B2 (en) * 2001-07-27 2004-02-03 Texas Instruments Incorporated Method of separating semiconductor dies from a wafer
US6787916B2 (en) * 2001-09-13 2004-09-07 Tru-Si Technologies, Inc. Structures having a substrate with a cavity and having an integrated circuit bonded to a contact pad located in the cavity
JP3866591B2 (ja) * 2001-10-29 2007-01-10 富士通株式会社 電極間接続構造体の形成方法および電極間接続構造体
JP2003218150A (ja) * 2002-01-23 2003-07-31 Fujitsu Media Device Kk モジュール部品
JP2003318361A (ja) * 2002-04-19 2003-11-07 Fujitsu Ltd 半導体装置及びその製造方法
US6903458B1 (en) * 2002-06-20 2005-06-07 Richard J. Nathan Embedded carrier for an integrated circuit chip
JP4072020B2 (ja) * 2002-08-09 2008-04-02 日本電波工業株式会社 表面実装水晶発振器
JP2004179232A (ja) * 2002-11-25 2004-06-24 Seiko Epson Corp 半導体装置及びその製造方法並びに電子機器
JP4096774B2 (ja) * 2003-03-24 2008-06-04 セイコーエプソン株式会社 半導体装置、電子デバイス、電子機器、半導体装置の製造方法及び電子デバイスの製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170301598A1 (en) * 2005-08-19 2017-10-19 Micron Technology, Inc. Microelectronic devices, stacked microelectronic devices, and methods for manufacturing microelectronic devices
US10431513B2 (en) * 2005-08-19 2019-10-01 Micron Technology, Inc. Microelectronic devices, stacked microelectronic devices, and methods for manufacturing microelectronic devices
US11239128B2 (en) 2005-08-19 2022-02-01 Micron Technology, Inc. Microelectronic devices, stacked microelectronic devices, and methods for manufacturing microelectronic devices
JP2008016519A (ja) * 2006-07-04 2008-01-24 Renesas Technology Corp 半導体装置及びその製造方法
CN102130078B (zh) * 2010-01-20 2013-03-13 财团法人工业技术研究院 导热绝缘复合膜层及芯片堆叠结构
US10756075B2 (en) 2018-05-24 2020-08-25 Samsung Electronics Co., Ltd. Package-on-package type semiconductor package and method for manufacturing the same

Also Published As

Publication number Publication date
US20050110166A1 (en) 2005-05-26
CN1532930A (zh) 2004-09-29
CN100442502C (zh) 2008-12-10

Similar Documents

Publication Publication Date Title
JP3680839B2 (ja) 半導体装置および半導体装置の製造方法
US7087989B2 (en) Semiconductor device, electronic device, electronic apparatus, and method of manufacturing semiconductor device
JP4110992B2 (ja) 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
US8786102B2 (en) Semiconductor device and method of manufacturing the same
CN100349292C (zh) 半导体装置及其制造方法、电子设备、电子仪器
US20060022332A1 (en) Semiconductor chip-embedded substrate and method of manufacturing same
US20040245652A1 (en) Semiconductor device, electronic device, electronic appliance, and method of manufacturing a semiconductor device
JP2011101044A (ja) スタックパッケージ及びその製造方法
JP2003273317A (ja) 半導体装置及びその製造方法
TWI436470B (zh) 封裝製程及封裝結構
KR20090039411A (ko) 솔더 볼과 칩 패드가 접합된 구조를 갖는 반도체 패키지,모듈, 시스템 및 그 제조방법
JP6100489B2 (ja) 半導体装置の製造方法
CN100442502C (zh) 半导体装置、电子设备及它们的制造方法,以及电子仪器
JP3891123B2 (ja) 半導体装置、電子デバイス、電子機器、及び半導体装置の製造方法
JP2004281919A (ja) 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
JP3786103B2 (ja) 半導体装置、電子デバイス、電子機器および半導体装置の製造方法
US7956450B2 (en) Multi-chip package
US7371607B2 (en) Method of manufacturing semiconductor device and method of manufacturing electronic device
KR100729051B1 (ko) 반도체패키지 및 그 제조 방법
KR20060039272A (ko) 반도체 장치 및 그 제조방법
KR20030008450A (ko) 볼 그리드 어레이형 적층 패키지
KR20060041538A (ko) 단일 에지 패드를 갖는 반도체 칩을 포함하는 반도체 패키지
KR20110090374A (ko) 반도체 패키지

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050105

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20050105

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20050128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050201

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20050328