[go: up one dir, main page]

JP2004046235A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2004046235A
JP2004046235A JP2003313963A JP2003313963A JP2004046235A JP 2004046235 A JP2004046235 A JP 2004046235A JP 2003313963 A JP2003313963 A JP 2003313963A JP 2003313963 A JP2003313963 A JP 2003313963A JP 2004046235 A JP2004046235 A JP 2004046235A
Authority
JP
Japan
Prior art keywords
liquid crystal
electrode
crystal display
display device
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003313963A
Other languages
English (en)
Inventor
Katsuyuki Arimoto
克行 有元
Takahiro Kobayashi
隆宏 小林
Yoshito Ota
義人 太田
Taro Funamoto
太朗 船本
Seiji Kawaguchi
聖二 川口
Kenji Nakao
健次 中尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2003313963A priority Critical patent/JP2004046235A/ja
Publication of JP2004046235A publication Critical patent/JP2004046235A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】OCB液晶セルを用いた際に、逆転移の発生を抑圧し、良好な映像を表示することが可能な液晶表示装置を提供する。
【解決手段】画素データが供給される複数のソース線と、走査信号が供給される複数のゲート線と、ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタとを有した、トランジスタのドレイン側に液晶セルの一方の電極と意図的に形成した蓄積容量の一方の電極を配置し、蓄積容量のもう一方の電極を液晶セルの反対側の電極とは別の電極に配線した構造を持つ液晶表示素子を具備し、液晶セルに対し、1フレーム期間内の所定期間に映像信号表示用の電圧を印加し、他の所定期間に映像信号表示とは別の電圧を印加し、映像信号表示とは別の電圧をソース線とは異なる電極である蓄積容量の一方の電極から印加する。
【選択図】図1

Description

 本発明は、アクティブマトリックス型液晶表示装置の駆動方法および液晶表示装置に係り、特に広視野角、高速応答性を有するOCB(Optically self−Compensated Birefringence)液晶モードを利用した液晶表示装置の駆動方法および液晶表示装置に関するものである。
 周知のとおり、液晶表示装置は、コンピュータ装置等の画面表示デバイスとして数多く使用されているが、今後はTV用途での使用拡大も見込まれている。しかしながら現在広く使用されているTN(Twisted Nematic)モードは視野角が狭く、応答速度も不充分で、視差によるコントラストの低下や、動画像のボケなど、TVとして使用する際の表示性能には大きな課題がある。
 近年、上記TNモードに代わり、OCB液晶モードに関する研究が進んでいる。OCBは、TNに比べ、広視野角、高速応答という特性を持ち、自然動画表示により適した液晶モードであるといえる。
 以下、従来の液晶表示装置の駆動方法および液晶表示装置に関して説明する。
 図11において、101はゲート線、102はソース線、103はスイッチング素子としての薄膜トランジスタ(以下、TFTという)で、TFTのドレイン電極は画素の画素電極に接続されている。画素は、画素電極と対向電極107との両方の電極にはさまれて保持された液晶105、さらにこれら画素電極と対向電極との間に形成された蓄積容量104とで構成される。
 以下、図12においてその実際の駆動動作を説明する。
 ソース線へのデータ電位Vsの供給と同期して、ゲート線の電位Vgは順次オン電位となる。ソース線に供給される電圧の位相は、本例ではソース線毎またはフレーム毎に逆相の関係となる。対向電極の電圧と、ソース線に供給され、各画素に印可された電圧の差が、画素内の液晶Clcの両端に印加される電圧で、これが画素の透過率を決定する。
 こうした駆動方法はOCBセルを用いた場合も、TN型セルを用いた場合も同様である。ただし、OCBセルは、映像表示を開始する起動段階においてTN型セルにはない独特の駆動が必要となる。
 OCBセルは画像表示が可能な状態にあたるベンド配向と、表示できない状態にあたるスプレイ配向とをもつ。このスプレイ配向からベンド配向に移行する(以下、転移とよぶ)ためには、一定時間高電圧を印加するなどの独特の駆動が必要となる。ただし、この転移に係る駆動に関しては本発明とは直接関係しないので、これ以上の説明は行わない。
 しかしながら、このOCBセルは、前記の独特な駆動により一旦ベンド配向に転移しても、所定のレベル以上の電圧が一定時間以上印加されない状態が続くと、ベンド配向が維持できずスプレイ配向に戻る(以下、この現象を逆転移とよぶ)という課題があった。
 それ故、本発明の目的は、OCBセルを用いた際に、逆転移の発生を抑圧し、良好な映像を表示することが可能な液晶表示装置の駆動方法および液晶表示装置を提供することである。
 この課題を解決するために第1の発明は、画素データが供給される複数のソース線と、走査信号が供給される複数のゲート線と、前記ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタと、前記トランジスタのドレイン側に液晶セルの一方の電極を、前記トランジスタのドレイン側には更に意図的に形成した蓄積容量の一方の電極を配置し、その蓄積容量のもう一方の電極を液晶セルの反対側の電極とは別の電極に配線した構造を持つ液晶表示素子とを具備し、前記液晶セルに対し、1フレーム期間内の所定期間に映像表示信号用の電圧を印加し、さらに他の所定期間に映像表示信号とは異なる別の電圧を印加し、前記映像表示信号とは別の電圧をソース線とは異なる電極である蓄積容量の一方の電極から印加することを特徴とする、液晶表示装置である。
 第2の発明は、第1の発明に対して、蓄積容量のもう一方の電極を隣接した他のゲート線に配線した構造を持つ液晶表示素子を具備し、映像表示信号とは異なる別の電圧をソース線とは異なる電極である蓄積容量の一方の電極から印加することを特徴とする、液晶表示装置である。
 第3の発明は、第1または第2の発明に対して、前記映像表示信号とは異なる別の電圧を、ソース線とは異なる電極である液晶セルの反対側の電極から印加することを特徴とする、液晶表示装置である。
 第4の発明は、第1から第3の発明に対して、蓄積容量のもう一方の電極を液晶セルの反対側の電極と同一の電極に配線した構造を持つ液晶表示素子を有し、前記映像表示信号とは異なる別の電圧をソース線とは異なる電極である液晶セルの反対側の電極から印加することを特徴とする、液晶表示装置である。
 第5の発明は、第1から第4の発明に従属する発明であって、ソース線から供給される電圧振幅が液晶の透過率の最大を決定する電圧と液晶の透過率の最小を決定する電圧との1倍以上2倍未満の幅であることを特徴とする、液晶表示装置である。
 第6の発明は、第1から第4の発明に従属する発明であって、ソース線から供給される電圧振幅が液晶の透過率の最大を決定する電圧と液晶の透過率の最小を決定する電圧との2倍以上3倍未満の幅であることを特徴とする、液晶表示装置である。
 第7の発明は、画素データが供給される複数のソース線と、走査信号が供給される複数のゲート線と、前記ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタと、前記トランジスタのドレイン側に液晶セルの一方の電極を、前記トランジスタのドレイン側にはさらに意図的に形成した蓄積容量の一方の電極を配置した構造を持つ液晶表示素子と、映像信号とそれに同期した同期信号を入力し、映像信号の1水平走査期間を1倍以上2倍未満にレート変換するレート変換部と、前記レート変換に用いるメモリと、前記同期信号からソースよおびゲートドライバの駆動動作を行う駆動制御部とを具備し、前記のレート変換によって生じる余裕時間に複数のゲート線上の液晶セルに対し映像信号とは異なる別の電圧を印加することを特徴とする、液晶表示装置である。
 第8の発明は、第7の発明に従属する発明であって、各ゲート線毎に予め定めた補正を行う補正回路を具備し、ゲート線毎の映像信号が印加されている期間と、前記の映像信号とは異なる別の電圧が印加されている期間の割合のばらつきによる輝度むらの影響を排除することを特徴する、液晶表示装置である。
 第9の発明は、第7の発明に従属する発明であって、フレーム毎にゲート線を走査する順序を入れ替えて、その入れ替え順序に応じた映像信号の並べ替えを行う並べ替え部と、並べ替えに用いるメモリを具備し、ゲート線毎の映像信号が印加されている期間と、前記の映像信号とは異なる別の電圧が印加されている期間の割合のばらつきによる輝度むらの影響を排除することを特徴する、液晶表示装置である。
 第10の発明は、第1から第9の発明に従属する発明であって、1フレーム期間における、映像信号が印加されている期間と、前記の映像信号とは異なる別の電圧が印加されている期間の割合が可変であることを特徴とする。
 第11の発明は、第1から第10の発明に従属する発明であって、前記液晶セルがOCBセルであることを特徴とする。
 本発明の液晶表示装置の駆動方法および液晶表示装置によれば、ソース線によるデータ電位書き込み後、蓄積容量電極電位を所定の電位に駆動することで逆転移を防止し、これによる画面輝度低下の影響を極力小さくすることが可能となる。
 また、本発明の液晶表示装置の駆動方法および液晶表示装置によれば、蓄積容量電極電位を所定の電位に駆動することで、ソース線を該1倍電位で駆動しながら交流反転駆動を行い、かつ逆転移を防止し、これによる画面輝度低下の影響を極力小さくすることが可能となる。また、上記の構成ではソース線の駆動電位を第1の実施例よりも低くすることができ、従ってソース線を駆動する回路またはドライバICのコストを低減することが可能となる。
 また、本発明の液晶表示装置の駆動方法および液晶表示装置によれば、ソース線によるデータ電位書き込み後、前段ゲート電位を所定の電位に駆動することで逆転移を防止し、これによる画面輝度低下の影響を極力小さくすることが可能となる。
 また、本発明の液晶表示装置の駆動方法および液晶表示装置によれば、レート変換によって、ソース線からの映像信号のデータ電位書き込み時間および黒挿入時間を黒挿入をしない場合に比較して1/2以上1未満にまで拡げることができる。従って、逆転移の防止というOCB特有の駆動による各画素への書き込み時間の不足やソースドライバへの転送レートの高速化を防ぐことが可能となり、これらによる画質劣化の影響または回路側への負担を極力小さくすることが可能となる。
 (第1の実施形態)
 図1および図2は、本発明の第1の実施形態に係る液晶表示装置の構成および駆動方法を示す図である。図1において、101はゲート線、102はソース線、103はスイッチング素子としてのTFTで、TFTのドレイン電極は画素の画素電極に接続されている。画素は、画素電極と対向電極107との両方の電極にはさまれて保持された液晶105で形成され、さらにドレイン電極ともう一方の電極106との間に形成された蓄積容量104で構成される。
 以下、図2においてその実際の駆動を説明する。
 ソース線へのデータ電位Vsの供給と同期して、各ゲート線の電位Vgは順次オン電位となる。ソース線に供給される電圧の位相は、本例ではソース線毎またはフレーム毎に逆相の関係となる。対向電極の電圧と、ソース線に供給され各画素に印可された電圧の差が、画素内の液晶の両端に印加される電圧で、これが画素の透過率を決定する。
 以上は蓄積容量の反対側の電極(以後、蓄積容量電極とよぶ)の電位Veが一定の場合である。
 図2に示すとおり、ソース線電位の書き込み後たとえば1フレームの80%の期間経過後に蓄積容量電極電位Veを変化させその状態を維持すると、蓄積容量を介して液晶に印加される電位を操作できる。
 その際の液晶に印加される電位の変化量(積み上げ電位)Vpは、蓄積容量をCst、液晶容量をClc、さらに図示しないゲート−ドレイン間の突き抜け容量をCgd、Veの変化電圧分をVe+またはVe−とすると以下の式で表される。
 Vp=Cst/(Clc+Cst+Cgd)×(Ve+またはVe−) (1)
 上記より、Ve+およびVe−を所定の電位に操作することで、1フレーム期間の一定期間に逆転移防止に必要な電位以上の電位を液晶に印加することができる。
 すなわち、その直前にソースを介して書き込まれた液晶電位がどのような電位であっても、前記のVp分は実効電圧を大きく積み上げることが可能となる。従って、映像書き込みに要する時間を短縮することなく、逆転移防止電圧を書き込むことができる。
 一定電位以上の電位を1フレーム期間の一定割合だけ印加することで逆転移を防止し、従来の駆動より低い電位まで表示用に使用することで、結果として高い透過率を維持できる。
 図4に一般的なOCBの電位−透過率曲線を示す。図4において401は逆転移防止のための所定電位を挿入しない場合の電位−透過率曲線、402は逆転移防止のための所定電位を挿入した場合の電位−透過率曲線、403は逆転移防止をしない場合のベンド配向からスプレイ配向への逆転移が起きる臨界電位Vth、404は最も高い透過率の時の電位(白電位)、405は最も低い透過率の時の電位(黒電位)である。
 逆転移防止をしない場合、Vth以下ではスプレイ配向に戻ってしまうため適切な透過率が得られず、従ってVth以上の電位で駆動しなければならないが、図4に示すようにその場合には十分な輝度が得られない。
 本発明の第1の実施形態に係る液晶表示装置の駆動方法および液晶表示装置によれば、ソース線によるデータ電位書き込み後、蓄積容量電極電位を所定の電位に駆動することで逆転移を防止し、これによる画面輝度低下の影響を極力小さくすることが可能となる。
 (第2の実施形態)
 第1の実施の形態においては、液晶に印加する電圧の交流反転をソース線電位の極性反転で実現した。
 そのためには、図4における、最も高い電位405の少なくとも2倍幅の電位を供給する必要がある。
 本実施例においては、図4における、最も高い電位405の1倍幅の電位(以下、1倍電位とよぶ)を供給し、液晶への交流反転駆動と、逆転移防止駆動とを同時に行う方法について述べる。
 先ず、ソース線の該1倍電位における交流反転駆動について述べると、図3に示すように、ゲートをオンする間、蓄積容量電極電位Veを一時的に高くあるいは低くし、ゲートのオフ後に元の電位に戻すことで、蓄積容量を介して液晶に印加される電位を操作できる。液晶に印加される電位の変化量Vccは、Veの変化電圧分をVge+またはVge−とすると以下の式で表される。
 (2)式 Vcc=Cst/(Clc+Cst+Cgd)×(Vge+またはVge−)
 その際のソース線電位は反転動作を行うときには交流的に−1倍となるように例えばビット変転などの操作を行う。
 以上のように駆動することで、ソース線電位として該1倍電位を供給しながら交流反転駆動を行う。
 次に、ソース線電位の書き込み後たとえば1フレームの80%の期間経過後にさらに電位を変化させその状態を維持すると、蓄積容量を介して逆転移防止に必要な電位以上の電位を液晶に印加することができる。
 その際の液晶に印加される電位の変化量Vpは、Veの変化電圧分をVe+またはVe−とすると(1)式と同じように表せる。
 本発明の第2の実施形態に係る液晶表示装置の駆動方法および液晶表示装置によれば、蓄積容量電極電位を所定の電位に駆動することで、ソース線を該1倍電位で駆動しながら交流反転駆動を行い、かつ逆転移を防止し、これによる画面輝度低下の影響を極力小さくすることが可能となる。
 また、上記の構成ではソース線の駆動電位を第1の実施例よりも低くすることができ、従ってソース線を駆動する回路またはドライバICのコストを低減することが可能となる。
 (第3の実施形態)
 第1および第2の実施の形態においては、蓄積容量電極を各々個別に駆動する構成でその動作を説明した。
 本第3の実施の形態では、蓄積容量電極を隣接する別のゲート線と共有した構成(以下、前段ゲートとよぶ)で説明する。
 図13において、1301、1301a、1301bは各ゲート線、1302、1302aは各ソース線、1303はスイッチング素子としてのTFTで、TFTのドレイン電極は画素の画素電極に接続されている。画素は、画素電極と対向電極1307との両方の電極にはさまれて保持された液晶1305で形成され、さらにドレイン電極ともう一方の蓄積容量電極1306との間に形成された蓄積容量1304で構成される。
 本実施形態ではさらに、蓄積容量電極1306は隣接したゲート線である前段ゲート1301に繋がれている。
 前段ゲート構成においても、図14に示すとおり、前段のゲート電位をソース線電位の書き込み後たとえば1フレームの80%の期間経過後に電位を変化させると、蓄積容量を介して液晶に印加される電位を操作できる。
 本発明の第3の実施形態に係る液晶表示装置の駆動方法および液晶表示装置によれば、ソース線によるデータ電位書き込み後、前段ゲート電位を所定の電位に駆動することで逆転移を防止し、これによる画面輝度低下の影響を極力小さくすることが可能となる。
 また、前段ゲート構成によって、一般には第1の実施の形態よりも開口率が高くなり、またより少ない駆動線で駆動が可能となる。
 (第4の実施形態)
 第1から第3の実施形態においては蓄積容量の一方の電極から蓄積容量を介して逆転移防止の電位を印加した。
 本実施の形態では、液晶の一方の電極である対向電極から逆転移防止の電位を印加する構成とする。
 図15に示すように、第1の実施の形態とほぼ同じ効果を得られる事がわかる。但し、本実施の形態での対向電極による電位変化分は、
 (3)式 Vp=Clc/(Clc+Cst+Cgd)×(Ve+またはVe−)
 であらわされる。
 (第5の実施形態)
 図5および図6は第5の実施形態に係る液晶表示装置の構成および駆動方法を示す図である。
 図5において、501はソース線を駆動するソースドライバ、502はゲート線を駆動するゲートドライバ、503はソース、ゲート、TFT、画素をマトリクス条に配置した液晶パネル、504は前記ドライバを駆動する駆動制御部、505は映像信号の1水平走査期間を1倍以上2倍未満にレート変換するレート変換部、506は前記レート変換に用いるメモリである。
 図6において、g0からg17は各ゲートラインの電位を、Vsはソース電位を表わしている。
 以下、図においてその実際の駆動を説明する。
 入力された映像信号は、前記レート変換部でメモリを用いてレート変換される。本実施形態では7/6倍のレート変換によって、6水平期間を、36/7の水平期間となるように変換している。すなわち、1水平期間が6/7となり、従って、6水平期間毎に水平期間の6/7の余裕時間ができる。この余裕時間内に黒レベルのような高電位を液晶に書き込むことが可能となる。
 図に示すように、各ゲートラインはこのレート変換のタイミングに合わせて、映像信号と黒レベルなどの高電位とで1ライン毎にオンするのか複数ラインを同時に選択してオンするのかを切り替える。
 また、1つの画素に注目したとき、この黒レベルなどの高電位挿入(以下、黒挿入とよぶ)と映像信号の書き込みとは、各々1フレーム周期で一定期間毎に交互に繰り返すように駆動する。この黒挿入は本例では6ライン分を一括して選択書き込みを行う。
 このように駆動することで、本発明の実施形態に係る液晶表示装置の駆動方法および液晶表示装置によれば、レート変換によって、ソース線からの映像信号のデータ電位書き込み時間および黒挿入時間を黒挿入をしない場合に比較して1/2以上1未満にまで拡げることができる。従って、逆転移の防止というOCB特有の駆動による各画素への書き込み時間の不足やソースドライバへの転送レートの高速化を防ぐことが可能となり、これらによる画質劣化の影響または回路側への負担を極力小さくすることが可能となる。
 なお、本例ではレート変換を7/6倍の構成としたが、(n+1)/n倍 (n=2,3,4・・・)であればよく、n=6に固定するものではない。
 また、説明図の簡便さからg0ラインにおける黒書き込みと映像の書き込みとは7ライン走査時間の距離としているが、この距離は7ライン分と限定するものではない。具体的には、液晶材料を替えた場合などのようにシステム毎に最適な逆転移防止の黒挿入時間は変更しなければならない。
 (第6の実施形態)
 図8は第6の実施形態に係る液晶表示装置の構成を示す図である。
 図8において、501はソース線を駆動するソースドライバ、502はゲート線を駆動するゲートドライバ、503はソース、ゲート、TFT、画素をマトリクス状に配置した液晶パネル、504は前記ドライバを駆動する駆動制御部、505は映像信号の1水平走査期間を1倍以上2倍未満にレート変換するレート変換部、506は前記レート変換に用いるメモリ、801は前記レート変換のタイミングに合わせて映像信号に対して輝度補正を行う輝度補正部である。
 以下、図においてその実際の駆動を説明する。
 各ドライバの駆動およびレート変換の様子はの第3の実施形態におけるものと同等である。しかしながら、第5の実施形態では図6に示す通り、g0ラインとg1からg5ラインとでは黒挿入の時間が異なり、g0ラインとg5ラインとでは最も差が顕著となる。図7に示すとおり、これらは輝度差となって表示され、第5の実施例では6ライン毎の輝度ムラとなって認識される。
 上記問題点を解決するため、予め実験等により求めておいた輝度への影響を補正する補正処理を801輝度補正部にて行う。補正の方法についてはテーブルによるもの、乗算器等によるものなど、公知の技術で可能であるため詳細についてはここでは触れない。
 以上のように、ゲート線毎の補正を映像信号に対して行うことで、各ゲート毎の黒挿入時間のばらつきを補正し、各ゲート毎の輝度むらの影響を排除することができる。
 (第7の実施形態)
 図9および図10は第7の実施形態に係る液晶表示装置の構成および駆動方法を示す図である。図10において、501はソース線を駆動するソースドライバ、502はゲート線を駆動するゲートドライバ、503はソース、ゲート、TFT、画素をマトリクス状に配置した液晶パネル、504は前記ドライバを駆動する駆動制御部、1001は映像信号の1水平走査期間を1倍以上2倍未満にレート変換し、フレーム毎に並べ替えを行う並べ替え部、506は前記並べ替えおよびレート変換に用いるメモリである。
 以下、図においてその実際の駆動を説明する。
 第6の実施形態において、映像信号を補正することで輝度ムラを排除する構成としたが、本例では、フレーム毎に走査順を入れ替えて各ゲート毎の平均を均一化させ、各ゲート毎の輝度むらの影響を排除するものである。
 図9の(a)第1フレームでは、g0からg5の方向とg11からg6の方向に走査を行い、(b)第2フレームではg5からg0の方向とg6からg11の方向にに走査を行う(g12以降はg0からg11の繰り返しとする)。
 このように駆動することで、g0の黒挿入の時間の第1・第2フレームの平均は、その他のゲート線の平均と同じになる。また、g5とg6ライン間の不連続性も同時に考慮している。
 このように走査を行うため、1001並べ替え部では上記の走査順に相応して映像信号の並べ替えおよびレート変換を行う。このようなレート変換と並べ替えとを同一の構成で行うことは公知であるため、詳細についてはここでは触れない。
 以上のように、走査順の変更をフレーム毎に行うことで、各ゲート毎の黒挿入時間のばらつきを均一化させ、各ゲート毎の輝度むらの影響を排除することができる。
 以上のように、本発明は、アクティブマトリックス型液晶表示装置の駆動方法および液晶表示装置にとして有用であり、特に広視野角、高速応答性を有するOCB液晶モードを利用した液晶表示装置の駆動方法および液晶表示装置に適している。
本発明の第1の実施形態に係る液晶表示装置の構成を示す図 本発明の第1の実施形態に係る液晶表示装置の駆動方法の説明図 本発明の第2の実施形態に係る液晶表示装置の駆動方法の説明図 OCBの電位対透過率を示す図 本発明の第5の実施形態に係る液晶表示装置の構成を示すブロック図 本発明の第5の実施形態に係る液晶表示装置の駆動方法の説明図 本発明の第5の実施形態に係るライン毎の輝度ムラを示す図 本発明の第6の実施形態に係る液晶表示装置の構成を示すブロック図 本発明の第7の実施形態に係る液晶表示装置の駆動方法の説明図 本発明の第7の実施形態に係る液晶表示装置の構成を示すブロック図 従来の実施形態に係る液晶表示装置の構成図 従来の実施形態に係る液晶表示装置の駆動方法の説明図 本発明の第3の実施形態に係る液晶表示装置の構成を示すブロック図 本発明の第3の実施形態に係る液晶表示装置の駆動方法の説明図 本発明の第4の実施形態に係る液晶表示装置の駆動方法の説明図
符号の説明
 101  ゲート線
 102  ソース線
 103  TFT
 104  蓄積容量
 105  液晶
 106  蓄積容量片側電極
 107  共通電極

Claims (11)

  1. 画素データが供給される複数のソース線と、
    走査信号が供給される複数のゲート線と、
    前記ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタと、
    前記トランジスタのドレイン側に液晶セルの一方の電極と意図的に形成した蓄積容量の一方の電極を配置し、かつ前記蓄積容量のもう一方の電極を液晶セルの反対側の電極とは別の電極に配線した構造を有する液晶表示素子とを具備し、
    前記ソース線から、前記液晶セルに対し、1フレーム期間内の所定期間に映像表示信号用の電圧を印加し、更に他の所定期間に映像表示信号とは異なる別の電圧を印加し、前記映像表示信号とは別の電圧を前記ソース線とは異なる電極である前記蓄積容量の一方の電極から印加することを特徴とする液晶表示装置。
  2. 画素データが供給される複数のソース線と、
    走査信号が供給される複数のゲート線と、
    前記ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタと、
    前記トランジスタのドレイン側に液晶セルの一方の電極と意図的に形成した蓄積容量の一方の電極を配置し、かつ前記蓄積容量のもう一方の電極を隣接した別のゲート線に配線した構造を有する液晶表示素子とを具備し、
    前記ソース線から、前記液晶セルに対し、1フレーム期間内の所定期間に映像表示信号用の電圧を印加し、更に他の所定期間に映像表示信号とは異なる別の電圧を印加し、前記映像表示信号とは別の電圧を前記ソース線とは異なる電極である前記蓄積容量の一方の電極から印加することを特徴とする液晶表示装置。
  3. 画素データが供給される複数のソース線と、
    走査信号が供給される複数のゲート線と、
    前記ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタと、
    前記トランジスタのドレイン側に液晶セルの一方の電極と意図的に形成した蓄積容量の一方の電極を配置し、かつ前記蓄積容量のもう一方の電極を液晶セルの反対側の電極とは別の電極に配線した構造を有する液晶表示素子とを具備し、
    前記ソース線から、前記液晶セルに対し、1フレーム期間内の所定期間に映像表示信号用の電圧を印加し、更に他の所定期間に映像表示信号とは異なる別の電圧を印加し、前記映像表示信号とは別の電圧を前記ソース線とは異なる電極である液晶セルの反対側の電極から印加することを特徴とする液晶表示装置。
  4. 画素データが供給される複数のソース線と、
    走査信号が供給される複数のゲート線と、
    前記ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタと、
    前記トランジスタのドレイン側に液晶セルの一方の電極と意図的に形成した蓄積容量の一方の電極を配置し、かつ蓄積容量のもう一方の電極を液晶セルの反対側の電極と同一の電極に配線した構造を有する液晶表示素子とを具備し、
    前記ソース線から、前記液晶セルに対し、1フレーム期間内の所定期間に映像表示信号用の電圧を印加し、更に他の所定期間に映像表示信号とは異なる別の電圧を印加し、前記映像表示信号とは別の電圧を前記ソース線とは異なる電極である液晶セルの反対側の電極から印加することを特徴とする液晶表示装置。
  5. ソース線から供給する電圧振幅が、液晶の透過率の最大を決定する電圧と液晶の透過率の最小を決定する電圧との差の1倍以上2倍未満の幅である請求項1ないし請求項4のいずれかに記載の液晶表示装置。
  6. ソース線から供給する電圧振幅が、液晶の透過率の最大を決定する電圧と液晶の透過率の最小を決定する電圧との差の2倍以上3倍未満の幅である請求項1ないし請求項4のいずれかに記載の液晶表示装置。
  7. 画素データが供給される複数のソース線と、
    走査信号が供給される複数のゲート線と、
    前記ソース線と前記ゲート線の交点に対応してマトリクス状に配置されたトランジスタと、
    前記トランジスタのドレイン側に液晶セルの一方の電極と意図的に形成された蓄積容量の一方の電極を配置した構造を有する液晶表示素子と、
    映像信号とそれに同期した同期信号を入力し、映像信号の1水平走査期間を1倍以上2倍未満にレート変換するレート変換部と、
    前記レート変換に用いるメモリと、
    前記同期信号からソースよおびゲートドライバの駆動動作を行う駆動制御部とを具備し、
    前記レート変換によって生じる余裕時間に複数のゲート線上の液晶セルに対し映像信号とは異なる別の電圧を印加することを特徴とする液晶表示装置。
  8. 各ゲート線毎に予め定めた補正を行う補正部を有し、ゲート線毎の映像信号が印加されている期間と、前記の映像信号とは異なる他の電圧が印加されている期間の割合のばらつきによる輝度むらの影響を排除することを特徴する請求項6に記載の液晶表示装置。
  9. フレーム毎にゲート線を走査する順序を入れ替えて、その入れ替え順序に応じた映像信号の並べ替えを行う並べ替え部と、前記並べ替えに用いるメモリを具備し、
    ゲート線毎の映像信号が印加されている期間と、前記の映像信号とは異なる別の電圧が印加されている期間の割合のばらつきの各ゲート毎の平均を均一化させ、各ゲート毎の輝度むらの影響を排除することを特徴する請求項6に記載の液晶表示装置。
  10. 1フレーム期間における、映像信号が印加されている期間と、前記の映像信号とは異なる別の電圧が印加されている期間の割合が可変であることを特徴とする請求項1から請求項9のいずれかに記載の液晶表示装置。
  11. 液晶セルがOCBセルであることを特徴とする請求項1から請求項10のいずれかに記載の液晶表示装置。

JP2003313963A 2003-09-05 2003-09-05 液晶表示装置 Pending JP2004046235A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003313963A JP2004046235A (ja) 2003-09-05 2003-09-05 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003313963A JP2004046235A (ja) 2003-09-05 2003-09-05 液晶表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2001027881A Division JP2002229004A (ja) 2001-02-05 2001-02-05 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2004046235A true JP2004046235A (ja) 2004-02-12

Family

ID=31712675

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003313963A Pending JP2004046235A (ja) 2003-09-05 2003-09-05 液晶表示装置

Country Status (1)

Country Link
JP (1) JP2004046235A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100698975B1 (ko) 2004-04-01 2007-03-26 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 액정 표시 장치 및 액정 표시 장치의 구동 방법
JP2007206181A (ja) * 2006-01-31 2007-08-16 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
CN100437309C (zh) * 2004-11-24 2008-11-26 三星Sdi株式会社 液晶显示装置
JP2009205045A (ja) * 2008-02-29 2009-09-10 Epson Imaging Devices Corp 電気光学装置、駆動方法および電子機器
WO2010116436A1 (ja) * 2009-03-30 2010-10-14 Necディスプレイソリューションズ株式会社 駆動回路、液晶表示装置および駆動方法
JP2013068968A (ja) * 2007-11-14 2013-04-18 Sony Corp 表示装置及びその駆動方法と電子機器

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61128227A (ja) * 1984-11-27 1986-06-16 Seiko Epson Corp 液晶電気光学装置の駆動方法
JPH02157815A (ja) * 1988-12-12 1990-06-18 Matsushita Electric Ind Co Ltd 表示装置の駆動方法
JPH03168617A (ja) * 1989-11-28 1991-07-22 Matsushita Electric Ind Co Ltd 表示装置の駆動方法
JPH07281647A (ja) * 1994-02-17 1995-10-27 Aoki Kazuo カラーパネルディスプレイ装置
JPH099180A (ja) * 1995-06-20 1997-01-10 Canon Inc 液晶表示装置の駆動方法
JPH09185037A (ja) * 1995-12-22 1997-07-15 Internatl Business Mach Corp <Ibm> 液晶表示装置の駆動方法
JPH10232662A (ja) * 1997-02-20 1998-09-02 Sony Corp 走査線数変換装置
JPH11237606A (ja) * 1998-02-24 1999-08-31 Nec Corp 液晶表示装置の駆動方法と、それを用いた液晶表示装置
JP2000105575A (ja) * 1998-09-25 2000-04-11 Internatl Business Mach Corp <Ibm> 液晶表示装置の駆動方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61128227A (ja) * 1984-11-27 1986-06-16 Seiko Epson Corp 液晶電気光学装置の駆動方法
JPH02157815A (ja) * 1988-12-12 1990-06-18 Matsushita Electric Ind Co Ltd 表示装置の駆動方法
JPH03168617A (ja) * 1989-11-28 1991-07-22 Matsushita Electric Ind Co Ltd 表示装置の駆動方法
JPH07281647A (ja) * 1994-02-17 1995-10-27 Aoki Kazuo カラーパネルディスプレイ装置
JPH099180A (ja) * 1995-06-20 1997-01-10 Canon Inc 液晶表示装置の駆動方法
JPH09185037A (ja) * 1995-12-22 1997-07-15 Internatl Business Mach Corp <Ibm> 液晶表示装置の駆動方法
JPH10232662A (ja) * 1997-02-20 1998-09-02 Sony Corp 走査線数変換装置
JPH11237606A (ja) * 1998-02-24 1999-08-31 Nec Corp 液晶表示装置の駆動方法と、それを用いた液晶表示装置
JP2000105575A (ja) * 1998-09-25 2000-04-11 Internatl Business Mach Corp <Ibm> 液晶表示装置の駆動方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100698975B1 (ko) 2004-04-01 2007-03-26 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 액정 표시 장치 및 액정 표시 장치의 구동 방법
CN100437309C (zh) * 2004-11-24 2008-11-26 三星Sdi株式会社 液晶显示装置
US7697083B2 (en) 2004-11-24 2010-04-13 Samsung Mobile Display Co., Ltd. Liquid crystal display (LCD) device having an electrostatic discharge protection circuit and a high voltage supply circuit
JP2007206181A (ja) * 2006-01-31 2007-08-16 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP2013068968A (ja) * 2007-11-14 2013-04-18 Sony Corp 表示装置及びその駆動方法と電子機器
JP2009205045A (ja) * 2008-02-29 2009-09-10 Epson Imaging Devices Corp 電気光学装置、駆動方法および電子機器
WO2010116436A1 (ja) * 2009-03-30 2010-10-14 Necディスプレイソリューションズ株式会社 駆動回路、液晶表示装置および駆動方法
JPWO2010116436A1 (ja) * 2009-03-30 2012-10-11 Necディスプレイソリューションズ株式会社 駆動回路、液晶表示装置および駆動方法

Similar Documents

Publication Publication Date Title
KR100748840B1 (ko) 액정표시장치와 그 구동방법
US8952879B2 (en) Hold type image display system
JP4668892B2 (ja) 液晶表示装置及びその駆動方法
JP6004344B2 (ja) ホールド型画像表示システム
KR20030083309A (ko) 액정표시장치
KR20170002776A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
JP2002229004A (ja) 液晶表示装置
JP2008033209A (ja) 液晶表示装置
JP2005134864A (ja) 液晶表示パネルおよびその駆動回路
WO2015056363A1 (ja) 表示装置
JP2006154088A (ja) アクティブマトリクス型液晶表示装置
JP4859464B2 (ja) 液晶表示装置
US20060170639A1 (en) Display control circuit, display control method, and liquid crystal display device
JP2004046235A (ja) 液晶表示装置
KR100841829B1 (ko) 표시 장치 및 그 구동 방법
JP4413730B2 (ja) 液晶表示装置及びその駆動方法
JP2008268436A (ja) 液晶表示装置
CN100377195C (zh) 驱动液晶显示器的方法
JP2005316459A (ja) 液晶表示装置、及び液晶表示装置の駆動方法
JP2007140192A (ja) アクティブマトリクス型液晶表示装置
US20100309108A1 (en) Liquid crystal display device
JP4419439B2 (ja) 液晶表示装置
JP2003131265A (ja) 液晶表示装置の駆動方法
JP3773206B2 (ja) 液晶表示装置及びその駆動方法並びに走査線駆動回路
KR100446378B1 (ko) 액정표시소자 및 그 구동방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080205

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20080312

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20091119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110809

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110926

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20111206