EP0000480A1 - Verfahren zum Passivieren von Halbleiterelementen durch Aufbringen einer Siliciumschicht - Google Patents
Verfahren zum Passivieren von Halbleiterelementen durch Aufbringen einer Siliciumschicht Download PDFInfo
- Publication number
- EP0000480A1 EP0000480A1 EP78100268A EP78100268A EP0000480A1 EP 0000480 A1 EP0000480 A1 EP 0000480A1 EP 78100268 A EP78100268 A EP 78100268A EP 78100268 A EP78100268 A EP 78100268A EP 0000480 A1 EP0000480 A1 EP 0000480A1
- Authority
- EP
- European Patent Office
- Prior art keywords
- silicon
- semiconductor elements
- layer
- semiconductor element
- applying
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H10W74/147—
-
- H10W74/01—
-
- H10W74/137—
-
- H10W74/481—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/958—Passivation layer
Definitions
- a protective layer at least at the points at which the pn junctions occur at the surface, by vapor deposition of silicon 8, for example, 0.1 / can also be thicker, for example, or. / um.
- the areas of the semiconductor element that are not to be vaporized are covered before vapor deposition.
- a further protective layer 9 can be applied to the vapor-deposited silicon layer 8, which can consist, for example, of normal rubber or another protective lacquer.
- the evaporated silicon layer 8 can contain dopants such as boron or phosphorus to adjust the specific resistance. A content of the dopants mentioned is obtained in that one or more of these substances are vaporized with the silicon.
- the layer 8 can also contain one or more metals such as aluminum to adjust the specific resistance. The metals can also be built into the silicon by vapor deposition. The potential relationships at the edge of the semiconductor element can be adjusted by changing the specific resistance of layer 8.
- the layer 8 can be doped with phosphorus and have a specific resistance of 10 8 ohm cm.
- the silicon layer 8 was in a vacuum evaporation system at a pressure of about 6.5. 10-4 PA ( 5.10 -6 Torr) evaporated.
- a silicon block can be used as the silicon source.
- the silicon can be evaporated using an electron beam. With an acceleration voltage of 8 kV and a current of around 0.5 A, a vapor deposition rate of 0.25 ⁇ m / min was achieved. It can also be increased, for example, to 0.5 ⁇ m / min and above by increasing the energy of the electron beam.
- the silicon can also be evaporated by an ion beam, by direct current flow or by inductive heating. It is also possible to evaporate the silicon by radiant heat.
- the layer 8 can also consist of several successively vapor-deposited layers, each with different properties. A change in the specific resistance via the thickness and an influence on the potential relationships on the edge surface of the semiconductor element are thus obtained.
- the evaporated silicon layer is annealed.
- the annealing takes place at a temperature between room temperature and the crystallization temperature of the silicon.
- the crystallization temperature of the silicon is between 700 and 900 K.
- the annealing is carried out at a temperature which is below the melting temperature of the material used for contacting, for example soft solder, or another metallization.
- the reverse current in the reverse direction and the reverse current in the tilting direction of the semiconductor element can be drastically reduced by the annealing.
- FIG. 2 shows that the reverse current for a certain type of semiconductor without annealing was 2. 10 3 nA.
- the blocking current for three test specimens was at 280 ° C, the blocking current for three ashamed specimens was between 3 and 5.10 1 nA. After 23 and 41 hours of tempering at 280 ° C, further reductions in the blocking currents were observed.
- Evaporation of the silicon itself can be carried out at room temperature.
- the temperature of the subsequent heat treatment can then be selected so that the desired reduction in the blocking currents is achieved without, for example, components which have already been contacted being affected. This makes it possible to passivate chips that have already been soldered and contacted, so that no masking or selective etching of the chips is required.
- FIG. 3 in which the shape of the space charge zone is shown when the pn junction 7 is stressed in the reverse direction.
- the boundaries 11, 12 of the space charge zone 10 run parallel to the pn junctions, for example. If there is a blocking load for a long time, the space charge zone widens in that the boundary 12 of the space charge zone 10 at the edge of the semiconductor element shifts in the direction of the pn junction 6. At the same time, the boundary 11 of the space charge zone 10 moves away from the pn junction 7, but only to a much weaker extent, since the zone 4 is more heavily doped than the zone 3.
- the expansion of the space charge zone is shown in dashed lines in the figure.
- the reverse current increases until the so-called punch-through effect occurs at the edge when the pn junction 6 is reached, where the pn junction 7 loses its ability to block.
- the widening also takes place at the pn junction 6 when the semiconductor element is loaded with a voltage in the reverse direction, that is to say the tilting direction.
- the space charge zone 10 no longer widens at the edge. This can be done, for example, using the known photoelectric method for examining the space charge zones Determine the edge of a semiconductor element. This tet that the reverse currents do not increase, in other words that the characteristics remain stable in the reverse direction.
- the invention has been described in connection with a semiconductor element for a thyristor. However, it can also be used in diodes, transistors and other semiconductor components. It can be used equally for mesa or planar structures. It is essential that silicon is evaporated onto at least the region in which the pn junctions occur on the surface of the semiconductor element.
Landscapes
- Thyristors (AREA)
- Formation Of Insulating Films (AREA)
- Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
Description
-
-
- Die Erfindung wird an Hand eines Ausführungsbeispiels in Verbindung mit den Fig. 1 und 3 und an Hand eines Diagramms (Fig. 2) näher erläutert:
- In Fig. 1 ist das Halbleiterelement eines Thyristors im Schnitt dargestellt. Es hat vier Zonen, von denen die kathodenseitige Emitterzone mit 1, die kathodenseitige Basiszone mit 2, die innere Basiszone mit 3 und die anodenseitige Emitterzone mit 4 bezeichnet ist. Zwischen den genannten Zonen liegen pn-Übergänge 5, 6, 7. Das Halbleiterelement besteht aus Silicium und die genannten Zonen sind in üblicher Weise je nach Verwendungszweck des Halbleiterbauelements dotiert.
- Auf den Rand des Halbleiterelements wird wenigstens an den Stellen, an denen die pn-Übergänge an die Oberfläche treten, eine Schutzschicht 8 aus Silicium aufgedampft, die beispielsweise 0,1 /um oder auch dicker sein kann, beispielsweise. /um. Die nicht zu bedampfenden Flächen.des Halbleiterelements werden vor dem Bedampfen abgedeckt. Zur Erhöhung der dielektrischen Überschlagsfastigkeit und zur Verbesserung des mechanischen Schutzes kann auf die aufgedampfte Siliciumschicht 8 eine weitere Schutzschicht 9 aufgebracht werden, die beispielsweise aus normalem Kautschuk oder einem anderen Schutzlack bestehen kann.
- Die aufgedampfte Siliciumschicht 8 kann zur Einstellung des spezifischen Widerstands Dotierstoffe wie zum Beispiel Bor oder Phosphor enthalten. Einen Gehalt an den genannten Dotierstoffen erhält man dadurch, daß mit dem Silicium einer oder mehrere dieser Stoffe verdampft werden. Die Schicht 8 kann zur Einstellung des spezifischen Widerstands auch ein oder mehrere Metalle wie zum Beispiel-Aluminium enthalten. Die Metalle können ebenfalls durch Aufdampfen mit dem Silicium in dieses eingebaut werden. Mit Änderung des spezifischen Widerstands der Schicht 8 lassen sich die Potentialverhältnisse am Rand des Halbleiterelements einstellen. So kann die Schicht 8 beispielsweise mit Phosphor dotiert sein und einen spezifischen Widerstand von 108 Ohm cm haben.
- Die Siliciumschicht 8 wurde in einer Vakuum-Bedampfungsanlage bei einem Druck von ca. 6,5 . 10-4 PA (5 . 10-6 Torr) aufgedampft. Als Siliciumquelle kann beispielsweise ein Siliciumblock verwendet werden. Das Silicium kann mittels eines Elektronenstrahls verdampft werden. Mit einer Beschleunigungsspannung von 8 kV und einem Strom von rund 0,5 A wurde eine Aufdampfrate von 0,25 µm/min erzielt. Sie läßt sich durch Erhöhung der Energie des Elektronenstrahls auch beispielsweise auf 0,5 µm/min und darüber steigern.
- Das Silicium kann auch durch einen Ionenstrahl, durch direkten Stromdurchfluß oder durch induktive Erhitzung verdampft werden. Es ist auch möglich, das Silicium durch Strahlungswärme zu verdampfen.
- Die Schicht 8 kann auch aus mehreren nacheinander aufgedampften Schichten mit jeweils verschiedenen Eigenschaften bestehen. Damit erhält man eine Änderung des spezifischen Widerstands über die Dicke und eine Beeinflussung der Potentialverhältnisse an der Randfläche des Halbleiterelements.
- Anschließend an das Bedampfen des Halbleiterelements wird die aufgedampfte Siliciumschicht getempert. Das Tempern findet bei einer Temperatur zwischen Zimmertemperatur und der Kristallisationstemperatur des Siliciums statt. Die Kristallisationstemperatur des Siliciums liegt nach Literaturangaben zwischen 700 und 900 K. Bei bereits kontaktierten Halbleiterelementen wird das Tempern bei einer Temperatur vorgenommen, die unterhalb der Schmelztemperatur des zum Kontaktieren verwendeten Materials, zum Beispiel Weichlot, oder einer anderen Metallisierung liegt. Durch das Tempern lassen sich der Sperrstrom in Sperrichtung und der Sperrstrom in Kipprichtung des Halbleiterelements drastisch absenken. In Fig. 2 ist dargestellt, daß der Sperrstrom bei einem bestimmten Halbleitertyp ohne das Tempern bei 2. 103 nA lag. Nach einer Temperzeit von drei Stunden bei 260 °C lag der Sperrstrom für drei Meßexemplare bei 280 °C lag der Sperrstrom für drei Haßexemplare zwischen 3 und 5.101 nA. Nach 23 und 41 Stunden Temperzeit bei 280 °C wurden weitere Absenkungen der Sperrströme beobachtet.
- Das Aufdampfen das Siliciums selbst kann bei Zimmertemperatur durchgeführt werden. Die Temperatur der anschließenden Wärmebehandlung kann dann so gewählt werden, daß die gewünschte Absenkung der Sperrströme erreicht wird, ohne daß zum Beispiel bereits kontaktierte Bauelemente in Mitleidenschaft gezogen werden. Damit ist es möglich, bereits aufgelötete und kontaktierte Chips zu passivieren, so daß keine Maskierung oder kein selektives Ätzen der Chips erforderlich ist.
- Halbleiterelemente, die durch Aufdampfen einer Siliciumschicht und nachfolgendes Tempern passiviert wurden, wiesen eine überraschend gute Stabilität der Kennlinien bei niedrigem Stromniveau auf. Dies galt sowohl für die Sperrkennlinien in Rückwärtsrichtung bei Dioden und Transistoren als auch für die Sperrkennlinien in Rückwärtsrichtung und Kipprichtung bei Thyristoren. Bei Thyristoren trat auch der sogenannte Yoshida-Effekt nicht mehr auf, der eine drastische Erhöhung der Sperrströme nach vorhergehender Durchlaßbelastung bewirkt.
- Die Stabilität der Kennlinien läßt sich anschaulich an Hand der Fig. 3 erklären, in der die Gestalt der Raumladungszone dargestellt ist, wenn der pn-Übergang 7 in Sperrichtung beansprucht ist. Zu Anfang der Sperrbelastung verlaufen die Grenzen 11, 12 der Raumladungszone 10 zum Beispiel parallel zu den pn-Übergängen. Liegt längere Zeit Sperrbelastung an, so weitet sich die Raumladungszone dadurch auf, daß sich die Grenze 12 der Raumladungszone 10 am Rand des Halbleiterelements in Richtung auf den pn-Übergang 6 verschiebt. Gleichzeitig entfernt sich die Grenze 11 der Raumladungszone 10 vom pn-Übergang 7, jedoch nur in erheblich schwächerem Maße, da die Zone 4 stärker als die Zone 3 dotiert ist. Die Aufweitung der Raumladungszone ist in der Fig. gestrichelt dargestellt. Mit größer werdender Aufweitung der Raumladungszone nimmt der Sperrstrom zu, bis mit Erreichen des pn-Ubergangs 6 am Rand der sogenannte Punch-Through-Effekt eintritt, wo der pn-Übergang 7 seine Sperrfähigkeit verliert. Die Aufweitung findet auch am pn-Übergang 6 statt, wenn das Halbleiterelement in der umgekehrten Richtung, das heißt der Kipprichtung, mit einer Spannung belastet wird.
- Mit der Passivierungsschicht-gemäß der Erfindung weitet sich die Raumladungszone 10 am Rand nicht mehr auf. Dies läßt sich beispielsweise mit der bekannten lichtelektrischen Methode zur Untersuchung der Raumladungszonen am Rand eines Halbleiterelements feststellen. Diestet, daß sich die Sperrströme nicht erhöhen, mit andsren Worten, daß die Kennlinien in Sperrichtung stabil bleiben.
- Die Erfindung wurde in Verbindung mit einem Halbleiterelement für einen Thyristor beschrieben. Sie läßt sich jedoch auch bei Dioden, Transistoren und anderen Halbleiterbauelementen verwenden. Sie ist gleichermaßen für Mesa- oder Planarstrukturen verwendbar. Wesentlich ist, daß auf mindestens denjenigen Bereich, in dem die pn-Übergänge an die Oberfläche des Halbleiterelements treten, Silicium aufgedampft wird.
Claims (4)
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19772730367 DE2730367A1 (de) | 1977-07-05 | 1977-07-05 | Verfahren zum passivieren von halbleiterelementen |
| DE2730367 | 1977-07-05 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| EP0000480A1 true EP0000480A1 (de) | 1979-02-07 |
| EP0000480B1 EP0000480B1 (de) | 1981-08-12 |
Family
ID=6013203
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| EP78100268A Expired EP0000480B1 (de) | 1977-07-05 | 1978-06-28 | Verfahren zum Passivieren von Halbleiterelementen durch Aufbringen einer Siliciumschicht |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US4322452A (de) |
| EP (1) | EP0000480B1 (de) |
| JP (1) | JPS5417672A (de) |
| CA (1) | CA1111149A (de) |
| DE (1) | DE2730367A1 (de) |
| GB (1) | GB1587030A (de) |
| IT (1) | IT1096857B (de) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0041684A1 (de) * | 1980-06-04 | 1981-12-16 | Siemens Aktiengesellschaft | Verfahren zur Vorbereitung einer anschliessenden Kontaktierung von mit einer Aluminisierung versehenen Siliciumbauelementen |
| US4561171A (en) * | 1982-04-06 | 1985-12-31 | Shell Austria Aktiengesellschaft | Process of gettering semiconductor devices |
| AT384121B (de) * | 1983-03-28 | 1987-10-12 | Shell Austria | Verfahren zum gettern von halbleiterbauelementen |
| EP0543257A3 (en) * | 1991-11-13 | 1994-07-13 | Siemens Ag | Method of manufacturing a power-misfet |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4860066A (en) * | 1987-01-08 | 1989-08-22 | International Business Machines Corporation | Semiconductor electro-optical conversion |
| EP0381110B1 (de) * | 1989-02-01 | 1994-06-29 | Siemens Aktiengesellschaft | Schutzschicht für elektroaktive Passivierschichten |
| ES2072321T3 (es) * | 1989-02-01 | 1995-07-16 | Siemens Ag | Capa de pasivado electroactiva. |
| US5213670A (en) * | 1989-06-30 | 1993-05-25 | Siemens Aktiengesellschaft | Method for manufacturing a polycrystalline layer on a substrate |
| JP2501641B2 (ja) * | 1989-07-19 | 1996-05-29 | 住友重機械工業株式会社 | 長尺搬送材の横送り装置 |
| US5451550A (en) * | 1991-02-20 | 1995-09-19 | Texas Instruments Incorporated | Method of laser CVD seal a die edge |
| US6885522B1 (en) | 1999-05-28 | 2005-04-26 | Fujitsu Limited | Head assembly having integrated circuit chip covered by layer which prevents foreign particle generation |
| DE10358985B3 (de) * | 2003-12-16 | 2005-05-19 | Infineon Technologies Ag | Halbleiterbauelement mit einem pn-Übergang und einer auf einer Oberfläche aufgebrachten Passivierungsschicht |
| US10581082B2 (en) * | 2016-11-15 | 2020-03-03 | Nanocomp Technologies, Inc. | Systems and methods for making structures defined by CNT pulp networks |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2290040A1 (fr) * | 1974-10-26 | 1976-05-28 | Sony Corp | Composant semi-conducteur, circuit integre comprenant de tels composants et procede de fabrication |
| DE2618733A1 (de) * | 1975-04-30 | 1976-11-11 | Sony Corp | Halbleiterbauelement mit heterouebergang |
| NL7613893A (nl) * | 1975-12-19 | 1977-06-21 | Philips Nv | Halfgeleiderinrichting met gepassiveerd opper- vlak, en werkwijze voor het vervaardigen van de inrichting. |
| FR2359510A1 (fr) * | 1976-07-20 | 1978-02-17 | Siemens Ag | Composant a semi-conducteurs comportant une couche de protection realisant une passivation |
| DE2642413A1 (de) * | 1976-09-21 | 1978-03-23 | Siemens Ag | Verfahren zum aufbringen einer aus silicium bestehenden passivierungsschicht |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US2789258A (en) * | 1955-06-29 | 1957-04-16 | Raytheon Mfg Co | Intrinsic coatings for semiconductor junctions |
| SE300472B (de) * | 1965-03-31 | 1968-04-29 | Asea Ab | |
| DE2018517B2 (de) * | 1970-04-17 | 1973-02-22 | Hitachi, Ltd , Tokio | Erfahren zum herstellen eines halbleiterbauelements |
| US3765940A (en) * | 1971-11-08 | 1973-10-16 | Texas Instruments Inc | Vacuum evaporated thin film resistors |
| US3806361A (en) * | 1972-01-24 | 1974-04-23 | Motorola Inc | Method of making electrical contacts for and passivating a semiconductor device |
| JPS532552B2 (de) * | 1974-03-30 | 1978-01-28 | ||
| JPS6041458B2 (ja) * | 1975-04-21 | 1985-09-17 | ソニー株式会社 | 半導体装置の製造方法 |
| US4179528A (en) * | 1977-05-18 | 1979-12-18 | Eastman Kodak Company | Method of making silicon device with uniformly thick polysilicon |
| US4134125A (en) * | 1977-07-20 | 1979-01-09 | Bell Telephone Laboratories, Incorporated | Passivation of metallized semiconductor substrates |
-
1977
- 1977-07-05 DE DE19772730367 patent/DE2730367A1/de active Granted
-
1978
- 1978-05-25 GB GB22229/78A patent/GB1587030A/en not_active Expired
- 1978-06-28 EP EP78100268A patent/EP0000480B1/de not_active Expired
- 1978-06-30 IT IT25181/78A patent/IT1096857B/it active
- 1978-07-04 CA CA306,759A patent/CA1111149A/en not_active Expired
- 1978-07-05 JP JP8187078A patent/JPS5417672A/ja active Granted
-
1980
- 1980-08-18 US US06/178,750 patent/US4322452A/en not_active Expired - Lifetime
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2290040A1 (fr) * | 1974-10-26 | 1976-05-28 | Sony Corp | Composant semi-conducteur, circuit integre comprenant de tels composants et procede de fabrication |
| DE2618733A1 (de) * | 1975-04-30 | 1976-11-11 | Sony Corp | Halbleiterbauelement mit heterouebergang |
| NL7613893A (nl) * | 1975-12-19 | 1977-06-21 | Philips Nv | Halfgeleiderinrichting met gepassiveerd opper- vlak, en werkwijze voor het vervaardigen van de inrichting. |
| FR2359510A1 (fr) * | 1976-07-20 | 1978-02-17 | Siemens Ag | Composant a semi-conducteurs comportant une couche de protection realisant une passivation |
| DE2642413A1 (de) * | 1976-09-21 | 1978-03-23 | Siemens Ag | Verfahren zum aufbringen einer aus silicium bestehenden passivierungsschicht |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0041684A1 (de) * | 1980-06-04 | 1981-12-16 | Siemens Aktiengesellschaft | Verfahren zur Vorbereitung einer anschliessenden Kontaktierung von mit einer Aluminisierung versehenen Siliciumbauelementen |
| US4561171A (en) * | 1982-04-06 | 1985-12-31 | Shell Austria Aktiengesellschaft | Process of gettering semiconductor devices |
| AT384121B (de) * | 1983-03-28 | 1987-10-12 | Shell Austria | Verfahren zum gettern von halbleiterbauelementen |
| EP0543257A3 (en) * | 1991-11-13 | 1994-07-13 | Siemens Ag | Method of manufacturing a power-misfet |
Also Published As
| Publication number | Publication date |
|---|---|
| DE2730367A1 (de) | 1979-01-18 |
| JPS6158976B2 (de) | 1986-12-13 |
| US4322452A (en) | 1982-03-30 |
| IT7825181A0 (it) | 1978-06-30 |
| CA1111149A (en) | 1981-10-20 |
| DE2730367C2 (de) | 1988-01-14 |
| GB1587030A (en) | 1981-03-25 |
| EP0000480B1 (de) | 1981-08-12 |
| JPS5417672A (en) | 1979-02-09 |
| IT1096857B (it) | 1985-08-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0075874B1 (de) | Verfahren zur Erzeugung elektrisch leitender Schichten | |
| EP0000480B1 (de) | Verfahren zum Passivieren von Halbleiterelementen durch Aufbringen einer Siliciumschicht | |
| EP0400178B1 (de) | Halbleiterbauelement mit Passivierungsschicht | |
| DE2160427C3 (de) | ||
| DE3037316C2 (de) | Verfahren zur Herstellung von Leistungsthyristoren | |
| DE2056124B2 (de) | Verfahren zur Herstellung einer Halbleiteranordnung | |
| EP0343369A1 (de) | Verfahren zum Herstellen eines Thyristors | |
| DE2601656A1 (de) | Hochohmige metallkeramikschicht und verfahren zu deren herstellung | |
| EP0833388A2 (de) | Halbleiterbauelement mit Lateralwiderstand | |
| DE3117202C2 (de) | ||
| EP1114465B1 (de) | Halbleitervorrichtung mit ohmscher kontaktierung und verfahren zur ohmschen kontaktierung einer halbleitervorrichtung | |
| DE2804147C2 (de) | Verfahren zur Herstellung von Halbleiter-Bauelementen | |
| DE2831035A1 (de) | Verfahren zur herstellung eines waermeempfindlichen halbleiter-schaltelements | |
| DE1032405B (de) | Flaechenhalbleiter mit guter Waermeableitung | |
| DE2654416A1 (de) | Verfahren zur herstellung von schottky-dioden mit verbesserter hoehe der barriere | |
| DE1696607C3 (de) | Verfahren zum Herstellen einer im wesentlichen aus Silicium und Stickstoff bestehenden Isolierschicht | |
| DE3346239A1 (de) | Beschaltungsmaterial fuer eine halbleitervorrichtung und verfahren zur bildung eines beschaltungsmusters | |
| EP0009125A1 (de) | Halbleiterbauelement mit passivierender Schutzschicht | |
| DE2632647A1 (de) | Halbleiterbauelement mit passivierender schutzschicht | |
| DE2642413A1 (de) | Verfahren zum aufbringen einer aus silicium bestehenden passivierungsschicht | |
| DE1564406C3 (de) | Verfahren zur Herstellung einer Halbleiteranordnung und danach hergestellte Halbleiteranordnung | |
| DE2035703B2 (de) | Verfahren zur Verbesserung der Strahlungsresistenz von Siliziumtransistoren mit Siliziumoxiddeckschicht | |
| EP0313000A1 (de) | Bipolartransistor mit isolierter Gateelektrode | |
| DE1159098B (de) | Halbleiterbauelement mit mindestens einem pn-UEbergang und Verfahren zum Herstellen | |
| EP0020395A1 (de) | Verfahren zum herstellen von halbleiterbauelementen |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
| AK | Designated contracting states |
Designated state(s): CH FR SE |
|
| 17P | Request for examination filed | ||
| GRAA | (expected) grant |
Free format text: ORIGINAL CODE: 0009210 |
|
| AK | Designated contracting states |
Designated state(s): CH FR SE |
|
| PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: CH Payment date: 19840921 Year of fee payment: 7 |
|
| PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: CH Effective date: 19870630 |
|
| REG | Reference to a national code |
Ref country code: CH Ref legal event code: PL |
|
| PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: FR Payment date: 19890622 Year of fee payment: 12 |
|
| PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: SE Payment date: 19900621 Year of fee payment: 13 |
|
| PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: FR Effective date: 19910228 |
|
| REG | Reference to a national code |
Ref country code: FR Ref legal event code: ST |
|
| PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: SE Effective date: 19910629 |
|
| EUG | Se: european patent has lapsed |
Ref document number: 78100268.8 Effective date: 19920109 |
|
| PLBE | No opposition filed within time limit |
Free format text: ORIGINAL CODE: 0009261 |
|
| STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT |