DE4117324A1 - Spannungsreferenzschaltung - Google Patents
SpannungsreferenzschaltungInfo
- Publication number
- DE4117324A1 DE4117324A1 DE4117324A DE4117324A DE4117324A1 DE 4117324 A1 DE4117324 A1 DE 4117324A1 DE 4117324 A DE4117324 A DE 4117324A DE 4117324 A DE4117324 A DE 4117324A DE 4117324 A1 DE4117324 A1 DE 4117324A1
- Authority
- DE
- Germany
- Prior art keywords
- capacitor
- voltage
- operational amplifier
- inverting input
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/211—Design considerations for internal polarisation
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/461—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using an operational amplifier as final control device
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is DC
- G05F3/10—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/24—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is DC
- G05F3/10—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/30—Regulators using the difference between the base-emitter voltages of two bipolar transistors operating at different current densities
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S323/00—Electricity: power supply or regulation systems
- Y10S323/907—Temperature compensation of semiconductor
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Automation & Control Theory (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Control Of Electrical Variables (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Semiconductor Integrated Circuits (AREA)
- Control Of Voltage And Current In General (AREA)
- Amplifiers (AREA)
Description
Die Erfindung bezieht sich auf eine
Spannungsreferenzschaltung, die im allgemeinen bei einer
analogen integrierten Schaltung verwendet wird und eine
unerläßliche Schaltung für einen A/D- bzw. D/A-Wandler
darstellt.
In Fig. 3 ist der Aufbau einer herkömmlichen
Spannungsreferenz- bzw. Bandabstandsreferenzschaltung
dargestellt. Diese Spannungsreferenzschaltung weist eine
Vielzahl von Widerständen R1, R2 und R3, eine Vielzahl von
Transistoren Q1 und Q2, eine Offsetspannungsquelle VOS sowie
einen Operationsverstärker auf.
Die Transistoren Q1 und Q2 stellen pnp-Substrattransistoren
dar, deren Kollektoren mit dem negativsten Pol der
Spannungsversorgung verbunden sind. Der Operationsverstärker
ist in CMOS-Technik ausgeführt.
Fig. 4A zeigt eine Seitenansicht eines in Fig. 1 gezeigten
Transistors. Alle Widerstände stellen p+-Diffusionswiderstände
in einer n⁻-Isolationswanne dar, während beim CMOS-
Operationsverstärker davon ausgegangen wird, daß dieser mit
der Offsetspannung VOS einen unendlichen Verstärkungsfaktor
erzielt. Diese Annahme ist gerechtfertigt, da CMOS-
Operationsverstärker gewöhnlich ausreichende
Verstärkungsfaktoren aufweisen, so daß der Fehler infolge des
endlichen Verstärkungsfaktors für die Anwendung
vernachlässigbar ist.
Geht man davon aus, daß der Transistor Q1 eine Fläche
aufweist, die um einen Faktor A größer als die des Transistors
Q2 ist, und beide sich im aktiven Durchlaßbereich befinden, so
ergibt sich am Ausgang die Referenzspannung VREF zu:
wobei
VBE die Emitter-Basis-Spannung des Transistors Q₁,
ΔVBE die Differenz zwischen den Emitter-Basis- Spannungen der Transistoren Q₁ und Q₂ und
VOS die Ausgangs-Offsetspannung des Operationsverstärkers ist.
VBE die Emitter-Basis-Spannung des Transistors Q₁,
ΔVBE die Differenz zwischen den Emitter-Basis- Spannungen der Transistoren Q₁ und Q₂ und
VOS die Ausgangs-Offsetspannung des Operationsverstärkers ist.
Der Wert dieses Ausdrucks wird, wie aus Fig. 4B ersichtlich,
durch die nicht idealen Eigenschaften der Bipolartransistoren
beeinflußt. Die Emitter-Basis-Spannung des Transistors Q1 wird
durch folgende Gleichung bestimmt:
wobei
VT die thermische Spannung kT/q,
I₁ der Emitterstrom des Transistors Q₁,
IS1 der Sättigungsstrom des Transistors Q₁,
β₁ die Stromverstärkung des Transistors Q₁ und
γb der effektive Serienbasiswiderstand des Transistors Q₂ ist.
VT die thermische Spannung kT/q,
I₁ der Emitterstrom des Transistors Q₁,
IS1 der Sättigungsstrom des Transistors Q₁,
β₁ die Stromverstärkung des Transistors Q₁ und
γb der effektive Serienbasiswiderstand des Transistors Q₂ ist.
In der Gleichung (2) resultiert das zweite Glied aus der
Tatsache, daß der Kollektorstrom eine Funktion der Emitter-
Basis-Spannung und der von dieser Schaltung erfaßte und
gesteuerte Strom der Emitterstrom ist, und das dritte Glied
aus dem Spannungsabfall an dem endlichen
Serienbasiswiderstand. Die Differenz zwischen den beiden
Emitter-Basis-Spannungen ergibt sich zu:
wobei
I₂ der Emitterstrom des Transistors Q₂ und
β₂ die Stromverstärkung des Transistors Q₂ darstellt.
I₂ der Emitterstrom des Transistors Q₂ und
β₂ die Stromverstärkung des Transistors Q₂ darstellt.
Falls die Bipolartransistoren, die zur Realisierung der
Referenz verwendet werden, in dem Sinne ideal sind, daß sie
eine unendliche Stromverstärkung sowie einen Basiswiderstand
von Null aufweisen und falls die Emitterströme in der Tat
gleich sind, so sind dann nur die ersten Glieder der
Gleichungen (2) und (3) nicht Null.
Infolge des relativ geringen Leistungsvermögens der CMOS-
kompatiblen Einrichtungen können diese Glieder die Güte der
Referenz jedoch stark beeinflussen.
Das Vorhandensein der Operationsverstärker-Offsetspannung im
Ausgang, multipliziert mit dem Verstärkungsfaktor (1 + R2/R1),
was typischerweise in der Größenordnung von 10 liegt, stellt
ebenso eine bedeutende Verschlechterung dar.
Gleichfalls muß die Änderung des Ruhestromes I1 und I2 mit der
Temperatur sorgfältig in Erwägung gezogen werden.
Die Offsetspannung des Operationsverstärkers stellt die größte
Fehlerquelle dar, die die Nicht-Reproduzierbarkeit des
Temperaturkoeffizienten in der Ausgangsspannung hervorruft.
Eine Bandabstandsreferenz wird auf eine Ausgangsspannung
abgeglichen, die geeignet ist, einen
Ausgangsspannungstemperaturkoeffizienten von nahezu Null
hervorzurufen.
Nimmt man an, daß die Offsetspannung VOS von der Temperatur
unabhängig ist, so ergibt sich bei einer Offsetspannung VOS
von 5 mV ein Temperaturkoeffizientenfehler entsprechend
folgender Gleichung:
Ändert sich, wie oben erwähnt, die Eingangs-Offsetspannung mit
der Temperatur, so ändert sich auch die Referenzspannung VREF
mit der Temperatur, so daß die Referenz- und die
Offsetspannung einen schädlichen Einfluß auf die Schaltung
ausüben, wobei die Offsetspannung der durch einen MOS-Prozeß
integrierten Schaltung höher als die der durch einen bipolaren
Prozeß integrierten Schaltung ist.
Andererseits stehen bei der in Fig. 5 gezeigten
konventionellen NMOS-Spannungsreferenzschaltung die
Transistoren Q1 und Q2 mit den beiden Eingangsklemmen des
Operationsverstärkers in Verbindung. Der mit der nicht
invertierenden Eingangsklemme des Operationsverstärkers
verbundene Transistor Q1 stellt einen Verarmungstyp und der
mit der invertierenden Eingangsklemme des
Operationsverstärkers verbundene Transistor Q2 einen
Anreicherungstyp dar.
Die Referenzspannung VREF wird durch die Gate-Source-
Spannungsdifferenz der beiden N-Kanal MOSFETs erzeugt. Die
Offsetspannung der Transistoren wird durch Ionenimplantation
eingestellt und die beiden MOSFETs sind unter
Sättigungsstromzustand vorgespannt.
In diesem Fall wird die wesentlichste Änderung des Zustandes
der Referenzspannungsschaltung durch die Änderung der
Offsetspannung mit der Temperatur bedingt, während die
Referenzspannung VREF durch die Schwellenspannung der beiden
Transistoren bestimmt wird.
Da es jedoch Schwierigkeiten bereitet, bei dem
Integrationsprozeß die Schwellenspannung genau zu steuern,
ergibt sich das Problem, daß die Referenzspannung VREF nicht
genau gesteuert werden kann.
Es ist somit Aufgabe der Erfindung, eine
Spannungsreferenzschaltung vorzuschlagen, mit der die
Referenzspannung exakt gesteuert bzw. eingestellt werden kann.
Die Lösung dieser Aufgabe ergibt sich anhand der Merkmale des
Patentanspruches 1.
Vorteilhafte Ausgestaltungen der Erfindung sind Gegenstand der
Unteransprüche 2 bis 5.
Gemäß der Erfindung wird eine Spannungsreferenzschaltung
vorgeschlagen, die einen Operationsverstärker mit einer
invertierenden Eingangsklemme, einer nicht-invertierenden
Eingangsklemme und einer mit der invertierenden Eingangsklemme
verbundenen Ausgangsklemme sowie einen Kondensator mit einem
schwebenden Gate, einem Steuer-Gate und einer Isolierschicht
aufweist, wobei der Kondensator mit der nicht-invertierenden
Eingangsklemme des Operationsverstärkers verbunden ist und die
erforderliche Referenzspannung lädt. Bei dem vorstehend
beschriebenen Aufbau gibt der Operationsverstärker die vom
Kondensator geladene gewünschte Referenzspannung ab.
Die Erfindung wird nachstehend anhand der Zeichnung näher
erläutert. Es zeigen insgesamt:
Fig. 1 das Schaltdiagramm der erfindungsgemäßen
Spannungsreferenzschaltung;
Fig. 2A die in Fig. 1 gezeigte Schaltung in Draufsicht und;
Fig. 2B in Querschnittsansicht;
Fig. 3 ein Schaltdiagramm einer konventionellen
Bandabstandsreferenzschaltung;
Fig. 4A einen Transistor der Fig. 3 in Seitenansicht;
Fig. 4B ein Schaltdiagramm, das die nicht-idealen Parameter
bei einer PTAT-Korrekturspannungserzeugungsschaltung
darstellt; und
Fig. 5 ein Schaltdiagramm, das eine konventionelle NMOS-
Spannungsreferenzschaltung verdeutlicht.
Wie aus Fig. 1 ersichtlich, weist die
Spannungsreferenzschaltung einen Operationsverstärker 1 sowie
einen Kondensator 2 auf. Der Operationsverstärker 1 umfaßt
eine invertierende Eingangsklemme (-), eine nicht
invertierende Eingangsklemme (+) und eine Ausgangsklemme, die
elektrisch mit der invertierenden Eingangsklemme verbunden
ist. Der Kondensator 2 weist ein schwebendes Gate 3, ein
Steuer-Gate 4 und eine Isolierschicht auf und steht mit der
nicht-invertierenden Eingangsklemme des Operationsverstärkers
1 in Verbindung und wird auf die erforderliche
Referenzspannung VREF aufgeladen. Der Operationsverstärker 1
gibt die am Kondensator 2 aufgeladene Referenzspannung ab.
Nachfolgend werden die Betriebsbedingungen und die
Funktionsweise der Schaltung erläutert.
Wird die gewünschte Referenzspannung VREF am Kondensator 2
geladen, so ergibt sich die Ladung Q durch folgende Gleichung:
Q = CREF×VREF (5)
wobei CREF die Kapazität des Kondensators darstellt.
Wird der aufgeladene Kondensator 2 mit der nicht
invertierenden Klemme des Operationsverstärkers OP und die
Ausgangsklemme des Operationsverstärkers 1 elektrisch mit der
invertierenden Eingangsklemme des Operationsverstärkers 1
verbunden, so wird die geladene Spannung VREF an der
Ausgangsklemme des Operationsverstärkers 1 abgegeben.
Um die geladene Referenzspannung abgeben zu können, muß der
Kondensator 2 jedoch so ausgebildet werden, daß die Ladung im
Laufe der Zeit nicht zunimmt oder abnimmt. Ein bevorzugtes
Ausführungsbeispiel eines derartigen Kondensators ist in Fig.
2 gezeigt.
Die in Fig. 2 gezeigte Struktur stellt eine Struktur dar, die
hauptsächlich bei einem E2 PROM ausgebildet und auf einem P⁻-
Substrat hergestellt wird. Die Source und die Drain sind vom
n⁺-Typ.
Der Kondensator wird mit Hilfe des "Double Poly MOS-Process"
(Doppel-Poly-MOS-Prozeß) hergestellt, so daß der Kondensator
eine erste Poly-Schicht, eine zweite Poly-Schicht sowie eine
dazwischenliegende Isolierschicht aufweist.
Die erste Poly-Schicht stellt das schwebende Gate und die
zweite Poly-Schicht das Steuer-Gate dar.
Das schwebende Gate 3 sowie das Steuer-Gate 4 überlappen sich,
wobei das schwebende Gate 3 in Form eines Kontaktfleckens
ausgebildet ist, so daß die Tunnelspannung durch Zunahme des
elektrischen Feldes zwischen beiden Gates abnimmt.
Die Tunnelspannung wird durch Vergrößern der Anzahl an
Kontaktflecken verringert.
Die am schwebenden Gate 3 angesammelte Ladung wird durch die
externe Spannung Vprog eingestellt, die an das Steuer-Gate 4
angelegt wird.
Die Spannung Vfs (nicht dargestellt) zwischen dem schwebenden
Gate 3 und der Source wird zu Beginn durch das
Kapazitätsverhältnis zwischen der Kapazität zwischen
schwebendem Gate und Steuer-Gate sowie zwischen der Kapazität
zwischen dem schwebenden Gate und dem Substrat bestimmt.
Erreicht die Spannung zwischen schwebendem Gate 3 und Steuer-
Gate 4 jedoch einen Wert, der ausreicht, den Tunneleffekt
hervorzurufen, so nimmt die Spannung Vfs die Form einer
Exponentialfunktion an.
Demzufolge kann die auf dem schwebenden Gate 3 vorgesehene
Ladung durch das Niveau der Spannung, die Impulsbreite und die
Anzahl an Impulsen gesteuert werden.
Zieht man die Gate-Charakteristik in Betracht, so zeigt sich,
daß die am schwebenden Gate 3 vorliegende Ladung sich mit der
Zeit nicht ändert, so daß das Gate als Kondensator verwendet
werden kann.
Da die Ladung des Kondensators, der in der oben erläuterten
Weise hergestellt wird, sich nicht mit der Temperatur ändert,
ändert sich auch die Referenzspannung nicht mit der
Temperatur, so daß die Eingangs-Offsetspannung des
Operationsverstärkers als Referenzspannung VREF so wie sie ist
ausgegeben wird.
Demzufolge kann im Vergleich zu der konventionellen
Bandabstandsreferenzschaltung der Einfluß der
Eingangsoffsetspannung des Operationsverstärkers in hohem Maße
verringert werden, so daß verhindert werden kann, daß sich die
Schaltung nach deren Integration infolge der Änderung der
Prozeßkonstanten und der Temperatur verschlechtert.
Claims (5)
1. Spannungsreferenzschaltung mit
einem Operationsverstärker (1), der eine invertierende
Eingangsklemme, eine nicht-invertierende Eingangsklemme
sowie eine Ausgangsklemme aufweist,
dadurch gekennzeichnet
- - daß die Ausgangsklemme des Operationsverstärkers (1) mit der invertierenden Eingangsklemme des Operationsverstärkers (1) elektrisch verbunden ist,
- - daß ein Kondensator (2) vorgesehen ist, der ein schwebendes Gate, ein Steuer-Gate sowie eine Isolierschicht aufweist,
- - daß der Kondensator (2) an die nicht-invertierende Eingangsklemme des Operationsverstärkers (1) angeschlossen ist und auf die erforderliche Referenzspannung (VREF) aufgeladen wird und
- - daß der Operationsverstärker (1) die am Kondensator (2) anliegende Referenzspannung (VREF) an der Ausgangsklemme abgibt.
2. Schaltung nach Anspruch 1,
dadurch gekennzeichnet,
daß die Ladung des Kondensators (2) ungeachtet der Zeit
konstant ist.
3. Schaltung nach Anspruch 1 oder 2,
dadurch gekennzeichnet,
daß der Kondensator (2) mit Hilfe eines "Double Poly MOS"
Prozesses hergestellt ist und somit eine erste Poly-
Schicht, eine zweite Poly-Schicht sowie eine
dazwischenliegende Isolierschicht aufweist.
4. Schaltung nach Anspruch 3,
dadurch gekennzeichnet,
daß die erste Poly-Schicht das schwebende Gate und die
zweite Poly-Schicht das Steuer-Gate darstellt.
5. Schaltung nach einem der vorhergehenden Ansprüche,
dadurch gekennzeichnet,
daß der Kontaktbereich des schwebenden Gates und des
Steuer-Gates in Form eines Kontaktfleckens ausgebildet
ist, so daß die Tunnelspannung durch Zunahme des
elektrischen Feldes zwischen schwebendem Gate und Steuer-
Gate abnimmt.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1019910004830A KR0175319B1 (ko) | 1991-03-27 | 1991-03-27 | 정전압 회로 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE4117324A1 true DE4117324A1 (de) | 1992-10-01 |
| DE4117324C2 DE4117324C2 (de) | 1995-04-06 |
Family
ID=19312562
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE4117324A Expired - Lifetime DE4117324C2 (de) | 1991-03-27 | 1991-05-27 | Spannungsreferenzschaltung |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US5184061A (de) |
| JP (1) | JP2635848B2 (de) |
| KR (1) | KR0175319B1 (de) |
| CN (1) | CN1024308C (de) |
| DE (1) | DE4117324C2 (de) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE4343722C2 (de) * | 1992-12-21 | 2000-02-17 | Intel Corp | Präzisions-Referenzspannungsschaltung, die sich für die Verwendung in Computersystemen eignet |
| DE10218344A1 (de) * | 2002-04-25 | 2003-07-17 | Infineon Technologies Ag | Einrichtung zum Erzeugen einer zur Spannungsstabilisierung benötigten Referenzspannung |
Families Citing this family (34)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5428287A (en) * | 1992-06-16 | 1995-06-27 | Cherry Semiconductor Corporation | Thermally matched current limit circuit |
| US5654713A (en) * | 1994-01-19 | 1997-08-05 | National Semiconductor Corporation | N-bit analog-to-digital converter having ratioed reference voltage generation using self-correcting capacitor ratio and voltage coefficient error |
| DE19630112C1 (de) * | 1996-07-25 | 1997-08-14 | Siemens Ag | Verstärker mit Neuron-MOS-Transistoren |
| US5936391A (en) * | 1997-10-01 | 1999-08-10 | Lucent Technologies, Inc. | Partially temperature compensated low noise voltage reference |
| JP3244057B2 (ja) | 1998-07-16 | 2002-01-07 | 日本電気株式会社 | 基準電圧源回路 |
| US8149048B1 (en) | 2000-10-26 | 2012-04-03 | Cypress Semiconductor Corporation | Apparatus and method for programmable power management in a programmable analog circuit block |
| US8103496B1 (en) | 2000-10-26 | 2012-01-24 | Cypress Semicondutor Corporation | Breakpoint control in an in-circuit emulation system |
| US8160864B1 (en) | 2000-10-26 | 2012-04-17 | Cypress Semiconductor Corporation | In-circuit emulator and pod synchronized boot |
| US6724220B1 (en) | 2000-10-26 | 2004-04-20 | Cyress Semiconductor Corporation | Programmable microcontroller architecture (mixed analog/digital) |
| US8176296B2 (en) | 2000-10-26 | 2012-05-08 | Cypress Semiconductor Corporation | Programmable microcontroller architecture |
| EP1456884A2 (de) * | 2001-05-04 | 2004-09-15 | Koninklijke Philips Electronics N.V. | Integrierter schaltkreis |
| US7406674B1 (en) | 2001-10-24 | 2008-07-29 | Cypress Semiconductor Corporation | Method and apparatus for generating microcontroller configuration information |
| US8078970B1 (en) | 2001-11-09 | 2011-12-13 | Cypress Semiconductor Corporation | Graphical user interface with user-selectable list-box |
| US8042093B1 (en) | 2001-11-15 | 2011-10-18 | Cypress Semiconductor Corporation | System providing automatic source code generation for personalization and parameterization of user modules |
| US8069405B1 (en) | 2001-11-19 | 2011-11-29 | Cypress Semiconductor Corporation | User interface for efficiently browsing an electronic document using data-driven tabs |
| US7844437B1 (en) * | 2001-11-19 | 2010-11-30 | Cypress Semiconductor Corporation | System and method for performing next placements and pruning of disallowed placements for programming an integrated circuit |
| US6971004B1 (en) | 2001-11-19 | 2005-11-29 | Cypress Semiconductor Corp. | System and method of dynamically reconfiguring a programmable integrated circuit |
| US8103497B1 (en) | 2002-03-28 | 2012-01-24 | Cypress Semiconductor Corporation | External interface for event architecture |
| US6768371B1 (en) | 2003-03-20 | 2004-07-27 | Ami Semiconductor, Inc. | Stable floating gate voltage reference using interconnected current-to-voltage and voltage-to-current converters |
| US7295049B1 (en) | 2004-03-25 | 2007-11-13 | Cypress Semiconductor Corporation | Method and circuit for rapid alignment of signals |
| US7332976B1 (en) * | 2005-02-04 | 2008-02-19 | Cypress Semiconductor Corporation | Poly-phase frequency synthesis oscillator |
| US7368980B2 (en) * | 2005-04-25 | 2008-05-06 | Triquint Semiconductor, Inc. | Producing reference voltages using transistors |
| US7400183B1 (en) | 2005-05-05 | 2008-07-15 | Cypress Semiconductor Corporation | Voltage controlled oscillator delay cell and method |
| US7307468B1 (en) * | 2006-01-31 | 2007-12-11 | Xilinx, Inc. | Bandgap system with tunable temperature coefficient of the output voltage |
| US8067948B2 (en) * | 2006-03-27 | 2011-11-29 | Cypress Semiconductor Corporation | Input/output multiplexer bus |
| US20080169866A1 (en) * | 2007-01-16 | 2008-07-17 | Zerog Wireless, Inc. | Combined charge storage circuit and bandgap reference circuit |
| US8026739B2 (en) | 2007-04-17 | 2011-09-27 | Cypress Semiconductor Corporation | System level interconnect with programmable switching |
| US8130025B2 (en) | 2007-04-17 | 2012-03-06 | Cypress Semiconductor Corporation | Numerical band gap |
| WO2008131137A2 (en) * | 2007-04-17 | 2008-10-30 | Cypress Semiconductor Corporation | Programmable floating gate reference |
| US8040266B2 (en) * | 2007-04-17 | 2011-10-18 | Cypress Semiconductor Corporation | Programmable sigma-delta analog-to-digital converter |
| US9720805B1 (en) | 2007-04-25 | 2017-08-01 | Cypress Semiconductor Corporation | System and method for controlling a target device |
| US8049569B1 (en) | 2007-09-05 | 2011-11-01 | Cypress Semiconductor Corporation | Circuit and method for improving the accuracy of a crystal-less oscillator having dual-frequency modes |
| JP5792477B2 (ja) * | 2011-02-08 | 2015-10-14 | アルプス電気株式会社 | 定電圧回路 |
| JP5529214B2 (ja) * | 2012-06-28 | 2014-06-25 | 株式会社アドバンテスト | 試験装置用の電源装置およびそれを用いた試験装置 |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0023782A2 (de) * | 1979-07-26 | 1981-02-11 | Fujitsu Limited | Halbleitervorrichtung mit EAROM-Speicherzellen |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3390347A (en) * | 1966-01-10 | 1968-06-25 | Ibm | Sample and hold circuit |
| JPS5272833U (de) * | 1975-11-27 | 1977-05-31 | ||
| US4250445A (en) * | 1979-01-17 | 1981-02-10 | Analog Devices, Incorporated | Band-gap voltage reference with curvature correction |
| JPS55155492A (en) * | 1979-05-22 | 1980-12-03 | Fujitsu Ltd | Method of manufacturing el display panel |
| DE3133468A1 (de) * | 1981-08-25 | 1983-03-17 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen in siliziumgate-technologie |
| JPS60252927A (ja) * | 1984-09-28 | 1985-12-13 | Hitachi Ltd | 基準電圧発生装置及びそれを用いた電子装置 |
| US4849684A (en) * | 1988-11-07 | 1989-07-18 | American Telephone And Telegraph Company, At&T Bell Laaboratories | CMOS bandgap voltage reference apparatus and method |
| JPH02222175A (ja) * | 1989-02-22 | 1990-09-04 | Seiko Instr Inc | 半導体不揮発性メモリの製造方法 |
| US5030848A (en) * | 1990-03-06 | 1991-07-09 | Honeywell Inc. | Precision voltage divider |
-
1991
- 1991-03-27 KR KR1019910004830A patent/KR0175319B1/ko not_active Expired - Fee Related
- 1991-05-27 DE DE4117324A patent/DE4117324C2/de not_active Expired - Lifetime
- 1991-05-28 JP JP3123757A patent/JP2635848B2/ja not_active Expired - Fee Related
- 1991-05-29 CN CN91102782A patent/CN1024308C/zh not_active Expired - Lifetime
- 1991-05-30 US US07/708,285 patent/US5184061A/en not_active Expired - Lifetime
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0023782A2 (de) * | 1979-07-26 | 1981-02-11 | Fujitsu Limited | Halbleitervorrichtung mit EAROM-Speicherzellen |
Non-Patent Citations (3)
| Title |
|---|
| DE-B.: U. Tietze, Ch. Schenck, Halbleiter-Schaltungstechnik, 6. Aufl., Berlin 1983, S. 132-135 und S. 733-736 * |
| US-Z: IBM Techn. Discl. Bulletin, Bd. 26, No. 11, 1984, S. 6050-6052 * |
| US-Z: IEEE J. Solid-State Circuits, Bd. SC-20, 1985, S. 1151-1157 * |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE4343722C2 (de) * | 1992-12-21 | 2000-02-17 | Intel Corp | Präzisions-Referenzspannungsschaltung, die sich für die Verwendung in Computersystemen eignet |
| DE10218344A1 (de) * | 2002-04-25 | 2003-07-17 | Infineon Technologies Ag | Einrichtung zum Erzeugen einer zur Spannungsstabilisierung benötigten Referenzspannung |
Also Published As
| Publication number | Publication date |
|---|---|
| CN1024308C (zh) | 1994-04-20 |
| JPH04312107A (ja) | 1992-11-04 |
| DE4117324C2 (de) | 1995-04-06 |
| JP2635848B2 (ja) | 1997-07-30 |
| US5184061A (en) | 1993-02-02 |
| KR0175319B1 (ko) | 1999-04-01 |
| KR920018557A (ko) | 1992-10-22 |
| CN1065365A (zh) | 1992-10-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE4117324C2 (de) | Spannungsreferenzschaltung | |
| DE3141714C2 (de) | ||
| DE3001552A1 (de) | Geregelte spannungsquelle | |
| DE2424812B2 (de) | Verstärker mit Überstromschutz | |
| DE1257218B (de) | Elektronische Steuerschaltung fuer elektrische Signale mit zwei gegensinnig steuerbaren Widerstaenden | |
| DE1143541B (de) | Monostabile Kippschaltung unter Verwendung einer Vierschichtdiode oder eines Vierschichttransistors | |
| DE2831065C2 (de) | Pegelregelschaltung | |
| DE3926656C2 (de) | ||
| DE2705276A1 (de) | Konstantstromschaltung | |
| EP0010149B1 (de) | Referenzquelle auf einem integrierten FET-Baustein sowie Verfahren zum Betrieb der Referenzquelle | |
| DE2429310B2 (de) | Monolithisch integrierbare Serienregelschaltung | |
| DE2849216A1 (de) | Vorrichtung zur drehzahlregelung von gleichstrommotoren | |
| DE3047685C2 (de) | Temperaturstabile Spannungsquelle | |
| DE3824556A1 (de) | Eingangsschaltung fuer hochfrequenzverstaerker | |
| DE3447002C2 (de) | ||
| DE3224209C2 (de) | ||
| DE2349462C3 (de) | Stabilisationsschaltung für einen konstanten Strom | |
| DE3210645A1 (de) | Vorspannungsgenerator | |
| DE2751886A1 (de) | Monolithisch integrierte, rueckgekoppelte verstaerkerschaltung | |
| DE3931893A1 (de) | Schaltung zur strombegrenzung mit foldback-verhalten | |
| DE2520713A1 (de) | Sensorkreis | |
| DE2534271A1 (de) | Frequenz-wandle | |
| DE69004147T2 (de) | Schutzeinrichtung gegen den Durchbruch bipolarer Transistoren in einem integrierten Treiber-Schaltkreis für ein Leistungsbauelement mit resonanter Ladung am Kollektor. | |
| DE2335314A1 (de) | Halbleiterverstaerker fuer kleine signale | |
| DE2452107B2 (de) | Temperaturkompensierte Z-Diodenanordnung |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OP8 | Request for examination as to paragraph 44 patent law | ||
| D2 | Grant after examination | ||
| 8364 | No opposition during term of opposition | ||
| 8328 | Change in the person/name/address of the agent |
Representative=s name: FIENER, J., PAT.-ANW., 87719 MINDELHEIM |
|
| R071 | Expiry of right |